ICS601-01
低相位噪声时钟乘法器
描述
该ICS601-01是一种低成本,低相位噪声,高
高性能时钟合成器的应用程序
需要低相位噪声和低抖动。这是
ICS “最低相位噪声倍频,也是
最低的CMOS器件的产业。使用ICS “
专利的模拟和数字锁相环
(PLL)的技术,该芯片接受10-27兆赫
晶体或时钟输入,并且产生输出时钟
高达156 MHz的3.3 V.
特点
16引脚SOIC和TSSOP封装
使用基本的10 - 27 MHz晶振或时钟
专利PLL最低相位噪声
输出时钟高达156 MHz的3.3 V
低相位噪声: -132 dBc的/赫兹在10千赫
输出使能功能的三状态输出
低抖动 - 18 ps的1西格玛
25 mA驱动全摆幅CMOS输出
在TTL电平的能力
先进的,低功耗,亚微米CMOS工艺
工业温度版本
3.3 V或5 V工作电压
框图
VDD
参考
DIVIDE
X1/ICLK
相
比较
收费
泵
环
滤波器
VCO
产量
卜FF器
CLK
水晶
振荡器
X2
VCO
DIVIDE
基于ROM
乘
产量
卜FF器
REFOUT
GND
S3 S2 S1 S0
OE
REFEN
1
修订版090800
印00年11月14日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MDS 601-01摹
ICS601-01
低相位噪声时钟乘法器
引脚分配
CLK
REFEN
VDD
VDD
VDD
X2
S1
X1/ICLK
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
GND
GND
GND
REFOUT
OE
S0
S3
S2
倍频器选择表
S3 S2 S1 S0 CLK (见注2下页)
0
0
0
0
TEST
0
0
0
1
TEST
0
0
1
0
输入X1
0
0
1
1
输入X3
0
1
0
0
输入X4
0
1
0
1
输入X5
0
1
1
0
输入5233
0
1
1
1
输入X8
1
0
0
0
TEST
1
0
0
1水晶振荡器。通过(无PLL )
1
0
1
0
输入X2
1
0
1
1
TEST
1
1
0
0
输入X8
1
1
0
1
输入X10
1
1
1
0
输入X12
1
1
1
1
输入X16
0 =直接连接到接地
1 =直接连接到VDD
ICS601-01
引脚说明
数
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
名字
CLK
REFEN
VDD
VDD
VDD
X2
S1
X1/ICLK
S2
S3
S0
OE
REFOUT
GND
GND
GND
TYPE
O
I
P
P
P
XO
I
XI
I
I
I
I
O
P
P
P
描述
从VCO时钟输出。输出频率等于输入频率乘以倍频。
参考时钟使能。关闭缓冲的晶振时钟(停止低)时低。
连接到+ 3.3V或+ 5V 。必须匹配其他VDDS 。
连接到+ 3.3V或+ 5V 。必须匹配其他VDDS 。
连接到+ 3.3V或+ 5V 。必须匹配其他VDDS 。
水晶连接。连接到10 - 27 MHz的基本并行模式晶振。
乘数选择引脚1确定CLK输出每桌上面。内部上拉。
水晶连接。连接至10-27 MHz的基本并行模式晶振或时钟
乘数选择引脚2.确定CLK输出每桌上面。内部上拉。
乘数选择引脚3.确定CLK输出每桌上面。内部上拉。
乘数选择引脚0确定CLK输出每桌上面。内部上拉。
输出使能。三态两个输出时钟时低。内部上拉。
缓冲晶体振荡器的时钟输出。受控于REFEN 。
连接到地面。
连接到地面。
连接到地面。
键: I =输入,带内部上拉电阻; O =输出; P =电源连接;十一, XO =晶体
连接。
2
修订版090800
印00年11月14日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MDS 601-01摹
ICS601-01
低相位噪声时钟乘法器
实现低相位噪声
图1示出了在125 MHz的系统的典型相位噪声测量。有几个简单的步骤,
可采取从ICS601-01实现这些水平相位噪声。在VDD变化将增加
相位噪声,所以有在该装置的稳定,低噪声的电源电压是重要的。使用去耦
0.1 μF并联0.01 μF的电容。具有这些电容器尽可能接近到这一点很重要
该ICS601-01电源引脚。
禁用REFOUT时钟也是实现低相位噪声很重要;实验室试验已经表明,这种
可以由多达10 dBc的/ Hz的降低相位噪声。
0
-20
-40
相位噪声( dBc的/赫兹)
-60
-80
-100
-120
-140
10.0E+0
100.0E+0
1.0E+3
10.0E+3
100.0E+3
1.0E+6
10.0E+6
偏移载波(赫兹)
图频率为125 MHz出1相位噪声的ICS601-01 , 25 MHz的晶振输入。
VDD = 3.3 V , REFOUT禁用。
外部组件/晶体选择
该ICS601-01需要的外部元件正常工作的最小数目。脱钩
0.01 μF和0.1 μF电容应连接在VDD和GND之间,尽量靠近一部分
可能。 33串联终端电阻
也可以使用为每个时钟输出。晶体必须是
连接成靠近芯片越好。水晶应该是基本模式,并联谐振。办
不使用第三个泛音。对于精确调整使用晶体时,电容应该从引脚连接X1
到地和X2接地。在一般情况下,这些电容的值由下式给出
其中C
L
是晶体负载电容:水晶瓶盖(PF ) = (C
L
-5 )× 2,因此,对于具有16 pF负载晶体
电容, 2 22 pF的帽都可以使用。对于任何给定电路板布局, ICS可以测量板
电容和推荐的精确电容值来使用。
3
修订版090800
印00年11月14日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MDS 601-01摹
ICS601-01
低相位噪声时钟乘法器
电气规格
参数
电源电压(VDD)
输入和时钟输出
工作环境温度
工作环境温度,我的版本
焊接温度
储存温度
工作电压(VDD)
只有输入高电压, VIH , X1 / ICLK引脚
只有输入低电压, VIL , X1 / ICLK引脚
输入高电压, VIH
输入低电压, VIL
输出高电压, VOH , CMOS电平
输出高电压, VOH
输出低电压, VOL
工作电源电流, IDD
短路电流
输入电容
输入频率
输出频率
输出时钟上升时间
输出时钟下降时间
输出时钟占空比
最大绝对抖动,短期来看, 125 MHz的
最大抖动, 1西格玛, 125兆赫( X5 )
相位噪声,相对于运营商, 125兆赫( X5 )
相位噪声,相对于运营商, 125兆赫( X5 )
相位噪声,相对于运营商, 125兆赫( X5 )
相位噪声,相对于运营商, 125兆赫( X5 )
注意事项:
条件
参考GND
参考GND
工业温度
10秒以内
最低
典型
最大
7
VDD+0.5
70
85
260
150
5.5
(VDD/2)-1
2
0.8
IOH=-4mA
IOH=-12mA
IOL=12mA
无负载, 125 MHz的
每路输出
OE ,选择引脚
VDD-0.4
2.4
22
±60
5
0.4
30
单位
V
V
°C
°C
°C
°C
V
V
V
V
V
V
V
V
mA
mA
pF
兆赫
兆赫
ns
ns
%
ps
ps
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
绝对最大额定值(注1 )
-0.5
0
-40
-65
3.0
(VDD/2)+1
直流特性( VDD = 3.3 V除非另有说明)
注3
注3
±40
交流特性( VDD = 3.3 V除非另有说明)
10
在3.3V或5V
0.8 2.0V ,无负载
0.8 2.0V ,无负载
在VDD / 2
无负载, REF关闭
无负载, REF关闭
100 Hz的偏移
1 kHz偏置
10 kHz偏置
100 kHz偏置
27
156
1.5
1.5
55
±75
25
45
-105
-120
-128
-121
50
±50
18
-108
-123
-132
-125
1.强调超出上述绝对最大额定值可能会导致器件永久性损坏。经久
置身于上述的操作限制,但下面的绝对最高配置水平可能影响器件的可靠性。
2.输入和输出之间的相位关系,可以在加电时发生变化。对于一个固定的相位关系,请参见ICS570
或ICS670 。
名义上是发生在VDD / 2 3.切换。
4
修订版090800
印00年11月14日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MDS 601-01摹
ICS601-01
低相位噪声时钟乘法器
包装外形和包装尺寸
(对于目前的尺寸规格,请参阅JEDEC号95. )
16引脚窄体SOIC , TSSOP (单位:mm )
符号
A
A1
B
C
D
E
H
e
L
SOIC
民
最大
1.35
1.75
0.10
0.25
0.33
0.51
0.19
0.25
9.80
10.00
3.80
4.00
5.80
6.20
1.27 BSC
0.40
1.27
TSSOP
民
最大
-
1.20
0.05
0.15
0.19
0.30
0.09
0.20
4.90
5.10
4.30
4.50
6.40 BSC
0.65 BSC
0.45
0.75
E
H
D
A1
e
B
C
L
A
订购信息
零件/订单号
ICS601M-01
ICS601M-01T
ICS601M-01I
ICS601M-01IT
ICS601G-01
ICS601G-01T
记号
ICS601M-01
ICS601M-01
ICS601M-01I
ICS601M-01I
ICS601G-01
ICS601G-01
运输包装
管
磁带和卷轴
管
磁带和卷轴
管
磁带和卷轴
包
温度
16引脚窄体SOIC 0 70℃
16引脚窄体SOIC 0 70℃
16引脚窄体SOIC -40 85°C
16引脚窄体SOIC -40 85°C
16引脚TSSOP
0至70℃
16引脚TSSOP
0至70℃
虽然这里介绍的信息已被检查准确性和可靠性,集成电路系统公司( ICS)不承担任何责任或者其
使用或任何第三方专利或其他权利,这将导致其使用的侵权行为。没有任何其他电路,专利或许可。本产品是
适用于正常的商业用途。任何其他应用程序,如那些需要扩展级温度范围,高可靠性,或其他特殊
不被推荐使用ICS的环境要求,无需额外处理。 ICS保留更改任何电路或规格,恕不另行通知。 ICS做
没有授权或保证任何ICS的产品用于生命支持设备或关键医疗器械的使用。
5
修订版090800
印00年11月14日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MDS 601-01摹
ICS601-01
低相位噪声时钟乘法器
描述
该ICS601-01是一种低成本,低相位噪声,高
高性能时钟合成器的应用程序
需要低相位噪声和低抖动。这是
ICS “最低相位噪声倍频,也是
最低的CMOS器件的产业。使用ICS “
专利的模拟和数字锁相环
(PLL)的技术,该芯片接受10-27兆赫
晶体或时钟输入,并且产生输出时钟
高达156 MHz的3.3 V.
特点
16引脚SOIC和TSSOP封装
使用基本的10 - 27 MHz晶振或时钟
专利PLL最低相位噪声
输出时钟高达156 MHz的3.3 V
低相位噪声: -132 dBc的/赫兹在10千赫
输出使能功能的三状态输出
低抖动 - 18 ps的1西格玛
25 mA驱动全摆幅CMOS输出
在TTL电平的能力
先进的,低功耗,亚微米CMOS工艺
工业温度版本
3.3 V或5 V工作电压
框图
VDD
参考
DIVIDE
X1/ICLK
相
比较
收费
泵
环
滤波器
VCO
产量
卜FF器
CLK
水晶
振荡器
X2
VCO
DIVIDE
基于ROM
乘
产量
卜FF器
REFOUT
GND
S3 S2 S1 S0
OE
REFEN
1
修订版090800
印00年11月14日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MDS 601-01摹
ICS601-01
低相位噪声时钟乘法器
引脚分配
CLK
REFEN
VDD
VDD
VDD
X2
S1
X1/ICLK
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
GND
GND
GND
REFOUT
OE
S0
S3
S2
倍频器选择表
S3 S2 S1 S0 CLK (见注2下页)
0
0
0
0
TEST
0
0
0
1
TEST
0
0
1
0
输入X1
0
0
1
1
输入X3
0
1
0
0
输入X4
0
1
0
1
输入X5
0
1
1
0
输入5233
0
1
1
1
输入X8
1
0
0
0
TEST
1
0
0
1水晶振荡器。通过(无PLL )
1
0
1
0
输入X2
1
0
1
1
TEST
1
1
0
0
输入X8
1
1
0
1
输入X10
1
1
1
0
输入X12
1
1
1
1
输入X16
0 =直接连接到接地
1 =直接连接到VDD
ICS601-01
引脚说明
数
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
名字
CLK
REFEN
VDD
VDD
VDD
X2
S1
X1/ICLK
S2
S3
S0
OE
REFOUT
GND
GND
GND
TYPE
O
I
P
P
P
XO
I
XI
I
I
I
I
O
P
P
P
描述
从VCO时钟输出。输出频率等于输入频率乘以倍频。
参考时钟使能。关闭缓冲的晶振时钟(停止低)时低。
连接到+ 3.3V或+ 5V 。必须匹配其他VDDS 。
连接到+ 3.3V或+ 5V 。必须匹配其他VDDS 。
连接到+ 3.3V或+ 5V 。必须匹配其他VDDS 。
水晶连接。连接到10 - 27 MHz的基本并行模式晶振。
乘数选择引脚1确定CLK输出每桌上面。内部上拉。
水晶连接。连接至10-27 MHz的基本并行模式晶振或时钟
乘数选择引脚2.确定CLK输出每桌上面。内部上拉。
乘数选择引脚3.确定CLK输出每桌上面。内部上拉。
乘数选择引脚0确定CLK输出每桌上面。内部上拉。
输出使能。三态两个输出时钟时低。内部上拉。
缓冲晶体振荡器的时钟输出。受控于REFEN 。
连接到地面。
连接到地面。
连接到地面。
键: I =输入,带内部上拉电阻; O =输出; P =电源连接;十一, XO =晶体
连接。
2
修订版090800
印00年11月14日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MDS 601-01摹
ICS601-01
低相位噪声时钟乘法器
实现低相位噪声
图1示出了在125 MHz的系统的典型相位噪声测量。有几个简单的步骤,
可采取从ICS601-01实现这些水平相位噪声。在VDD变化将增加
相位噪声,所以有在该装置的稳定,低噪声的电源电压是重要的。使用去耦
0.1 μF并联0.01 μF的电容。具有这些电容器尽可能接近到这一点很重要
该ICS601-01电源引脚。
禁用REFOUT时钟也是实现低相位噪声很重要;实验室试验已经表明,这种
可以由多达10 dBc的/ Hz的降低相位噪声。
0
-20
-40
相位噪声( dBc的/赫兹)
-60
-80
-100
-120
-140
10.0E+0
100.0E+0
1.0E+3
10.0E+3
100.0E+3
1.0E+6
10.0E+6
偏移载波(赫兹)
图频率为125 MHz出1相位噪声的ICS601-01 , 25 MHz的晶振输入。
VDD = 3.3 V , REFOUT禁用。
外部组件/晶体选择
该ICS601-01需要的外部元件正常工作的最小数目。脱钩
0.01 μF和0.1 μF电容应连接在VDD和GND之间,尽量靠近一部分
可能。 33串联终端电阻
也可以使用为每个时钟输出。晶体必须是
连接成靠近芯片越好。水晶应该是基本模式,并联谐振。办
不使用第三个泛音。对于精确调整使用晶体时,电容应该从引脚连接X1
到地和X2接地。在一般情况下,这些电容的值由下式给出
其中C
L
是晶体负载电容:水晶瓶盖(PF ) = (C
L
-5 )× 2,因此,对于具有16 pF负载晶体
电容, 2 22 pF的帽都可以使用。对于任何给定电路板布局, ICS可以测量板
电容和推荐的精确电容值来使用。
3
修订版090800
印00年11月14日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MDS 601-01摹
ICS601-01
低相位噪声时钟乘法器
电气规格
参数
电源电压(VDD)
输入和时钟输出
工作环境温度
工作环境温度,我的版本
焊接温度
储存温度
工作电压(VDD)
只有输入高电压, VIH , X1 / ICLK引脚
只有输入低电压, VIL , X1 / ICLK引脚
输入高电压, VIH
输入低电压, VIL
输出高电压, VOH , CMOS电平
输出高电压, VOH
输出低电压, VOL
工作电源电流, IDD
短路电流
输入电容
输入频率
输出频率
输出时钟上升时间
输出时钟下降时间
输出时钟占空比
最大绝对抖动,短期来看, 125 MHz的
最大抖动, 1西格玛, 125兆赫( X5 )
相位噪声,相对于运营商, 125兆赫( X5 )
相位噪声,相对于运营商, 125兆赫( X5 )
相位噪声,相对于运营商, 125兆赫( X5 )
相位噪声,相对于运营商, 125兆赫( X5 )
注意事项:
条件
参考GND
参考GND
工业温度
10秒以内
最低
典型
最大
7
VDD+0.5
70
85
260
150
5.5
(VDD/2)-1
2
0.8
IOH=-4mA
IOH=-12mA
IOL=12mA
无负载, 125 MHz的
每路输出
OE ,选择引脚
VDD-0.4
2.4
22
±60
5
0.4
30
单位
V
V
°C
°C
°C
°C
V
V
V
V
V
V
V
V
mA
mA
pF
兆赫
兆赫
ns
ns
%
ps
ps
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
绝对最大额定值(注1 )
-0.5
0
-40
-65
3.0
(VDD/2)+1
直流特性( VDD = 3.3 V除非另有说明)
注3
注3
±40
交流特性( VDD = 3.3 V除非另有说明)
10
在3.3V或5V
0.8 2.0V ,无负载
0.8 2.0V ,无负载
在VDD / 2
无负载, REF关闭
无负载, REF关闭
100 Hz的偏移
1 kHz偏置
10 kHz偏置
100 kHz偏置
27
156
1.5
1.5
55
±75
25
45
-105
-120
-128
-121
50
±50
18
-108
-123
-132
-125
1.强调超出上述绝对最大额定值可能会导致器件永久性损坏。经久
置身于上述的操作限制,但下面的绝对最高配置水平可能影响器件的可靠性。
2.输入和输出之间的相位关系,可以在加电时发生变化。对于一个固定的相位关系,请参见ICS570
或ICS670 。
名义上是发生在VDD / 2 3.切换。
4
修订版090800
印00年11月14日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MDS 601-01摹
ICS601-01
低相位噪声时钟乘法器
包装外形和包装尺寸
(对于目前的尺寸规格,请参阅JEDEC号95. )
16引脚窄体SOIC , TSSOP (单位:mm )
符号
A
A1
B
C
D
E
H
e
L
SOIC
民
最大
1.35
1.75
0.10
0.25
0.33
0.51
0.19
0.25
9.80
10.00
3.80
4.00
5.80
6.20
1.27 BSC
0.40
1.27
TSSOP
民
最大
-
1.20
0.05
0.15
0.19
0.30
0.09
0.20
4.90
5.10
4.30
4.50
6.40 BSC
0.65 BSC
0.45
0.75
E
H
D
A1
e
B
C
L
A
订购信息
零件/订单号
ICS601M-01
ICS601M-01T
ICS601M-01I
ICS601M-01IT
ICS601G-01
ICS601G-01T
记号
ICS601M-01
ICS601M-01
ICS601M-01I
ICS601M-01I
ICS601G-01
ICS601G-01
运输包装
管
磁带和卷轴
管
磁带和卷轴
管
磁带和卷轴
包
温度
16引脚窄体SOIC 0 70℃
16引脚窄体SOIC 0 70℃
16引脚窄体SOIC -40 85°C
16引脚窄体SOIC -40 85°C
16引脚TSSOP
0至70℃
16引脚TSSOP
0至70℃
虽然这里介绍的信息已被检查准确性和可靠性,集成电路系统公司( ICS)不承担任何责任或者其
使用或任何第三方专利或其他权利,这将导致其使用的侵权行为。没有任何其他电路,专利或许可。本产品是
适用于正常的商业用途。任何其他应用程序,如那些需要扩展级温度范围,高可靠性,或其他特殊
不被推荐使用ICS的环境要求,无需额外处理。 ICS保留更改任何电路或规格,恕不另行通知。 ICS做
没有授权或保证任何ICS的产品用于生命支持设备或关键医疗器械的使用。
5
修订版090800
印00年11月14日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MDS 601-01摹
ICS601-01
L
OW
P
HASE
N
OISE
C
LOCK
M
ULTIPLIER
描述
该ICS601-01是一种低成本,低相位噪声,
高性能时钟合成器的应用
需要低相位噪声和低抖动。这是ICS “
最低相位噪声乘数,并且还最低
CMOS器件的产业。使用ICS的专利
analong和数字锁相环(PLL)的
技术,芯片接受10 - 27 MHz的晶振或
时钟输入,并且产生输出时钟高达156兆赫
在3.3 V.
该产品是用于时钟生成。它具有低
输出抖动(变化在输出期间),但输入
输出偏移和抖动都没有定义,也没有
保证。对于需要definted应用
输入到输出的定时,使用ICS670-01 。
特点
封装采用16引脚SOIC和TSSOP
可在Pb(铅)免费包装
使用基本的10 - 27 MHz的晶振或时钟
专利PLL最低相位噪声
输出时钟高达156 MHz的3.3 V
低相位噪声: -132 dBc的/赫兹在10千赫
低抖动 - 18 ps的1西格玛(典型值) 。
25 mA驱动能力如火如荼CMOS输出
在TTL电平
先进的低功率,亚微米CMOS工艺
提供工业级温度范围
3.3V或5V的工作电压
框图
VDD
3
参考
分频器
相
比较
收费
泵
环
滤波器
VCO
CLK
X1/ICLK
晶体或
时钟输入
水晶
振荡器
X2
基于ROM
乘
REFOUT
VCO
DIVIDE
4
S3:0
3
GND
OE
REFEN
MDS 601-01 L
I N T E GRAて维C我R C U I吨S y时S T ê米每秒
●
1
525赛STRE等,圣乔本身, CA 9 5126
●
修订版111204
TE L( 40 8 ) 2 97-12 01
●
W W瓦特I C ST 。 C 0米
ICS601-01
L
OW
P
HASE
N
OISE
C
LOCK
M
ULTIPLIER
引脚分配
CLK
REFEN
VDD
VDD
VDD
X2
S1
X1/ICLK
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
GND
GND
GND
REFOUT
OE
S0
S3
S2
倍频器选择表
S3
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
S2
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
S1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
S0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
CLK (见注2下页)
TEST
TEST
输入X1
输入X3
输入X4
输入X5
输入5233
输入X8
TEST
晶振。通过(无PLL )
输入X2
TEST
输入X8
输入X10
输入X12
输入X16
16引脚( 150 mil)的TSSOP和SOIC
引脚说明
针
数
1
2
3
4
5
6
7
8
9
10
11
12
13
14 - 16
针
名字
CLK
REFEN
VDD
VDD
VDD
X2
S1
X1/ICLK
S2
S3
S0
OE
REFOUT
GND
针
TYPE
产量
输入
动力
动力
动力
XO
输入
XI
输入
输入
输入
输入
产量
动力
0 =直接连接到接地
1 =直接连接到VDD
引脚说明
从VCO时钟输出。输出频率等于输入频率乘以倍频。
参考时钟使能。关闭缓冲的晶振时钟(停止低)时低。
连接到+ 3.3V或+ 5V 。必须匹配其他VDDS 。
连接到+ 3.3V或+ 5V 。必须匹配其他VDDS 。
连接到+ 3.3V或+ 5V 。必须匹配其他VDDS 。
水晶连接。连接到10 - 27 MHz的基本并行模式晶振。
离开断开连接外部时钟输入。
乘数选择引脚1确定CLK输出每桌上面。内部上拉。
水晶连接。连接到10 - 27 MHz的基本并行模式晶振或时钟。
乘数选择引脚2.确定CLK输出每桌上面。内部上拉。
乘数选择引脚3.确定CLK输出每桌上面。内部上拉。
乘数选择引脚0确定CLK输出每桌上面。内部上拉。
输出使能。三态两个输出时钟时低。内部上拉。
缓冲晶体振荡器的时钟输出。受控于REFIN 。
连接到地面。
MDS 601-01 L
在TE碎电路系统
●
2
525镭CE街,加利福尼亚州圣何塞, 9512 6
●
修订版111204
电话:( 08 4 ) 297-1 201
●
W W瓦特I C S T 。 C 0米
ICS601-01
L
OW
P
HASE
N
OISE
C
LOCK
M
ULTIPLIER
实现低相位噪声
图1示出了在125 MHz的系统的典型相位噪声测量。 Therea几个简单的步骤
可以采取从ICS601-01实现这些水平相位噪声。在VDD将变化
增加HASE噪声,所以有在该装置的稳定,低噪声的电源电压是重要的。利用
与并联0.01μF 0.1μF的去耦电容器。有这些电容尽量靠近,因为它是重要的
可以将ICS601-01电源引脚。
禁用REFOUT时钟也是实现低相位噪声很重要;实验室试验已经表明,这种
可以由多达10 dBc的/ Hz的降低相位噪声。
0
-20
相位噪声( dBc的/赫兹)
-40
-60
-80
-100
-120
-140
1.00E
+01
1.00E
+02
1.00E
+03
1.00E
+04
1.00E
+05
1.00E
+06
1.00E+07
O
ffset fromC
arrier (H
z)
IC图1. N相
OISE
S601-01为125微米Z输出,25米晶振输入。
H
H
VD = 3.3 V ,R UTdisabled 。
D
EFO
外部元件/晶体选择
该ICS601-01需要的外部元件正常工作的最小数目。脱钩
0.01μF和0.1μF的电容应连接在VDD和GND之间,尽量靠近部分作为
可能。也可以使用为每个时钟输出33Ω的串联端接电阻器。晶体必须是
连接成靠近芯片越好。水晶应该是基本模式,并联谐振。办
不使用第三个泛音。对于精确调整使用晶体时,电容应beconnected从引脚X1
到地和X2接地。在一般情况下,这些电容的值由下式给出
其中, CL为晶体负载电容:水晶瓶盖(PF ) = ( CL - 5 )× 2,因此,对于具有16 pF负载晶体
电容, 2 22 pF的帽都可以使用。对于任何给定电路板布局, ICS可以测量板
电容和推荐的精确电容值来使用。
MDS 601-01 L
在TE碎电路系统
●
3
525镭CE街,加利福尼亚州圣何塞, 9512 6
●
修订版111204
电话:( 08 4 ) 297-1 201
●
W W瓦特I C S T 。 C 0米
ICS601-01
L
OW
P
HASE
N
OISE
C
LOCK
M
ULTIPLIER
绝对最大额定值
上面讲下面列出的收视率可能会导致该ICS601-01永久性损坏。这些评价,
这对于ICS商业额定零件标准值,只是应力额定值。功能操作
该设备在这些或以上的任何其他条件的业务部门所标明
规格是不是暗示。暴露在绝对最大额定值条件下长时间可以
影响产品的可靠性。电气参数只能在推荐工作保障
温度范围。
项
电源电压(VDD)
所有输入和输出
工作环境温度,商业版
工作环境温度,工业版
储存温度
结温
焊接温度
7V
等级
-0.5 V至VDD + 0.5 V
0至+70
°C
-40至+85
°C
-65到+150
°C
125
°C
260
°C
推荐工作条件
参数
工作环境温度
电源电压(相对于GND测量)
分钟。
-40
+3.0
典型值。
马克斯。
+85
+5.5
单位
°C
V
DC电气特性
VDD = 3.3V ± 10 %
,环境温度-40 + 85°C
参数
工作电压
输入高电压
输入低电压
输入高电压
输入低电压
输出高电压
符号
VDD
V
IH
V
IL
V
IH
V
IL
V
OH
条件
只有X1 / ICLK引脚
注1
只有X1 / ICLK引脚
注1
分钟。
3.0
VDD/2+1
典型值。
马克斯。
5.5
单位
V
V
VDD/2-1
2
0.8
V
V
V
V
CMOS电平
I
OH
= -4mA
I
OH
= -12mA
I
OL
= 12毫安
VDD-0.4
2.4
0.4
输出低电压
V
OL
V
MDS 601-01 L
在TE碎电路系统
●
4
525镭CE街,加利福尼亚州圣何塞, 9512 6
●
修订版111204
电话:( 08 4 ) 297-1 201
●
W W瓦特I C S T 。 C 0米
ICS601-01
L
OW
P
HASE
N
OISE
C
LOCK
M
ULTIPLIER
参数
工作电源电流
短路电流
输入电容
符号
国际直拨电话
C
IN
条件
无负载, 125 MHz的
每路输出
OE ,选择引脚
分钟。
±40
典型值。
22
±60
5
马克斯。
30
单位
mA
mA
pF
注1 :名义上是发生在VDD / 2切换
AC电气特性
VDD = 3.3V ± 10 %
,环境温度-40 + 85°C
参数
输入频率
输出频率
输出上升时间
输出下降时间
输出时钟占空比
最大绝对抖动,短路
来看, 125 MHz的
最大抖动, 1西格玛,
125兆赫( X5 )
相位噪声,相对于载体,
125兆赫( X5 )
相位噪声,相对于载体,
125兆赫( X5 )
相位噪声,相对于载体,
125兆赫( X5 )
相位噪声,相对于载体,
125兆赫( X5 )
t
OR
t
OF
符号
鳍
条件
在3.3V或5V
0.8 2.0V空载
0.8 2.0V ,无负载
在VDD / 2
空载
空载
100 Hz的偏移
1千赫
10 kHz偏置
100 kHz偏置
分钟。
10
典型值。
马克斯。
27
156
1.5
1.5
单位
兆赫
兆赫
ns
ns
%
ps
ps
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
dBc的/赫兹
45
50
±50
12
55
±75
20
-90
-116
-118
-115
-94
-120
-122
-119
注2 :输入频率受限于最大输出频率和倍频系数( IE浏览器的16倍,
最大输入频率为13.75兆赫) 。
MDS 601-01 L
在TE碎电路系统
●
5
525镭CE街,加利福尼亚州圣何塞, 9512 6
●
修订版111204
电话:( 08 4 ) 297-1 201
●
W W瓦特I C S T 。 C 0米