ICS580-01
无毛刺时钟多路复用器
描述
该ICS580-01是一个时钟多路复用器(mux )
设计之间,没有2个时钟源切换
毛刺或短脉冲。所述多路复用器的操作是
通过一个输入引脚控制,但部分也可以是
配置切换,如果自动之一
输入时钟停止。该器件还提供了时钟
通过检测报告时,输入时钟有
停了下来。
对于时钟复用与零延迟和流畅
开关,看到的要么是ICS581-01或ICS581-02 。
特点
封装在16引脚窄( 150万)的SOIC
输出无短脉冲或毛刺
运行于200 MHz的
不抖动或相位噪声添加到时钟
用户控制或自动切换
低输出偏斜
时钟检测功能
适用于有备份或冗余系统时钟
可选的超时时钟检测
独立的电源电压允许的电源电压
翻译
可至2.5 V
框图
VDDI
VDDC
CLK1
INB
INA
SELB
OE2
1
OE1
0
CLK2
过渡
探测器
OE3
NO_INA
过渡
探测器
OE4
NO_INB
DIV
定时器
1
修订版030300
印00年11月28日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MDS 580-01一
ICS580-01
无毛刺时钟多路复用器
引脚分配
SELB
DIV
VDDI
INA
INB
GND
OE4
OE3
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
OE1
VDDC
CLK1
CLK2
NO_INA
NO_INB
GND
OE2
超时选择
DIV
0
1
标称超时
600纳秒
75纳秒
引脚说明
数
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
名字
SELB
DIV
VDDI
INA
INB
GND
OE4
OE3
OE2
GND
NO_INB
NO_INA
CLK2
CLK1
VDDC
OE1
TYPE
I
I
P
I
I
P
I
I
I
P
O
O
O
O
P
I
描述
MUX选择。选择INB高的时候。内部上拉。
超时选择。请参见上表。内部上拉。
供应只输入时钟。可以比VDDC高。
输入时钟A.
输入时钟B.
连接到地面。
输出使能。三态NO_INB时低。内部上拉。
输出使能三态NO_INA时低。内部上拉。
输出使能。三态CLK2时低。内部上拉。
连接到地面。
变高时,在INB时钟停止。
变高时,对INA时钟停止。
2时钟输出。低偏移相比, CLK1 。
时钟1输出。低偏移相比, CLK2 。
主要的芯片供应。输出时钟的幅度将匹配该VDD 。
输出使能。三态CLK1时低。内部上拉。
键: I =输入; O =输出; P =电源连接
2
修订版030300
印00年11月28日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MDS 580-01一
ICS580-01
无毛刺时钟多路复用器
设备操作及应用
该ICS580-01由INA和INB之间通过SELB控制的无故障复用的。该装置是
设计是否运行与否2时钟之间进行切换。在第一个例子中,时钟在运行上
无论INA和INB 。当SELB改变时,输出时钟后输出时钟的3个周期变低
(标称) 。该输出然后保持为低的新的输入时钟(标称)的3个循环,然后开始用
新的输入时钟。这示于图1中。
图1
INA
INB
SELB
CLK1 , 2
在第二个例子中,一个输入被选择和运行,但一直停止(高或低) 。
这是由两种NO_INA或NO_INB变高视INA或INB是否有指示
停了下来。这些信号去下面的一个可选的超时周期后高的钟已经停了。该
超时时间由DIV输入引脚决定。该SELB引脚变为现在选择新的输入
的时钟,它在运行。输出时钟立即变低并保持低的新输入的3个周期
钟,然后开始与新的输入时钟。图2示出了这样的一个例子。
图2
INA
INB
SELB
TIMEOUT
NO_INA
CLK1 , 2
3
修订版030300
印00年11月28日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MDS 580-01一
ICS580-01
无毛刺时钟多路复用器
在第三个例子中, ICS580-01被配置为自动切换时钟时的输入停止。
这可以阻止连接到INA ,而备份,始终运行时钟,时钟连接到INB 。
输出NO_INA连接到SELB 。这意味着,当INA的时钟停止, NO_INA
变为高电平时选择上INB的时钟,它是复用功能可以向以后的3个周期的输出。当在时钟
INA重新启动, NO_INA立即变低,就选择INA时钟。输出然后切换中
在第一个例子中所描述的方式。
的电路图如图3示出了用于本实施例的典型连接。需要注意的是CLK2和
NO_INB未使用,因此由接地OE2和OE4禁用。一个33Ω串联端接电阻
上使用的时钟输出和0.01μF的2去耦电容器使用。所有其它输入都留
因此,浮动并拉高片内上拉。
科幻gure 3
VDD
SELB
DIV
VDDI
0.01F
正常
时钟
BACKUP
时钟
INA
INB
GND
OE4
OE3
OE1
VDDC
0.01F
CLK1
33
CLK2
NO_INA
NO_INB
GND
OE2
产量
时钟
OUTPUT ENABLE
每路输出都有一个专用输出使能引脚。如果输出是未使用的,它应该是三态绑
相应的输出使能引脚接地。
外部元件
该ICS580-01需要两个0.01μF的去耦电容, 1 VDDI之间和GND和1之间
VDDC和GND 。 33Ω的串联终端电阻可以用在CLK1和CLK2 。
斯普利特电源
该VDDI引脚为只INA和INB输入缓冲器的电源。所有其他的输入和
该芯片的其他部分连接到VDDC 。这允许的电源电压转换。例如, INA和
INB可能是5 V时钟( VDDI = 5 V)和芯片其余部分可以使用3.3 V电源VDDC上给予
3.3 V的输出时钟。对于正确的操作VDDI必须大于或等于VDDC 。
4
修订版030300
印00年11月28日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MDS 580-01一
ICS580-01
无毛刺时钟多路复用器
电气规格
参数
条件
参考GND
参考GND
工业温度
10秒以内
最低
典型
最大
7
VDD+0.5
70
85
260
150
5.5
5.5
VDDI
(VDDC/2)-1
VDDC
0.8
0.5
6
±70
250
4
1/timeout
1/timeout
1/timeout
4
5
6
350
1000
1500
40
110
200
270
220
180
8
10
12
700
2000
3000
80
210
400
1.5
1.5
250
单位
V
V
°C
°C
°C
°C
V
V
V
V
V
V
V
V
mA
mA
k
pF
兆赫
兆赫
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ps
绝对最大额定值
电源电压(VDD)
输入和时钟输出
工作环境温度
工作环境温度,我的版本
焊接温度
储存温度
工作电压, VDDC
工作电压, VDDI
输入高电压, VIH ,注意3
输入低电压, VIL ,注意3
输入高电压, VIH
输入低电压, VIL
输出高电压, VOH
输出低电压, VOL
工作电源电流, IDD
短路电流
片内上拉电阻,无时钟输入
输入电容
输入频率, INA和INB 。注意: 1 。
-0.5
0
-40
-65
2.5
VDDC
( VDDC / 2 ) +1 VDDC / 2
VDDC/2
2
VDDC-0.5
直流特性( VDDC = VDDI = 3.3 V除非另有说明)
INA和INB只
INA和INB只
非时钟输入
非时钟输入
IOH=-12mA
IOL=12mA
50 MHz的输入,空载
拉至VDDC
交流特性( VDDC = VDDI = 3.3 V除非另有说明)
VDDC = 5 V
VDDC = 3.3 V
VDDC = 2.7 V
VDDC = 5 V
VDDC = 3.3 V
VDDC = 2.7 V
VDDI = 5 V
VDDI = 3.3 V
VDDI = 2.7 V
VDDI = 5 V
VDDI = 3.3 V
VDDI = 2.7 V
传播延迟, INA或INB输出
状态监视超时, DIV = 0
状态监视超时, DIV = 1
175
500
750
20
55
100
输出时钟上升时间
输出时钟下降时间
输出时钟歪斜, CLK1 CLK2到
注2
-250
0
注1频率小于最小可导致超时,这并不能保证无干扰切换,除非时钟是
实际上停止了。
注2:假设相同装有相同的上升时间,在VDD / 2测得的输出。
注3.输出占空比由输入时钟的VDDC / 2占空比设置。
5
修订版030300
印00年11月28日
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MDS 580-01一