ICS552-01
振荡器,乘法器和缓冲区有8个输出
描述
该ICS552-01产生的8低偏移副本
多输入时钟或基本平行模式
水晶。不像其他的时钟驱动器,这些零件不
需要对输入的独立振荡器。使用ICS “
专利的锁相环(PLL),乘以
输入频率,它是理想的,用于产生和
分配多个高频时钟。
这是一个
使用3个不同的应用程序单芯片:
1 ) ICS552-01 ( A模式) - 一个振荡器mutilpier
2 ) ICS552-01 (B模式) - 一个双1 : 4的缓冲
3 ) ICS552-01 (C模式) - 1: 8振荡器缓冲器
ICS552-01 (用于B模式)
高达200 MHz的时钟输入/输出电压为3.3 V
250 ps的最大低偏移的四个任何银行
输入可连接在一起的1至8个缓冲器
与任何输出之间250 ps的偏移
非反相缓冲模式
理想的时钟网络
输出使能模式三态输出
全CMOS输出摆幅为25 mA的输出驱动器
在TTL电平的能力
先进的低功率,亚微米CMOSprocess
ICS552-01 (对于C模式)
特点(全部)
封装为20引脚SSOP ( QSOP )
无铅封装可供选择
操作的3.0 V电压5.5 V
提供工业级温度
使用25 MHz晶振联网
使用27 MHz晶振,支持MPEG
ICS552-01 ( A和C模式)
特点(具体)
ICS552-01 (对于A模式)
10.0输入频率27.0兆赫
提供了8个低偏移输出( <250 PS )
40/60在3.3 V输出时钟占空比
包含内置乘法器与X1的选择,
x1.33 , ×2 , x2.66 , ×3 , x3.33 , x4的, x4.66 , X5的和5233
掉电和三态模式
框图
( ICS552-01 -A模式)
VDD
S3:S0
4
CLK1
CLK2
CLK3
PLL
倍增器
CLK4
CLK5
CLK6
水晶
缓冲器/
水晶
振荡器
GND
CLK7
CLK8
10.0到27.0兆赫
晶振或时钟输入
X1
X2
外部电容
与晶体输入所需。
MDS 552-01
集成电路系统公司
●
1
525马街,圣何塞,加利福尼亚95126
●
修订版100104
电话:( 408 ) 297-1201
●
www.icst.com
ICS552-01
振荡器,乘法器和缓冲区有8个输出
引脚分配
( ICS552-01 -A模式)
DC
X2
X1/ICLK
VDD
S2
GND
CLK1
CLK2
CLK3
CLK4
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
S0
DC
CLK8
CLK7
VDD
S3
GND
CLK6
CLK5
S1
倍频器选择表
S3
0
0
0
0
0
0
0
0
1
1
1
1
S2
0
0
0
0
1
1
1
1
0
0
0
1
S1
0
0
1
1
0
0
1
1
0
0
1
0
S0
0
1
0
1
0
1
0
1
0
1
0
1
倍增器
掉电
x1
x1.333
x2
x2.666
x3
x3.333
x4
x5
x4.66
x6
三态所有
20引脚( 150 mil)的SSOP ( QSOP )
引脚说明
( ICS552-01 -A模式)
针
数
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
针
名字
DC
X2
X1/ICLK
VDD
S2
GND
CLK1
CLK2
CLK3
CLK4
S1
CLK5
CLK6
GND
S3
VDD
CLK7
CLK8
DC
S0
针
TYPE
—
XO
XI
动力
输入
动力
产量
产量
产量
产量
输入
产量
产量
动力
输入
动力
产量
产量
—
输入
不要连接。
引脚说明
水晶连接。连接到10 - 27 MHz的基本模式晶体。
水晶连接。连接到10 - 27 MHz的基本模式晶体或
时钟。
连接到+3.3 V或5 V.解耦与引脚6必须像其他VDDS 。
倍频器选择引脚2元以上表格。
连接到地面。
输出时钟1 。
输出时钟2 。
输出时钟3 。
输出时钟4 。
倍频器选择引脚1元以上表格
输出时钟5 。
输出时钟6 。
连接到地面。
倍频器选择引脚3元以上表格
连接到+3.3 V或5 V.解耦与引脚14必须像其他VDDS 。
输出时钟7 。
输出时钟8 。
不要连接。
倍频器选择引脚0元以上表格
MDS 552-01
集成电路系统公司
●
2
525马街,圣何塞,加利福尼亚95126
●
修订版100104
电话:( 408 ) 297-1201
●
www.icst.com
ICS552-01
振荡器,乘法器和缓冲区有8个输出
框图
( ICS552-01 -B模式)
INA
QA1
QA2
QA3
S1
S0
控制
逻辑
QA4
QB1
QB2
QB3
INB
QB4
引脚分配
( ICS552-01 -B模式)
INA
DC
DC
VDD
VDD
GND
QA1
QA2
QA3
QA4
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
S0
INB
QB4
QB3
VDD
VDD
GND
QB2
QB1
S1
20引脚( 150 mil)的SSOP ( QSOP )
时钟输出选择表
( ICS552-01 -B模式)
S1 S0
0
0
1
1
0
1
0
1
模式
QA1 : 4和QB1 : 4运行
测试模式
OE 。在高阻抗输出所有
QA1 : 4只。 QB1 : 4停低
MDS 552-01
集成电路系统公司
●
3
525马街,圣何塞,加利福尼亚95126
●
修订版100104
电话:( 408 ) 297-1201
●
www.icst.com
ICS552-01
振荡器,乘法器和缓冲区有8个输出
引脚说明
( ICS552-01 -B模式)
针
数
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
针
名字
INA
DC
DC
VDD
VDD
GND
QA1
QA2
QA3
QA4
S1
QB1
QB2
GND
VDD
VDD
QB3
QB4
INB
S0
针
TYPE
CI
—
—
动力
动力
动力
产量
产量
产量
产量
I
产量
产量
动力
动力
动力
产量
产量
CI
I
不要连接。
不要连接。
引脚说明
输入到缓冲器A.输出QA1 : 4将是相同的频率。内部上拉电阻。
连接到+3.3 V或5.0 V.必须像其他VDDS 。
连接到+3.3 V或5.0 V.必须像其他VDDS 。
连接到地面。
输出1从缓冲区A.
输出2的缓冲A.
输出3从缓冲区A.
输出4从缓冲区A.
模式选择引脚1.选择模式输出。必须在GND为所有的时钟上。国内
上拉电阻。
输出1从缓冲区B.
输出2的缓冲B.
连接到地面。
连接到+3.3 V或5.0 V.必须像其他VDDS 。
连接到+3.3 V或5.0 V.必须像其他VDDS 。
输出3从缓冲区B.
输出4从缓冲区B.
输入到缓冲器B.产出QA1 : 4将是相同的频率。内部上拉电阻。
模式选择引脚0选择模式输出。必须在GND为所有的时钟上。国内
上拉电阻。
KEY : CI =时钟输入上拉电阻; I =输入,带内部上拉电阻。
MDS 552-01
集成电路系统公司
●
4
525马街,圣何塞,加利福尼亚95126
●
修订版100104
电话:( 408 ) 297-1201
●
www.icst.com
ICS552-01
振荡器,乘法器和缓冲区有8个输出
框图
( ICS552-01 -C模式)
VDD
5
CLK1
CLK2
CLK3
CLK4
10.0到27.0兆赫
晶振输入
X1
水晶
振荡器
X2
外部电容
与晶体输入所需。
GND
3
CLK5
CLK6
CLK7
CLK8
引脚分配
( ICS552-01 -C模式)
DC
X2
X1
VDD
GND
GND
CLK1
CLK2
CLK3
CLK4
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
VDD
DC
CLK8
CLK7
VDD
VDD
GND
CLK6
CLK5
VDD
20引脚( 150 mil)的SSOP ( QSOP )
MDS 552-01
集成电路系统公司
●
5
525马街,圣何塞,加利福尼亚95126
●
修订版100104
电话:( 408 ) 297-1201
●
www.icst.com
ICS552-01
振荡器,乘法器和缓冲区有8个输出
描述
该ICS552-01产生的8低偏移副本
多输入时钟或基本平行模式
水晶。不像其他的时钟驱动器,这些零件不
需要对输入的独立振荡器。使用ICS “
专利的锁相环(PLL),乘以
输入频率,它是理想的,用于产生和
分配多个高频时钟。
这是一个
使用3个不同的应用程序单芯片:
1 ) ICS552-01 ( A模式) - 一个振荡器mutilpier
2 ) ICS552-01 (B模式) - 一个双1 : 4的缓冲
3 ) ICS552-01 (C模式) - 1: 8振荡器缓冲器
ICS552-01 (用于B模式)
高达200 MHz的时钟输入/输出电压为3.3 V
250 ps的最大低偏移的四个任何银行
输入可连接在一起的1至8个缓冲器
与任何输出之间250 ps的偏移
非反相缓冲模式
理想的时钟网络
输出使能模式三态输出
全CMOS输出摆幅为25 mA的输出驱动器
在TTL电平的能力
先进的低功率,亚微米CMOSprocess
ICS552-01 (对于C模式)
特点(全部)
封装为20引脚SSOP ( QSOP )
无铅封装可供选择
操作的3.0 V电压5.5 V
提供工业级温度
使用25 MHz晶振联网
使用27 MHz晶振,支持MPEG
ICS552-01 ( A和C模式)
特点(具体)
ICS552-01 (对于A模式)
10.0输入频率27.0兆赫
提供了8个低偏移输出( <250 PS )
40/60在3.3 V输出时钟占空比
包含内置乘法器与X1的选择,
x1.33 , ×2 , x2.66 , ×3 , x3.33 , x4的, x4.66 , X5的和5233
掉电和三态模式
框图
( ICS552-01 -A模式)
VDD
S3:S0
4
CLK1
CLK2
CLK3
PLL
倍增器
CLK4
CLK5
CLK6
水晶
缓冲器/
水晶
振荡器
GND
CLK7
CLK8
10.0到27.0兆赫
晶振或时钟输入
X1
X2
外部电容
与晶体输入所需。
MDS 552-01
集成电路系统公司
●
1
525马街,圣何塞,加利福尼亚95126
●
修订版100104
电话:( 408 ) 297-1201
●
www.icst.com
ICS552-01
振荡器,乘法器和缓冲区有8个输出
引脚分配
( ICS552-01 -A模式)
DC
X2
X1/ICLK
VDD
S2
GND
CLK1
CLK2
CLK3
CLK4
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
S0
DC
CLK8
CLK7
VDD
S3
GND
CLK6
CLK5
S1
倍频器选择表
S3
0
0
0
0
0
0
0
0
1
1
1
1
S2
0
0
0
0
1
1
1
1
0
0
0
1
S1
0
0
1
1
0
0
1
1
0
0
1
0
S0
0
1
0
1
0
1
0
1
0
1
0
1
倍增器
掉电
x1
x1.333
x2
x2.666
x3
x3.333
x4
x5
x4.66
x6
三态所有
20引脚( 150 mil)的SSOP ( QSOP )
引脚说明
( ICS552-01 -A模式)
针
数
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
针
名字
DC
X2
X1/ICLK
VDD
S2
GND
CLK1
CLK2
CLK3
CLK4
S1
CLK5
CLK6
GND
S3
VDD
CLK7
CLK8
DC
S0
针
TYPE
—
XO
XI
动力
输入
动力
产量
产量
产量
产量
输入
产量
产量
动力
输入
动力
产量
产量
—
输入
不要连接。
引脚说明
水晶连接。连接到10 - 27 MHz的基本模式晶体。
水晶连接。连接到10 - 27 MHz的基本模式晶体或
时钟。
连接到+3.3 V或5 V.解耦与引脚6必须像其他VDDS 。
倍频器选择引脚2元以上表格。
连接到地面。
输出时钟1 。
输出时钟2 。
输出时钟3 。
输出时钟4 。
倍频器选择引脚1元以上表格
输出时钟5 。
输出时钟6 。
连接到地面。
倍频器选择引脚3元以上表格
连接到+3.3 V或5 V.解耦与引脚14必须像其他VDDS 。
输出时钟7 。
输出时钟8 。
不要连接。
倍频器选择引脚0元以上表格
MDS 552-01
集成电路系统公司
●
2
525马街,圣何塞,加利福尼亚95126
●
修订版100104
电话:( 408 ) 297-1201
●
www.icst.com
ICS552-01
振荡器,乘法器和缓冲区有8个输出
框图
( ICS552-01 -B模式)
INA
QA1
QA2
QA3
S1
S0
控制
逻辑
QA4
QB1
QB2
QB3
INB
QB4
引脚分配
( ICS552-01 -B模式)
INA
DC
DC
VDD
VDD
GND
QA1
QA2
QA3
QA4
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
S0
INB
QB4
QB3
VDD
VDD
GND
QB2
QB1
S1
20引脚( 150 mil)的SSOP ( QSOP )
时钟输出选择表
( ICS552-01 -B模式)
S1 S0
0
0
1
1
0
1
0
1
模式
QA1 : 4和QB1 : 4运行
测试模式
OE 。在高阻抗输出所有
QA1 : 4只。 QB1 : 4停低
MDS 552-01
集成电路系统公司
●
3
525马街,圣何塞,加利福尼亚95126
●
修订版100104
电话:( 408 ) 297-1201
●
www.icst.com
ICS552-01
振荡器,乘法器和缓冲区有8个输出
引脚说明
( ICS552-01 -B模式)
针
数
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
针
名字
INA
DC
DC
VDD
VDD
GND
QA1
QA2
QA3
QA4
S1
QB1
QB2
GND
VDD
VDD
QB3
QB4
INB
S0
针
TYPE
CI
—
—
动力
动力
动力
产量
产量
产量
产量
I
产量
产量
动力
动力
动力
产量
产量
CI
I
不要连接。
不要连接。
引脚说明
输入到缓冲器A.输出QA1 : 4将是相同的频率。内部上拉电阻。
连接到+3.3 V或5.0 V.必须像其他VDDS 。
连接到+3.3 V或5.0 V.必须像其他VDDS 。
连接到地面。
输出1从缓冲区A.
输出2的缓冲A.
输出3从缓冲区A.
输出4从缓冲区A.
模式选择引脚1.选择模式输出。必须在GND为所有的时钟上。国内
上拉电阻。
输出1从缓冲区B.
输出2的缓冲B.
连接到地面。
连接到+3.3 V或5.0 V.必须像其他VDDS 。
连接到+3.3 V或5.0 V.必须像其他VDDS 。
输出3从缓冲区B.
输出4从缓冲区B.
输入到缓冲器B.产出QA1 : 4将是相同的频率。内部上拉电阻。
模式选择引脚0选择模式输出。必须在GND为所有的时钟上。国内
上拉电阻。
KEY : CI =时钟输入上拉电阻; I =输入,带内部上拉电阻。
MDS 552-01
集成电路系统公司
●
4
525马街,圣何塞,加利福尼亚95126
●
修订版100104
电话:( 408 ) 297-1201
●
www.icst.com
ICS552-01
振荡器,乘法器和缓冲区有8个输出
框图
( ICS552-01 -C模式)
VDD
5
CLK1
CLK2
CLK3
CLK4
10.0到27.0兆赫
晶振输入
X1
水晶
振荡器
X2
外部电容
与晶体输入所需。
GND
3
CLK5
CLK6
CLK7
CLK8
引脚分配
( ICS552-01 -C模式)
DC
X2
X1
VDD
GND
GND
CLK1
CLK2
CLK3
CLK4
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
VDD
DC
CLK8
CLK7
VDD
VDD
GND
CLK6
CLK5
VDD
20引脚( 150 mil)的SSOP ( QSOP )
MDS 552-01
集成电路系统公司
●
5
525马街,圣何塞,加利福尼亚95126
●
修订版100104
电话:( 408 ) 297-1201
●
www.icst.com