IC41C16100A/IC41C16100AS
IC41LV16100A/IC41LV16100AS
文档标题
1M ×16位动态RAM与EDO页面模式
修订历史
版本号
0A
历史
最初的草案
草案日期
备注
九月28,2001
集成电路解决方案公司
DR030-0A 2001年9月28日
1
IC41C16100A/IC41C16100AS
IC41LV16100A/IC41LV16100AS
1M ×16 ( 16兆位)动态RAM
与EDO页模式
特点
扩展数据输出( EDO )页面模式存取周期
TTL兼容的输入和输出;三态I / O
刷新间隔: 1024次/ 16毫秒
刷新方式:
RAS -只, CAS先于RAS
(CBR) ,及隐藏
?? JEDEC标准引脚
单电源供电:
5V ± 10% ( IC41C16100A ( S))的
3.3V±10 % ( IC41LV16100A ( S))的
字节通过两个写和字节读取操作
CAS
描述
该
ICSI
IC41C16100A (S)和IC41LV16100A (S)是1048 ,
576 ×16位的高性能CMOS动态随机
存取存储器。这些器件提供了一个加速周期
进入所谓的EDO页面模式。 EDO页面模式让1024
随机的单个行内访问与访问周期时间
短按16位字为20 ns 。该字节写入控制上,
字节和低字节,使得16100系列适合用于
16-, 32位宽的数据总线系统。
这些特性使得IC41C16100A ( S)和IC41LV16100A
(S)特别适用于高带宽图形,数字信号
处理,高性能计算系统,并
外设应用。
该IC41C16100A (S)和IC41LV16100A (S)被封装在一个
42引脚400mil SOJ和400mil 50-( 44- )引脚TSOP - 2 。
自1024刷新周期为S版
关键时序参数
参数
马克斯。
RAS
访问时间(吨
RAC
)
马克斯。
CAS
访问时间(吨
CAC
)
马克斯。列地址访问时间(t
AA
)
分钟。 EDO页面模式周期时间(t
PC
)
分钟。读/写周期时间(T
RC
)
-50
50
13
25
20
84
-60
60
15
30
25
104
单位
ns
ns
ns
ns
ns
销刀豆网络gurations
50 (44) -pin TSOP- 2
VCC
I/O0
I/O1
I/O2
I/O3
VCC
I/O4
I/O5
I/O6
I/O7
NC
NC
NC
WE
RAS
NC
NC
A0
A1
A2
A3
VCC
1
2
3
4
5
6
7
8
9
10
11
15
16
17
18
19
20
21
22
23
24
25
50
49
48
47
46
45
44
43
42
41
40
36
35
34
33
32
31
30
29
28
27
26
GND
I/O15
I/O14
I/O13
I/O12
GND
I/O11
I/O10
I/O9
I/O8
NC
NC
LCAS
UCAS
OE
A9
A8
A7
A6
A5
A4
GND
42引脚SOJ
VCC
I/O0
I/O1
I/O2
I/O3
VCC
I/O4
I/O5
I/O6
I/O7
NC
NC
WE
RAS
NC
NC
A0
A1
A2
A3
VCC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
GND
I/O15
I/O14
I/O13
I/O12
GND
I/O11
I/O10
I/O9
I/O8
NC
LCAS
UCAS
OE
A9
A8
A7
A6
A5
A4
GND
引脚说明
A0-A9
I/O0-15
WE
OE
RAS
UCAS
LCAS
VCC
GND
NC
地址输入
数据输入/输出
写使能
OUTPUT ENABLE
行地址选通
上部列地址选通
下列地址选通
动力
地
无连接
ICSI保留随时更改其产品在任何时候,恕不另行通知,以改进设计和提供最好的产品的权利。我们对任何错误概不负责
它可能出现在本出版物中。 版权所有2000年,集成电路解决方案公司
2
集成电路解决方案公司
DR030-0A 2001年9月28日
IC41C16100A/IC41C16100AS
IC41LV16100A/IC41LV16100AS
功能框图
OE
WE
LCAS
UCAS
CAS
时钟
发电机
WE
控制
LOGICS
OE
控制
逻辑
CAS
WE
OE
RAS
RAS
时钟
发电机
数据I / O总线
刷新
计数器
数据I / O缓冲器
行解码器
RAS
列解码器
感测放大器
I/O0-I/O15
存储阵列
1,048,576 x 16
地址
缓冲器
A0-A9
集成电路解决方案公司
DR030-0A 2001年9月28日
3
IC41C16100A/IC41C16100AS
IC41LV16100A/IC41LV16100AS
真值表
功能
待机
阅读:字
阅读:低字节
阅读:高字节
写:字(早期写)
写:低字节(早期写)
写:高字节(早期写)
读 - 写
(1,2)
EDO页面模式读取
(2)
RAS
H
L
L
L
L
L
L
UCAS LCAS
H
H
L
L
L
H
H
L
L
H
L
→ L
→ L
L-H
→ L
→ L
→ L
→ L
L
L
H
L
L
L
H
L
L
→ L
→ L
L-H
→ L
→ L
→ L
→ L
L
L
H
L
WE
X
H
H
H
L
L
L
→ L
H
H
H
L
L
→ L
→ L
H
L
X
X
OE
X
L
L
L
X
X
X
L-H
L
L
L
X
X
L-H
L-H
L
X
X
X
地址吨
R
/t
C
X
ROW / COL
ROW / COL
ROW / COL
ROW / COL
ROW / COL
ROW / COL
ROW / COL
ROW / COL
NA / COL
不适用/不适用
ROW / COL
NA / COL
ROW / COL
NA / COL
ROW / COL
ROW / COL
ROW / NA
X
I / O
高-Z
D
OUT
低字节,D
OUT
高字节,高Z
低字节,高Z
高位字节,D
OUT
D
IN
低字节,D
IN
高字节,高Z
低字节,高Z
高位字节,D
IN
D
OUT
, D
IN
D
OUT
D
OUT
D
OUT
D
IN
D
IN
D
OUT
, D
IN
D
OUT
, D
IN
D
OUT
D
IN
高-Z
高-Z
EDO页面模式写
(1)
EDO页面模式
(1,2)
读 - 写
隐藏刷新
RAS-只
刷新
CBR刷新
(4)
L
第一个周期:
L
第二个周期:
L
任何周期:
L
第一个周期:
L
第二个周期:
L
第一个周期:
L
第二个周期:
L
读
(2)
L→H → L
写
(1,3)
L→H → L
L
→ L
注意事项:
1.这些写入周期也可能是字节写周期(无论是
LCAS
or
UCAS
活性) 。
2.这些读周期也可能是字节读周期(无论是
LCAS
or
UCAS
活性) 。
3.早期只写。
4.至少有一个2的
CAS
信号必须被激活(LCAS或
UCAS ) 。
4
集成电路解决方案公司
DR030-0A 2001年9月28日
IC41C16100A/IC41C16100AS
IC41LV16100A/IC41LV16100AS
功能说明
该IC41C16100A (S)和IC41LV16100A (S)是CMOS
DRAM的高速带宽进行了优化,低功率
应用程序。在读或写周期,每个位
通过16位地址唯一解决。这些
输入10位( A0- A9)的时间。行地址是
由行地址选通(RAS)的锁存。列
地址由列地址选通(CAS)的锁存。
RAS
用于锁存所述第一10比特和
CAS
所使用的
后10位。
该IC41C16100A (S)和IC41LV16100A (S )具有两个
CAS
控制,
LCAS
和
UCAS 。
该
LCAS
和
UCAS
输入
在内部生成一个
CAS
在iDEN的信号功能
蒂卡尔方式的单
CAS
输入上的其它1M ×16
DRAM的。在关键的区别是,每个
CAS
控制其
对应的I / O三态逻辑(结合
OE
和
WE
和
RAS ) 。 LCAS
控制I / O 0至I / O7与
UCAS
控制I / O 8通过I / O15 。
该IC41C16100A (S)和IC41LV16100A (S) -
CAS
功能
化由第一确定
CAS
( LCAS或
UCAS )
过渡LOW和最后的过渡回高电平。
两
CAS
控制给IC41C16100A ( S)和
IS41LV16100A (S )这两个字节读和字节写
循环功能。
周期,内部10位计数器提供的AD-行
礼服和外部地址输入将被忽略。
CAS先于RAS
是刷新-only模式,没有数据
访问或设备的选择是允许的。因此,输出
在循环过程中保持在高阻状态。
自刷新周期
在自刷新允许用户动态刷新,数据
保留模式在128毫秒延长更新周期。
即每行125微秒使用分布式CBR刷新的时候。
该功能还允许用户的一个充分的选择静态
低功耗数据保持方式。可选的自刷新
功能是通过执行一个CBR刷新周期开始和
控股
RAS
LOW指定吨
RASS
.
在自刷新模式时,通过驱动终止
RAS
高
在t的最小时间
RPS
。这个延迟使得对于
任何内部刷新周期的完成,可能是在
进程的时间
RAS
低到高的转变。
如果该DRAM控制器采用分布式刷新序列
在退出自刷新不要求脉冲串刷新。
然而,如果该DRAM控制器利用
RAS-只
or
爆刷新序列,所有1024行必须刷新
平均内部刷新率内,之前的重来
消费的正常运行。
存储周期
存储器周期是由带启动
RAS
低,这是
通过返回两个终止
RAS
和
CAS
HIGH 。对
保证器件正常工作和数据完整性的任何
存储器周期,一旦启动,不能结束或
最低吨前中止
RAS
时间已经过期。新
周期不能启动,直到最小的预充电
时间T
RP
, t
CP
是否已经过去。
扩展数据输出页面模式
EDO页面模式操作允许所有1024列
一个选定的行中以高的可随机访问
数据速率。
在EDO页面模式读取周期,数据输出被保持到
NEXT
CAS
周期的下降沿,而不是上升沿边缘。
出于这个原因,在EDO页中的有效数据输出时间
用快速页面模式相比方式被延长。在
在快速页面方式中,有效数据输出时间变
较短的
CAS
周期时间变短。因此,
在EDO页模式,在读周期的时序裕量
比的快速页面模式,即使大
CAS
周期时间变短。
在EDO页模式中,由于扩展的数据的功能,该
CAS
周期时间可以比在快速页面模式短
如果定时余量是相同的。
江户时代页面模式允许同时读取和写入操作
在一个系统蒸发散
RAS
周期,但性能
等同于在此情况下,快速页模式。
读周期
读周期由下降沿启动
CAS
or
OE ,
为准过去,一边拿着
WE
HIGH 。该
列地址必须对指定的最小时间
经t
AR
。数据输出变为有效只有当T
RAC
, t
AA
, t
CAC
和T
OEA
都不满意。其结果是,在存取时间是
依赖于它们之间的定时关系
参数。
写周期
写周期是由下降沿启动
CAS
和
WE ,
为准过去。输入数据必须是有效的
在或下降沿之前
CAS
or
WE ,
任何
先发生。
POWER- ON
应用在V后
CC
供应的初始暂停
200 μs的需要之后至少8初始
化周期(含周期的任意组合
RAS
信号)。
上电过程中,则建议
RAS
与跟踪
V
CC
或在一个有效的V举行
IH
为了避免电流浪涌。
刷新周期
保留数据, 1024刷新周期需要在每
16毫秒的时间。有两种方法来刷新存储器。
1.计时每1024行地址( A0
通过A9 )与
RAS
至少每16毫秒。任何
读,写,读 - 修改 - 写或
RAS-只
循环再
freshes被寻址的行。
2.使用
CAS先于RAS
刷新周期。
CAS-直至─
RAS
刷新由下降沿激活
RAS ,
同时举行
CAS
低。在
CAS先于RAS
刷新
集成电路解决方案公司
DR030-0A 2001年9月28日
5