IC- JRX
2× 4 24V高侧驱动器微处理器接口
冯A1 ,页1/23
特点
2×4双向输入/输出级,在24伏
输入/输出模式中可编程的4位块
100 mA的电流保证高侧驱动能力
dc
和
500毫安
PEAK
为脉冲负载
短路型驱动器具有高介电强度
0.6 V ,100 mA和2 V ,500 mA低饱和电压
集成的反激式电路
可编程占空比的PWM功能
闪光模式输出
功率输出可以被禁用在一起
可编程电流源确定的逻辑电平,并允许
负载监控
与外部可调滤波倍数码输入滤波器
由于可总线操作以高速微处理器接口
可编程的中断输出
电压和两阶段的温度监测
应用
双路四高侧驱动器作为
双向μP接口
在工业24 V数字滤波
应用
套餐
PLCC44
框图
E / A LOGIK
30
VCCA
OUT0
PEN0
EIN- /输出端STUFE 0
&放大器;
OUT
SC0
POE
VB01
28
&放大器;
&放大器;
0A
200A
34
VCCD
PSEL0
SC0
PSEL0
IN
+
-
Toff1
IO0
29
VB -5.8V
3.8V
Q
D
0A
200A
600A
2.0mA
IO0
IO0
VT
NTC
NIOL
IL0
IL1
Q
D
1
2
3
CSN
WRN
RDN
Toff2
E / A LOGIK
E / A LOGIK
E / A LOGIK
NIOL
IL0
IL1
EIN- /输出端STUFE 1
EIN- /输出端STUFE 2
EIN- /输出端STUFE 3
IO1
VB23
IO2
IO3
27
25
26
24
39
40
41
42
43
A0
A1
A2
A3
A4
VB45
21
22
20
18
19
17
E / A LOGIK
38
8
37
9
36
10
35
11
12
7
D0
D1
D2
D3
D4
D5
D6
D7
GNDD
RESN
仁王雅
IH0
IH1
EIN- /输出端STUFE 4
EIN- /输出端STUFE 5
EIN- /输出端STUFE 6
EIN- /输出端STUFE 7
UNTERSPANNUNGS-
ERKENNUNG VCCA
IO4
IO5
VB67
IO6
IO7
E / A LOGIK
E / A LOGIK
E / A LOGIK
保护地
GNDA
POE
23
16
31
IC- JRX
INTN
6
BLFQ
4
CLK
5
TEST
15
版权所有2003 , IC- Haus酒店
www.ichaus.com
IC- JRX
2× 4 24V高侧驱动器微处理器接口
冯A1 ,页2/23
描述
IC- JRX是8倍高边驱动器,集成的控制逻辑,内部分为两个独立的区块
(半字节) 。这两种模块都可以单独设置为输入或输出。微处理器接口是由八个数据最多,五
地址和三个控制引脚。另外两个时钟输入控制内部序列(输入过滤器,脉冲
输出的操作)。带复位状态开始,各寄存器的分割取决于所选择的
操作模式是可能的。
输入模式用于记录的逻辑电平在24伏。可以产生一个中断消息时的信号处
投入改变。杂散信号是由该设备的可调数字滤波器拒绝。当输入
打开可编程下拉电流集定义的级别,并作为偏置电流切换
联系人。
在输出模式下的功率输出级可驱动任何所需的负载到地(如灯,长电缆或继电器)
在100mA或500毫安在脉冲操作的连续电流。尖峰和反激电流放电
通过集成的反激式电路。所有输出级有短路型和两阶段温度
监控(与中断消息)防止造成大的功率损耗的热损伤。一
短路时的输出之一可产生中断;目前短路的状态可以通过扫描
微处理器接口。脉冲模式可被选择用于每一个输出,例如用于在plugboards指示灯,在
责令卸载所使用的控制软件。输出的实际开关电平可通过微处理器读出
接口和用于检查线缆骨折的上拉电流。 PWM信号也可以
切换到任何一个选定的输出。所有的输出可通过一个相互禁用输入例如可以关闭通过处理器的
独立的看门狗电路。
中断管道,防止中断的损失允许使用中断的可靠处理
施加的控制软件。
具有低电压的电压监视复位所有寄存器并在这样做切断电源的输出级。
二极管保护所有的输入和输出对ESD 。该器件也躲不开根据突发瞬变
符合IEC 1000-4-4 ( 4千伏;以前IEC 801-4 ) 。
5V
5V
C1
100 nF的
34
30
31
POE
VB01
IO0
IO1
28
29
27
C4
100 nF的
S3
S4
C3
100 nF的
S1
S2
24 V
C2
3.3 ... 10 uF的
5V
ADRESS-
DEKODIERER
1
WR
RD
2
3
39
40
41
42
8
5
43
38
8
36
9
36
10
35
8
11
CSN
WRN
RDN
A0
A1
A2
A3
A4
D0
D1
D2
D3
D4
D5
D6
D7
24 V
VCCD VCCA
VB23
IO2
低
轻咬
IO3
25
26
24
A0..A7
P
VB45
IO4
IO5
21
22
20
C5
100 nF的
VB67
IO6
更高
轻咬
IO7
18
19
17
C6
100 nF的
D0..D7
7
INT
水库
6
RESN
INTN
KONTROLL-
注册
PLCC44
BLFQ CLK
4
5
GNDD GNDA保护地
12
16
23
IC- JRX
LA1
LA2
LA3
REL1
5V
TEST
15
RESET
调节器
1.25兆赫
5V
典型应用电路
IC- JRX
2× 4 24V高侧驱动器微处理器接口
冯A1 ,页3/23
套餐
PLCC44 JEDEC标准
引脚配置PLCC44
( TOP VIEW )
引脚功能的PLCC44
号
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
名字
CSN
WRN
RDN
BLFQ
CLK
INTN
RESN
D1
D3
D5
D7
GNDD
北卡罗来纳州
北卡罗来纳州
TEST
GNDA
IO7
VB67
IO6
IO5
VB45
IO4
FCT 。
I
I
I
I
I
O
I
B
B
B
B
描述
片选信号,低电平有效
写使能,低电平有效
读使能,低电平有效
时钟闪光模式
时钟过滤器和PWM功能
中断消息,低电平有效
复位,低电平有效
数据总线位1
数据总线位3
数据总线位5
数据总线的第7位
接地(数字部分)
TEST引脚
接地(模拟部分)
I / O 7期
电源驱动级6 + 7
I / O级6
I / O第5阶段
电源驱动级4 + 5
I / O第4阶段
号
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
名字
保护地
IO3
VB23
IO2
IO1
VB01
IO0
VCCA
POE
北卡罗来纳州
北卡罗来纳州
VCCD
D6
D4
D2
D0
A0
A1
A2
A3
A4
北卡罗来纳州
FCT 。
B
B
B
B
I
描述
接地( ESD保护电路)
I / O第3阶段
电源驱动级2 + 3
I / O第2阶段
I / O第1阶段
电源驱动级0 + 1
I / O 0期
+5 V电源电压(模拟部分)
动力输出使能
+5 V电源电压(数字部分)
数据总线位6
数据总线位4
数据总线位2
数据总线的位0
地址总线位0
地址总线位1
地址总线位2
地址总线位3
地址总线位4
B
B
B
B
B
B
B
B
B
I
I
I
I
I
功能: I =输入, O =输出, B =双向
外部接线VCCA , VCCD至+5 V和GNDA , GNDD ,地线为0 V必需的。
IC- JRX
2× 4 24V高侧驱动器微处理器接口
冯A1 ,页4/23
程序设计
注册概述
地址
A(4..0)d
A4
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
...
26
27
28
29
30
31
1
2
A3
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
...
1
1
1
1
1
1
A2
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
...
0
0
1
1
1
1
A1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
...
1
1
0
0
1
1
A0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
...
0
1
0
1
0
1
写
-
-
-
-
-
-
读
输入寄存器
1
变化的输入信息
2
中断状态寄存器
过电流留言
3
过电流状态
器件ID
输出寄存器
闪光脉冲使能
变化的输入中断使能
4
过电流中断使能
控制字1 ( I / O过滤器)
控制字2 ( I / O引脚的功能)
控制字3 (闪光脉冲设置)
控制世界4 (过电流邮件过滤器设置)
控制字5 ( PWM使能和引脚选择)
PWM寄存器
-
-
-
-
测试寄存器1
测试寄存器2
测试寄存器3
测试控制寄存器
A / D转换接口
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
...
1
1
1
1
1
1
)
)
3
)
4
)
读取输入或读回的输出,这取决于I / O引脚模式
在输入模式I / O引脚(寄存器在输出模式'0')
对于输出模式I / O引脚(寄存器的输入模式'0')
只有写在输入模式
IC- JRX
2× 4 24V高侧驱动器微处理器接口
冯A1 ,页5/23
控制字1
( I / O过滤器)
高半字节
位
名字
7
BYPH
6
-
5
FH1
4
FH0
下半字节
3
BYPL
2
-
1
FL1
0
FL0
地址: 10
复位输入: 00H
高半字节
第7位
BYPH
位5..4
FH1..0
0
1
I / O过滤器活跃
旁路I / O滤池:将I / O信号重新处理其未连接过滤的状态。
FH1
0
0
1
1
FH0
0
1
0
1
滤波时间
14.5 × TC ( CLK )
896.5 × TC ( CLK )
3584.5 × TC ( CLK )
7168.5 × TC ( CLK )
± 1× TC (CLK)
± 64 × TC ( CLK )
± 256 × TC ( CLK )
± 512 × TC ( CLK )
(r)
下半字节
第3位
BYPL
位1..0
FL1..0
0
1
I / O过滤器活跃
旁路I / O滤池:将I / O信号重新处理其未连接过滤的状态。
FL1
0
0
1
1
FL0
0
1
0
1
滤波时间
14.5 × TC ( CLK )
896.5 × TC ( CLK )
3584.5 × TC ( CLK )
7168.5 × TC ( CLK )
± 1× TC (CLK)
± 64 × TC ( CLK )
± 256 × TC ( CLK )
± 512 × TC ( CLK )
(r)
(r)
'-'
“ xx'h
(r)
无功能无内存位置。复位后的状态为“0”
表示十六进制数据的逻辑状态。的“x”表示的二进制数据
复位后的状态