2007年1月
HYS64D32301[G/H]U–5–B
HYS[64/72]D64xxx[G/H]U–[5/6]–B
HYS[64/72]D128xxx[G/H]U–[5/6]–B
184针无缓冲双倍数据速率内存模块
UDIMM
DDR SDRAM
互联网数据表
修订版1.22
互联网数据表
HYS[64/72]D[32/64/128]xxx[G/H]U–[5/6]–B
无缓冲DDR SDRAM模块
HYS64D32301 [G / H] U- 5 -B , HYS [ 64/72 ] D64xxx [G / H] U盘[ 5/6 ] -B , HYS [ 64/72 ] D128xxx [G / H] U盘[ 5 / 6 ] -B
修订历史: 2007-01 ,牧师1.22
页面
所有
23
科目(自上次调整的重大变化)
改编网络版
t
DQSS
分从0.75ns到0.72ns
t
RFC
从最小为70ns至65ns
更新奇梦达
增加了新的产品类型
加入生卡C图
更新
I
DD
值
加入SPD规范的新产品类型
上一个版本: 2006-09 ,牧师1.21
所有
4
16
18
20
以前的版本: 1.2
以前的版本:版本1.1
我们倾听您的意见
你觉得本文件中的任何信息是错误的,不明确或缺少呢?
您的反馈将帮助我们不断改进本文档的质量。
请将您的建议(包括参照本文档) :
techdoc@qimonda.com
qag_techdoc_rev400 / 3.2质量保证小组/ 2006-07-21
03292006-CXBY-V2JX
2
互联网数据表
HYS[64/72]D[32/64/128]xxx[G/H]U–[5/6]–B
无缓冲DDR SDRAM模块
1
1.1
概观
特点
自动刷新( CBR)和自刷新
所有输入和输出SSTL_2兼容
串行存在检测为E
2
舞会
JEDEC标准MO- 206外形尺寸:
133.35 mm
×
31.75 mm
×
4.00毫米最大。
标准参考设计
镀金触点
DDR400速度等级支持
LEAD -FREE
本章包含的功能和说明。
184针无缓冲双倍数据速率内存模块
( ECC和非奇偶校验)为PC和工作站主
内存应用
一个等级32M
×
64 , 64M ×64 , 64M
×72
两行列
128M
×
64, 128M
×72
组织
标准双数据速率同步DRAM单
+ 2.5V ( ± 0.2V )电源
内置有512兆的P- TSOPII - 66封装
可编程CAS延迟,突发长度和换行
顺序(顺序&交错)
表1
表现为-5和-6
产品型号代码的运行速度
速度等级
马克斯。时钟频率
部件
模块
@CL3
@CL2.5
@CL2
–5
DDR400B
PC3200 - 3033
–6
DDR333B
PC2700 - 2533
166
166
133
单位
—
—
兆赫
兆赫
兆赫
f
CK3
f
CK2.5
f
CK2
200
166
133
1.2
描述
同步DRAM 。各种去耦电容是
安装在印刷电路板上。该特性的DIMM
串行存在检测( SPD)基于串行é
2
舞会
使用2针I设备
2
C协议。前128个字节是
使用配置数据和所述第二设定
128字节是提供给客户。
奇梦达HYS64D32301 [G / H] U- 5 -B , HYS [ 64/72 ] D64xxx [G / H] U盘
[ 5/6 ] -B和HYS [ 64/72 ] D128xxx [G / H] U盘[ 5/6 ] -B是行业标准
184针无缓冲双倍数据速率内存模块( UDIMM )
组织为32M
×
64M ( 256 MB ) , 64M
×64
( 512 MB ) ,
128M
×64
( 1 GB)的非奇偶校验和64M
×72
( 512 MB ) ,
128M
×72
( 1 GB)的ECC主内存的应用程序。该
存储器阵列的设计与512Mbit的双数据速率
牧师1.22 , 2007-01
03292006-CXBY-V2JX
3
互联网数据表
HYS[64/72]D[32/64/128]xxx[G/H]U–[5/6]–B
无缓冲DDR SDRAM模块
表2
订购信息
TYPE
PC3200 ( CL = 3.0 )
HYS64D64300GU–5–B
HYS72D64300GU–5–B
HYS64D128320GU–5–B
HYS72D128320GU–5–B
PC2700 (CL = 2.5)
HYS64D64300GU–6–B
HYS72D64300GU–6–B
HYS64D128320GU–6–B
HYS72D128320GU–6–B
PC3200 ( CL = 3.0 )
HYS64D32301HU–5–B
HYS64D64300HU–5–B
HYS72D64300HU–5–B
HYS64D128320HU–5–B
HYS72D128320HU–5–B
PC2700 (CL = 2.5)
HYS64D64300HU–6–B
HYS72D64300HU–6–B
HYS64D128320HU–6–B
HYS72D128320HU–6–B
PC2700U–25330–A0
PC2700U–25330–A0
PC2700U–25330–B0
PC2700U–25330–B0
一个等级512 MB DIMM
一个等级512 MB ECC -DIMM
两个职级1 GB DIMM
两个职级1 GB ECC -DIMM
512兆位( × 8 )
512兆位( × 8 )
512兆位( × 8 )
512兆位( × 8 )
PC3200U–30330–C0
PC3200U–30330–A0
PC3200U–30330–A0
PC3200U–30330–B0
PC3200U–30330–B0
一个等级256 MB DIMM
一个等级512 MB DIMM
一个等级512 MB ECC -DIMM
两个职级1 GB DIMM
两个职级1 GB ECC -DIMM
512兆位( × 16 )
512兆位( × 8 )
512兆位( × 8 )
512兆位( × 8 )
512兆位( × 8 )
PC2700U–25330–A0
PC2700U–25330–A0
PC2700U–25330–B0
PC2700U–25330–B0
一个等级512 MB DIMM
一个等级512 MB ECC -DIMM
两个职级1 GB DIMM
两个职级1 GB ECC -DIMM
512兆位( × 8 )
512兆位( × 8 )
512兆位( × 8 )
512兆位( × 8 )
PC3200U–30330–A0
PC3200U–30330–A0
PC3200U–30330–B0
PC3200U–30330–B0
一个等级512 MB DIMM
一个等级512 MB ECC -DIMM
两个职级1 GB DIMM
两个职级1 GB ECC -DIMM
512兆位( × 8 )
512兆位( × 8 )
512兆位( × 8 )
512兆位( × 8 )
合规守则
描述
SDRAM技术
注:所有部件号结束与一个地方的代码指定的硅芯片版本。可应要求提供参考信息。
例如: HYS72D64300HU -6 -B中,表示转速。乙模具被用于SDRAM的组件。合规守则
印上描述速度的排序(例如,“ PC2700 ” )的模块的标签,所述延迟和SPD代码定义
(例如,“ 20330 ”,是指在2.0个时钟, RCD CAS等待时间(
行 - 列延迟
3个时钟)的延迟,行预充电
的3个时钟延迟,和JEDEC SPD代码definiton版本0 ),以及原卡用于该模块。
牧师1.22 , 2007-01
03292006-CXBY-V2JX
4
互联网数据表
HYS[64/72]D[32/64/128]xxx[G/H]U–[5/6]–B
无缓冲DDR SDRAM模块
2
引脚配置
和
表5
分别。管脚号在描绘
图1 。
在无缓冲DDR SDRAM DIMM的引脚配置
在被列出的功能
表3
( 184针) 。缩写
列引脚和缓冲器类型用于解释
表4
表3
UDIMM的引脚配置
针#
名字
针
TYPE
I
NC
I
I
I
NC
I
I
I
I
NC
I
I
NC
I
I
I
卜FF器
TYPE
SSTL
–
SSTL
SSTL
SSTL
–
SSTL
SSTL
SSTL
SSTL
–
SSTL
SSTL
–
SSTL
SSTL
SSTL
时钟使能等级0
时钟使能等级1
注: 2级模块
注: 1级模块
片选等级0
片选等级1
注: 2级模块
注: 1级模块
行地址选通
列地址选通
写使能
补充时钟信号2 : 0
功能
时钟信号
137
16
76
138
17
75
21
111
CK0
NC
CK1
CK2
CK0
NC
CK1
CK2
CKE0
CKE1
NC
控制信号的
157
158
S0
S1
NC
154
65
63
RAS
CAS
WE
时钟信号2 : 0
牧师1.22 , 2007-01
03292006-CXBY-V2JX
5
数据手册,第1.0月。 2004年
HYS64D64300[G/H]U–[5/6]–B
HYS72D64300[G/H]U–[5/6]–B
HYS64D128320[G/H]U–[5/6]–B
HYS72D128320[G/H]U–[5/6]–B
184针无缓冲双列直插式内存模块
UDIMM
DDR SDRAM
存储器产品
的Ne V é
S T O·P
吨H I N·K I N克。
2004-05年版
出版英飞凌科技股份公司,
圣 - 马丁大街53 ,
81669慕尼黑,德国
英飞凌科技股份公司2004年。
版权所有。
请注意!
此处的信息给出描述某些组件,不得被认为是一个保证
的特点。
交货条件和权利,以技术变革保留。
在此,我们不承担任何及所有担保,包括但不限于非侵权的保证,关于
电路,说明和图表说明本发明。
信息
有关技术,交货条款及条件和价格的进一步信息,请联系离您最近的
英飞凌科技厅( www.Infineon.com ) 。
警告
由于技术要求组件可能含有危险物质。有关的各类信息
的问题,请联系距您最近在网络霓虹技术连接CE认证。
在网络连接霓虹灯技术的组件只能用于生命支持设备或系统的明确的书面
的在网络连接氖技术批准,如果可以合理预期此类组件的故障引起的故障
生命支持设备或系统,或影响该设备或系统的安全性或有效性。生命支持
装置或系统,意在被植入人体,或支持和/或保持和维持
和/或保护人的生命。如果失败了,这是合理的假设,该用户或其他人的健康可能
受到威胁。
数据手册,第1.0月。 2004年
HYS64D64300[G/H]U–[5/6]–B
HYS72D64300[G/H]U–[5/6]–B
HYS64D128320[G/H]U–[5/6]–B
HYS72D128320[G/H]U–[5/6]–B
184针无缓冲双列直插式内存模块
UDIMM
DDR SDRAM
存储器产品
的Ne V é
S T O·P
吨H I N·K I N克。
HYS64D64300 [G / H] U盘[ 5/6 ] -B , HYS72D64300 [G / H] U盘[ 5/6 ] -B , HYS64D128320 [G / H] U盘[ 5/6 ] -B
修订历史:
以前的版本:
页面
7
8,12ff
22,23
24,27,30,33
1.0版
修订版0.5
科目(自上次调整的重大变化)
添加的非绿色模块DDR400 & DDR333和DDR266删除
编辑修改
更新
I
DD
电流决赛
更新SPD码
2004-05
我们倾听您的意见
你觉得本文件中的任何信息是错误的,不明确或缺少呢?
您的反馈将帮助我们不断改进本文档的质量。
请将您的建议(包括参照本文档) :
techdoc.mp@infineon.com
模板: mp_a4_v2.0_2003-06-06.fm
HYS[64/72]D[64300/128320][G/H]U–[5/6]–B
无缓冲DDR SDRAM模块
目录
1
1.1
1.2
2
3
3.1
3.2
4
5
概观
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6
特色: 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 6
说明。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 6
引脚配置
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 8
电气特性
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
工作条件。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 17
现状及规格。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 21
SPD内容
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
包装纲要
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 36
数据表
5
1.0版, 2004-05