2006年9月
S6 4T 2 5 6020H U盘[ 3月3日S] - 一个
S7 2T 2 5 6020H U盘[ 3月3日S] - 一个
HYS64T256020HU–[3.7/5]–A
HYS72T256020HU–[3.7/5]–A
240针无缓冲DDR2 SDRAM模组
UDIMM
DDR2 SDRAM
符合RoHS
互联网数据表
修订版1.32
互联网数据表
HYS[64/72]T256xxxHU–[3/…/5]–A
无缓冲DDR2 SDRAM模组
HYS64T256020HU- [ 3 / 3S ] -A , HYS72T256020HU- [ 3 / 3S ] -A , HYS64T256020HU- [ 3.7 / 5 ] -A , HYS72T256020HU- [ 3.7 / 5 ] -A
修订历史: 2006-09 ,牧师1.32
页面
所有
所有
5
16
58
5
3
18
21
41
33
科目(自上次调整的重大变化)
更新奇梦达
改编网络版
在订购信息表:
更正的“合规性
代码“ ,
“ PC2-5300 ”为-3S ;纠正“脚注” 。
校正的交叉参考表14 。
更新的产品型号命名规则
加入PC2-5300产品类型
添加性能表
添加速度等级定义
更新的AC时序参数
添加表
I
DD
测试条件
更新
I
DD
电流
上一个版本: 2006-06 ,牧师1.31
上一个版本: 2006-04 ,牧师1.3
上一个版本: 2005-08 ,牧师1.2
我们倾听您的意见
你觉得本文件中的任何信息是错误的,不明确或缺少呢?
您的反馈将帮助我们不断改进本文档的质量。
请将您的建议(包括参照本文档) :
techdoc@qimonda.com
qag_techdoc_rev400 / 3.2质量保证小组/ 2006-08-01
03062006-5RK8-1X8J
2
互联网数据表
HYS[64/72]T256xxxHU–[3/…/5]–A
无缓冲DDR2 SDRAM模组
1
概观
本章介绍了240针无缓冲DDR2 SDRAM模组产品系列的概述,并介绍了其主要
的特点。
1.1
特点
自动刷新( CBR)和自刷新
平均更新周期7.8
s
在
T
例
低于85 ℃,
在85 ℃ 95℃ 3.9μs 。
所有输入和输出SSTL_1.8兼容
片外驱动器阻抗调整( OCD)和片上
端接( ODT )
串行存在检测为E
2
舞会
尺寸(标称) :
30毫米高, 133.35毫米宽
基于标准的参考布局生卡“ B” , “E”
和“G”的
符合RoHS标准的产品
1)
240引脚PC2-5300 , PC2-4200和PC2 - DDR2 SDRAM
内存模块
256M
×
64非ECC和256M
×
72 ECC模块
组织,以及128M
×
8片组织
建有1千兆位的DDR2 SDRAM中P- 2GByte模块
TFBGA -68封装chipsize
比DDR2-400更快的所有速度等级符合
DDR2-400时序规范。
标准双倍数据速率 - 双同步DRAM
( DDR2 SDRAM ),采用单+ 1.8 V ( ± 0.1 V)电源
供应
可编程CAS潜伏期( 3 , 4和5 ) ,突发长度
( 8 & 4 )和突发类型
性能表
第3页表1“ -3 (S )性能表”
表2 “性能表-3.7 ”第4页
第4页表3 “绩效表-5”
表1
为-3性能表( S)
产品型号代码的运行速度
速度等级
马克斯。时钟频率
@CL5
@CL4
@CL3
分钟。 RAS -CAS延迟
分钟。行预充电时间
分钟。行活动时间
分钟。行周期时间
–3
PC2-5300 4-4-4
–3S
PC2-5300 5-5-5
333
266
200
15
15
45
60
单位
—
兆赫
兆赫
兆赫
ns
ns
ns
ns
f
CK5
f
CK4
f
CK3
t
RCD
t
RP
t
RAS
t
RC
333
333
200
12
12
45
57
1 )符合RoHS产品:使用某些有害物质指令(RoHS )的电气和电子设备中限制的定义
在指令2002/95 /由27理事会,欧洲议会和2003年1月发行的这些物质包括汞EC ,
铅,镉,六价铬,多溴联苯和多溴联苯醚。
牧师1.32 , 2006-09
03062006-5RK8-1X8J
3
互联网数据表
HYS[64/72]T256xxxHU–[3/…/5]–A
无缓冲DDR2 SDRAM模组
表2
为-3.7性能表
产品型号代码的运行速度
速度等级
马克斯。时钟频率
@CL5
@CL4
@CL3
分钟。 RAS -CAS延迟
分钟。行预充电时间
分钟。行活动时间
分钟。行周期时间
–3.7
PC2-4200 4-4-4
单位
—
兆赫
兆赫
兆赫
ns
ns
ns
ns
f
CK5
f
CK4
f
CK3
t
RCD
t
RP
t
RAS
t
RC
266
266
200
15
15
45
60
表3
性能表
–5
产品型号代码的运行速度
速度等级
马克斯。时钟频率
@CL5
@CL4
@CL3
分钟。 RAS -CAS延迟
分钟。行预充电时间
分钟。行活动时间
分钟。行周期时间
f
CK5
f
CK4
f
CK3
t
RCD
t
RP
t
RAS
t
RC
–5
PC2-3200 3-3-3
200
200
200
15
15
40
55
单位
—
兆赫
兆赫
兆赫
ns
ns
ns
ns
牧师1.32 , 2006-09
03062006-5RK8-1X8J
4
互联网数据表
HYS[64/72]T256xxxHU–[3/…/5]–A
无缓冲DDR2 SDRAM模组
1.2
描述
被安装在所述PCB板。该功能的DIMM串行
出现检测基于串行é
2
使用PROM设备
2针I
2
C协议。前128字节被编程
配置数据和写保护;第二个
128字节是提供给客户。
奇梦达HYS [ 64/72 ] T256xxxHU- [ 3 / ... / 5 ] -A模块
家人都无缓冲DIMM模块“的UDIMM与30,0毫米
身高基于DDR2技术。 DIMM是作为
在256M非ECC模块
×
64 (2 GB) ,而作为ECC
在256M模块
×
72 ( 2 GB)的组织和密度,
用于安装到240针的连接器的插座。
存储器阵列的设计与1-Gb双数据速率 -
二(DDR2 )同步DRAM中。去耦电容
表4
对于符合RoHS的产品订货信息
产品类型
1)
PC2-5300
HYS64T256020HU–3–A
HYS72T256020HU–3–A
PC2-5300
HYS64T256020HU–3S–A
HYS72T256020HU–3S–A
PC2-4200
HYS64T256020HU–3.7–A
HYS72T256020HU–3.7–A
PC2–3200
HYS64T256020HU-5-A
HYS72T256020HU-5-A
2GB 2R × 8 PC2-3200U - 333-11 -B1
2GB 2R × 8 PC2-3200U - 333-11 -B1
2级,非ECC
2级, ECC
1吉比特( × 8 )
1吉比特( × 8 )
2GB 2R × 8 PC2-4200U - 444-11 -B1
2GB 2R × 8 PC2-4200U - 444-11 -B1
2级,非ECC
2级, ECC
1吉比特( × 8 )
1吉比特( × 8 )
2GB 2R × 8 PC2-5300U - 555-12 - E0
2GB 2R × 8 PC2-5300U - 555-12 - G0
2级,非ECC
2级, ECC
1吉比特( × 8 )
1吉比特( × 8 )
2GB 2R × 8 PC2-5300U - 444-11 - E0
2GB 2R × 8 PC2-5300U - 444-11 - G0
2级,非ECC
2级, ECC
1吉比特( × 8 )
1吉比特( × 8 )
合规守则
2)
描述
SDRAM
技术
1 )所有的部件号结束与一个地方的代码,指定硅片版本。例如: HYS64T256020HU - 3.7 -A ,表示修订版“A”死亡
用于DDR2 SDRAM元件。对于所有的奇梦达DDR2模块和组件的命名看
第6章
本数据手册。
2 )合规守则印在模块标签上,并描述了速度等级,如“ PC2-4200U - 444-11 -B1 ”,其中
4200U是指无缓冲DIMM模块4.26 GB /秒的带宽模块和“ 444-11 ”,是指列地址选通( CAS )延迟
= 4 ,行列延时( RCD )的延迟= 4,行预充电( RP )延迟= 4采用了最新的JEDEC SPD 1.1版并制作
对原卡“ B” 。
牧师1.32 , 2006-09
03062006-5RK8-1X8J
5