HV4937
64通道串行到并行转换
用P沟道开漏输出
订购信息
封装选项
设备
HV4937
80引脚四方
胶鸥翼
HV4937PG
DIE
HV4937X
特点
s
HVCMOS
技术
s
输出电压可达-375V
s
源电流最小0.25毫安
s
移位寄存器的速度为6MHz
s
锁存输出
s
CMOS兼容输入
s
正向和反向转换选项
概述
不建议用于新设计。
的HV49是一个低电压串行到高电压并联变换器
与开漏输出。它已被设计尤其适用于使用
作为用于静电打印机的驱动程序。
这种装置由一个64位的移位寄存器, 64锁存,锁存器的
使能(LE)和一个输出使能(OE ) 。数据是通过偏移
上的高到时钟的低电平转换的移位寄存器。当
对DIR管脚被设置为高,在逆时针方向的HV49移
从封装的顶部观看时的方向。当DIR
引脚设置为低电平,在顺时针方向上的HV49移位。串行
数据输出缓冲器被设置为级联器件。此输出
反映了移位寄存器的最后一位的当前状态。
移位寄存器的操作不受由LE或操作环境
输入。数据从移位寄存器传送到锁存发生时
当LE输入为高。在锁存器中的数据被存储时LE
是低的。
12
绝对最大额定值
1
电源电压,V
DD
电源电压,V
PP
逻辑输入电平
地电流
连续总功率耗散
2
工作温度范围
存储温度范围
+ 0.5V至-9V
+ 0.5V至-400V
+ 0.5V至V
DD
-0.5V
0.75A
1200mW
-40 ° C至+ 85°C
-65 ° C至+ 150°C
注意事项:
1.所有电压参考V
SS
.
2.操作高于25° C的环境线性降额由20毫瓦/ ° C至85°C 。
12-29
HV4937
电气特性
(以上推荐工作条件,除非另有说明)
DC特性
符号
I
DD
I
DDQ
I
O(关)
I
IH
I
IL
V
OH
V
OL
V
OC
C
HVO
参数
V
DD
电源电流
静态V
DD
电源电流
关态输出电流在25 ° C,每开关
高层次的逻辑输入电流
低逻辑电平输入电流
高级数据输出
低电平输出
HV
OUT
数据输出
HV
OUT
钳位电压
每通道输出电容
-10
-1
-3.0
3
民
典型值
最大
-15
单位
mA
A
nA
A
A
V
V
V
V
pF
条件
f
CLK
= 6MHz的,女
数据
= 3MHz的
LE =低
-250
-100
-10
+10
V
DD
+1
所有V
IN
= 0V
输出高电平,并在-375V
V
IH
= V
DD
V
I
= 0V
ID
OUT
= -100A
IHV
OUT
= -0.25mA
ID
OUT
= 100A
I
OL
= 1毫安
V
DS
= 100V
AC特性
符号
f
CLK
t
W
t
SU
t
H
t
WLE
t
DLE
t
SLE
t
DHL
t
DLH
(对于V
DD
= -5V ,T
A
= 25°C)
参数
时钟频率
时钟宽高还是低
数据建立时间时钟瀑布前
数据保持时间时钟下降后
宽度锁存使能脉冲
LE延迟时间时钟的下降沿后
LE建立时间时钟的下降沿之前
时钟的延迟时间数据高至低
时钟的延迟时间数据从低到高
民
典型值
最大
6
单位
兆赫
ns
ns
ns
ns
ns
ns
条件
83
35
15
83
35
40
160
160
ns
ns
推荐工作条件
符号
V
DD
HV
OUT
V
IH
V
IL
T
A
逻辑电源电压
高电压输出
高电平输入电压
低电平输入电压
工作自由空气的温度
参数
民
-4.5
+0.3
-3.5
0
-40
典型值
-5.0
最大
-5.5
-375
V
DD
-0.8
+85
单位
V
V
V
V
°C
注意事项:
所有电压都参考V
SS.
上电顺序应该如下:
1.连接地线。
2.将V
DD
.
3.将所有输入(数据, CLK ,启用等)到已知状态。
4.应用V
PP
.
断电顺序应该是在上述的相反。
12-30
HV4937
功能框图
V
SS
OUTPUT ENABLE
LATCH ENABLE
数据输入
HV
OUT
1
时钟
HV
OUT
2
64位
静态移位
注册
64门锁
60更多
输出
HV
OUT
63
DIR
HV
OUT
64
数据输出
功能表
输入
功能
全部关闭
负载,S / R
数据
X
H或L
H或L
LOAD LATCH
OUTPUT ENABLE
透明锁存器
模式
H或L
X
H
L
CLK
X
↓
↓
↓
H或L
↓
↓
LE
X
L
L
H
H
H
H
OE
L
L
L
L
H
H
H
DIR
X
H
L
X
X
X
X
SHIFT REG
1 2
…
64
*…*
H或L尺寸Qn ...
→
Qn+1
H或L尺寸Qn ...
→
Qn-1
H或L ... *
H或L ... *
H…*
L
…*
输出
LATCH
HV
OUT
1 2
…
64 1 2
…
64
*…*
*…*
*…*
H或L ... *
H或L ... *
H…*
L…*
H…H
H…H
H…H
H…H
L或H ... *
L
…*
H…*
D
OUT
*
*
*
*
*
*
*
注意事项:
X =无关
* =最后CLK之前,依赖于前一阶段的状态:高至低的转变。
↓
= -5V到V
SS
过渡
H = V
DD
L = V
SS
12-32