HV230/232
HV230/HV232
低电荷注入8通道高压
模拟开关与泄漏电阻
特点
HVCMOS
技术用于高性能
非常低的静态功耗 - 10μA
输出导通电阻通常为22欧姆
在输出端集成泄放电阻
低寄生电容
DC至10MHz的模拟信号频率
-60dB在5MHz典型输出关断隔离
CMOS逻辑电路,用于低功率
卓越的抗干扰能力
片内移位寄存器,锁存器和清晰的逻辑电路
灵活的高电压电源
概述
Supertex公司HV230和HV232低电荷注入
8通道高电压模拟开关集成电路
(集成电路)与泄放电阻。这些设备可被用
需要高电压的应用程序切换由控制
低电压控制信号,如超声波成像
和打印机。泄放电阻消除电压建立
上的容性负载,例如压电换能器。
输入数据被移位到一个8位的移位寄存器,它可以
然后被保持在一个8位锁存器。以减少任何可能的
时钟馈通噪声,锁存使能律师( LE )应
左高,直到所有位都移入。使用HVCMOS
技术,此开关结合了高电压的双边
DMOS开关和低功耗CMOS逻辑提供
有效地控制高电压模拟信号。
本IC最适合于高各种组合
电源电压,例如V
PP
/V
NN
: + 50V / -150V ,或
+100V/–100V.
应用
医学超声成像
压电换能器驱动程序
框图
锁存器
水平
转换器
产量
开关
D
LE
CL
D
IN
SW0
D
LE
CL
CLK
SW1
D
LE
CL
SW2
D
LE
CL
8位
移
注册
SW3
D
LE
CL
SW4
D
LE
CL
SW5
D
OUT
D
LE
CL
SW6
D
LE
CL
SW7
V
DD
LE
CL
V
NN
V
PP
RGND
1
NR032505
NR011705
HV230/232
绝对最大额定值*
V
DD
逻辑电源电压
V
PP
- V
NN
电源电压
V
PP
正高电压电源
V
NN
负高压电源
逻辑输入电压
模拟信号范围
峰值模拟信号电流/通道
储存温度
功耗:
28引脚PLCC
48引脚TQFP
26导联TAPP
26-lead
μ- BGA
-0.5V至+ 15V
220V
-0.5V到V
NN
+200V
+ 0.5V至-200V
-0.5V到V
DD
+0.3V
V
NN
到V
PP
3.0A
-65 ° C至+ 150°C
1.2W
1.0W
1.0W
1.0W
*绝对最大额定值是那些价值超过该受损
可能发生的设备。在这些条件的功能操作
系统蒸发散是不是暗示。该设备在连续操作
绝对的评级水平可能影响器件的可靠性。所有的电压都是
参考器件接地。
工作条件
*
符号
V
DD
V
PP
V
NN
V
IH
V
IL
V
SIG
T
A
参数
逻辑电源电压
1, 3
正高电压电源
1, 3
负高压电源
1, 3
高电平输入电压
低电平输入电压
模拟信号电压的峰 - 峰
经营自由的空气温度
价值
4.5V至13.2V
40V到V
NN
+ 200V
-40V至-160V
V
DD
-1.5V到V
DD
0V至1.5V
V
NN
+ 10V至V
PP
-10V
2
0 ° C至70℃
注意事项:
1上电/掉电序列是任意的,除了GND必须上电了第一和掉电最后。
2 V
SIG
必须是V
NN
- V
SIG
- V
PP
或者在上电/掉电transistion浮动。
电源的3上升和下降时间V
DD
, V
PP
和V
NN
应不低于1.0msec 。
订购信息
封装选项
28引脚塑料
芯片载体
HV232PJ
48引脚TQFP
HV232FG
26导联TAPP
26-lead
μ- BGA
HV232GA
DIE
HV232X
V
PP
- V
NN
200V
200V
-
HV230TA
-
-
-
-
2
NR032505
真值表
D0
L
H
L
H
L
H
L
H
L
H
L
H
L
H
L
H
X
X
D1
D2
D3
D4
D5
D6
D7
LE
L
L
L
L
L
L
L
L
L
L
L
L
L
L
L
L
H
X
CL
L
L
L
L
L
L
L
L
L
L
L
L
L
L
L
L
L
H
SW0 SW1 SW2 SW3 SW4 SW5 SW6 SW7
关闭
ON
关闭
ON
关闭
ON
关闭
ON
关闭
ON
关闭
ON
关闭
ON
关闭
ON
HOLD以前的状态
关关关关关关关关
HV230/232
X
X
X
X
X
X
X
X
X
X
X
X
X
X
注意事项:
1.八个开关独立运作。
2.串行数据在时钟上的L到H转变CLK 。
3.切换到状态保持他们目前的状况在LE的上升沿。当LE是
低的移位寄存器中的数据流经闩锁。
4. D
OUT
高时移位寄存器的数据7高。
5.移位寄存器时钟对开关状态没有影响,如果LE是H.
6.明确的输入将覆盖所有其他输入。
3
NR032505
HV230/HV232
低电荷注入8通道高压
模拟开关与泄漏电阻
特点
HVCMOS
技术用于高性能
非常低的静态功耗 - 10μA
输出导通电阻通常为22Ω
在输出端集成泄放电阻
低寄生电容
DC至10MHz的模拟信号频率
-60dB在5.0MHz的典型输出关断隔离
CMOS逻辑电路,用于低功率
卓越的抗干扰能力
片内移位寄存器,锁存器和清晰的逻辑电路
灵活的高电压电源
概述
Supertex公司HV230和HV232低电荷注入8
通道高电压模拟开关集成电路(IC )
与泄放电阻。这些设备可以在应用程序中使用
低电压要求高电压开关控制
控制信号,例如超声成像和打印机。该
泄放电阻消除电压建立在容性负载
如压电换能器。输入数据被移入
然后可以用一个8位被保留的8位的移位寄存器
锁存器。为了减少任何可能的时钟馈通噪声,锁存器
启用酒吧( LE )应留有高,直到所有位时钟
英寸采用HVCMOS技术,此开关结合了高
电压双边DMOS开关和低功耗CMOS逻辑
提供高电压模拟信号,外汇基金fi cient控制。
本IC最适合于高电压的各种组合
用品,如V
PP
/V
NN
: + 50V / -150V ,或+ 100V / -100V 。
应用
医学超声成像
压电换能器驱动程序
框图
锁存器
D
LE
CL
水平
转换器
产量
开关
SW0
D
IN
D
LE
CL
SW1
CLK
D
LE
CL
SW2
8-Bit
移
注册
D
LE
CL
SW3
D
LE
CL
SW4
D
LE
CL
SW5
D
OUT
D
LE
CL
SW6
D
LE
CL
SW7
V
DD
LE CL
V
NN
V
PP
RGND
HV230/HV232
订购信息
封装选项
设备
HV230
HV232
28引脚PLCC
-
HV232PJ
HV232PJ-G
48引脚LQFP / TQFP
(1.4mm)
-
HV232FG
HV232FG-G
26引脚BCC
-
HV230B1-G
-
26球引脚fpBGA
HV230GA
HV230GA-G
-
-G表示器件符合RoHS标准(绿色)
绝对最大额定值
参数
V
DD
逻辑电源电压
V
PP
- V
NN
电源电压
V
PP
正高电压电源
V
NN
负高压电源
逻辑输入电压
模拟信号范围
峰值模拟信号电流/通道
储存温度
功耗:
28引脚PLCC
48引脚LQFP / TQFP ( 1.4毫米)
26引脚BCC
26球引脚fpBGA
绝对最大额定值超出这可能会损坏设备的价值。
在这些条件下的功能操作,是不是暗示。该装置的连续操作
在绝对的评级水平可能影响器件的可靠性。所有电压参考器件
地面上。
价值
-0.5V至+ 15V
220V
-0.5V到V
NN
+200V
+ 0.5V至-200V
-0.5V到V
DD
+0.3V
V
NN
到V
PP
3.0A
-65
O
C至+150
O
C
1.2W
1.0W
1.0W
1.0W
工作条件
符号参数
V
DD
V
PP
V
NN
V
IH
V
IL
V
SIG
T
A
逻辑电源电压
1,3
正高电压电源
1,3
负高压电源
1,3
高电平输入电压
低电平输入电压
模拟信号电压的峰 - 峰
经营自由空气温度
价值
4.5V至13.2V
40V到V
NN
+200V
-40V至-160V
V
DD
-1.5V到V
DD
0V至1.5V
V
NN
+ 10V至V
PP
-10V
2
0
O
C至70
O
C
注意事项:
1.上电/掉电序列是任意流,除了GND必须启动 - 向上连接RST和断电为止。
2. V
SIG
必须是V
NN
≤ V
SIG
≤ V
PP
或者在上电/掉电过渡浮动。
电源3.上升和下降时间V
DD
, V
PP
和V
NN
应不低于1.0msec 。
2
HV230/HV232
真值表
D0
L
H
L
H
L
H
L
H
L
H
L
H
L
H
L
H
X
X
D1
D2
D3
D4
D5
D6
D7
LE
L
L
L
L
L
L
L
L
L
L
L
L
L
L
L
L
H
X
CL
L
L
L
L
L
L
L
L
L
L
L
L
L
L
L
L
L
H
SW0 SW1 SW2 SW3 SW4 SW5 SW6 SW7
关闭
ON
关闭
ON
关闭
ON
关闭
ON
关闭
ON
关闭
ON
关闭
ON
关闭
ON
HOLD以前的状态
关关关关关关关关
X
X
X
X
X
X
X
X
X
X
X
X
X
X
注意事项:
1.八个开关独立运作。
2.串行数据在时钟上的L到H转变CLK 。
3.切换到状态保持他们目前的状况在LE的上升沿。当LE是
低的移位寄存器中的数据流经闩锁。
4. D
OUT
高时移位寄存器的数据7高。
5.移位寄存器时钟对开关状态没有影响,如果LE是H.
6.明确的输入将覆盖所有其他输入。
逻辑时序波形
D
+1
N
数据
IN
LE
50%
50%
吨WLE
t
SD
50%
D
N
50%
D
N-1
时钟
50%
t
SU
t
t
h
50%
DD
数据
OUT
50%
t
T ON
关闭
V
OUT
关闭
(典型值)
90%
ON
10%
50%
50%
CLR
t
WCL
5