HSP45256/883
引脚说明
符号
V
CC
GND
DIN0-7
引脚数
D2 , G9 , K2
A10 ,B1, D10,
J10 , L2
D1,E1 -E3 ,F2
F3 ,G1, G3的
E9 , E11 , F9 , F11 ,
G10, G11
C1
A1 - A6 , B2 , B5 ,
C2, C5, C6
A7-A9, A11,
B6 -B11 ,C10,
C11 , D11
I
TYPE
在+ 5V电源引脚。
地面上。
该DIN0-7总线由八个单独的数据输入引脚。活性的分配
销是由配置确定。数据加载同步到上升沿
的CLK 。 DIN0是LSB 。
该DOUT0-7总线是相关阵列的数据输出。输出的格式
是依赖于窗口的配置和位权重。 DOUT0是LSB 。
系统时钟。上升沿触发。
CASIN0-12允许多个相关器,以通过连接的CASOUT0-12级联
一个相关器向另一种CASIN0-12 。该Casin酒店总线内部加入到
相关性得分,形成CASOUT 。 CASIN0是LSB 。
CASOUT0-12是输出相关性得分。此值是所有延迟总和
256水龙头一个芯片和CASIN0-12的。当该部分被配置为作为2
独立的相关器, CASOUT0-8表示相关得分为第一
相关器,而第二相关评分是可用的AUXOUT0-8总线上。在
这样的结构,级联功能不再是一个选项。 CASOUT0是LSB 。
OEC是输出使能CASOUT0-12 。当OEC为高电平时,输出为三stat-
ED 。处理未通过该引脚(低电平有效)中断。
TXFR是一个同步时钟允许信号,允许参考的装入和
从预压掩模输入注册到相关阵列。数据传送的
上升沿CLK的边缘而TXFR低(低有效)。
DREF0-7是一个8位宽的数据的参考输入。这是用于加载输入数据总线
基准数据。 RLOAD会主动发起的参考寄存器加载。
这个输入总线是用来加载相关阵列的参考寄存器中。该MAN-
仪,其中所述基准数据被加载由窗口的配置决定。如果
窗的配置是1× 256 ,基准位被加载一次一个以上
DREF7 。当HSP45256被配置为一个8 ×32的阵列,该数据被装载到
所有阶段中平行。在这种情况下, DREF7是基准数据用于第一阶段和
DREF0是基准数据的第八阶段。基准数据的内容
寄存器不受通过改变窗口的配置。 DREF0是LSB 。
RLOAD使装载的参考寄存器。上DREF0-7数据被加载到
预登记册上RLOAD的上升沿。此数据将被送入,对应
LATION阵列由TXFR (低有效)。
DCONT0-7是控制数据的输入,它被用来加载掩模位为每个抽头作为
以及配置寄存器。掩模数据被顺序地加载到8
阶段中相同的方式作为基准数据。 DCONT0是LSB 。
CLOAD使上DCONT0-7数据的加载。此数据的目的地是
通过A0-2 (低有效)来控制。
A0-2是一个3位的地址,确定哪些功能会被当CLOAD执行
是活动的。此地址总线设置相对于所述负载信号的上升沿,
CLOAD 。 A0为LSB 。
AUXOUT0-8是一个9位总线,提供任一所述的数据参考输出或9位
相关性得分的第二相关器,这取决于配置。当
用户程序的芯片是两个单独的相关器,所述第二correla-的得分
Tor是该总线上输出。当用户已经编程的芯片是一个相关器,
AUXOUT0-7表示基准数据取出,用AUXOUT0-8的状态
未定义。 AUXOUT0是LSB 。
的OEA信号是输出使能为AUXOUT0-8输出。当OEA为高时,
输出被禁止。处理未通过该引脚(低电平有效)中断。
用于定向销的插座或印刷电路板。必须保持一个无连接的
电路。
描述
DOUT0-7
CLK
CASIN0-12
O
I
I
CASOUT0-12
O
OEC
TXFR
C7
L3
I
I
DREF0-7
F1 ,G2, H1,H2
J1,J2, K1, L1
I
RLOAD
K3
I
DCONT0-7
J6 , J7 ,K6, K7,
L5-L8
K4
J5 ,K5 L4
I
CLOAD #
A0-2
I
I
AUXOUT0-8
H10 , H11 , J11 ,
K9 - K11 , L9 , L11
O
OEA
度销
K8
C3
I
9-3