添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符H型号页 > 首字符H的型号第279页 > HSP43216
HSP43216
数据表
2008年10月6日
FN3365.10
半带过滤器
该HSP43216半带滤波器解决各种
结合F应用
S
/4 (f
S
=采样频率)
正交向上/向下转换电路和一个固定COEF网络cient
如图中方框图半带滤波器处理器。
这些元素可能是骗子网络gured操作中的1
以下四种模式:由一个真正的输入2连接的滤波抽取
信号;一个真正的输入信号2连接滤波插值; F
S
/4
正交下变频真正的输入信号,随后的
通过抽取×2网络连接滤波,以产生一个复杂的解析
信号;插乘2的复合解析信号的音响滤波
其次为f
S
/ 4正交上变频,以产生一个实
值输出。
在HSP43216的半带滤波器的频率响应
具有的形状因子, (通带+过渡频带) /通带的
1.24 :1的阻带衰减90dB的。通带
少于纹波0.0003分贝从0F
S
为0.2F
S
对高于90dB,从0.3f阻带衰减
S
to
奈奎斯特。在0.25f
S
该滤波器提供衰减为6dB 。
该HSP43216处理数据流与字宽了
以16位和数据传输速率高达52MSPS 。处理
通过该部分容易一倍,达到率
104MSPS通过使用部分与外部一起
多路解复用器或。可编程舍入
提供支持输出精度从8位到16位。
特点
采样速率52MSPS
设计为支持采样速率为104MSPS使用
外部多路复用器
四种操作模式:
- 通过插值滤波2
- 抽取2过滤
- 正交皇家信号转换
- f
S
/ 4正交下变频其次是
2滤波抽取
16位输入和输出
67抽头FIR半带滤波器与20位系数
二进制补码或偏移二进制输出
可编程舍入的输出
1.24 : 1滤波外形因子
>90分贝阻带衰减
<0.0003分贝通带纹波
饱和逻辑上的输出
无铅可(符合RoHS )
应用
数字下变频
D / A和A / D转换前/后过滤
调谐带宽扩展为HSP45116和
HSP45106
订购信息
产品型号
HSP43216JC-52
HSP43216JC - 52Z (注)
HSP43216VC-52
HSP43216VC - 52Z (注)
最热
HSP 43216JC -52
HSP43216JC-52Z
HSP 43216VC -52
HSP 43216VC - 52Z
TEMP 。 RANGE
(°C)
0至+70
0至+70
0至+70
0至+70
84 Ld的PLCC
84 Ld的PLCC (无铅)
100 Ld的MQFP
100 Ld的MQFP (无铅)
PKG 。
DWG 。 #
N84.1.15
N84.1.15
Q100.14x20
Q100.14x20
注意:这些Intersil无铅产品采用塑料包装特殊的无铅材料套,模塑料/晶片的附属材料和100 %
雾锡板加退火( E3终止完成,这是符合RoHS标准,既锡铅和无铅焊接操作兼容) 。 Intersil公司
无铅产品分类MSL在达到或超过IPC / JEDEC J STD- 020对无铅要求的无铅峰值回流温度
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或1-888-468-3774
|
Intersil公司(和设计)是Intersil Americas Inc.公司的注册商标。
版权所有Intersil公司美洲2000年, 2007年, 2008年版权所有
提及的所有其他商标均为其各自所有者的财产。
HSP43216
框图
AIN0-15
输入数据
溢流
BIN0-15
调节器
f
S
/4
QUADRATURE
兑换
处理器
67-TAP
半带
滤波器
处理器
f
S
/4
QUADRATURE
升频转换
处理器
输出数据
溢流
控制器/
格式化
BOUT0-15
AOUT0-15
SYNC
USB / LSB
MODE0-1
INT / EXT
RND0-2
FMT
OEA
OEB
CLK
引脚配置
HSP43216JC
( 100 LD MQFP )
顶视图
CLK
GND
MODE1
MODE0
AIN15
AIN14
AIN13
AIN12
AIN11
AIN10
AIN9
AIN8
AIN7
AIN6
AIN5
AIN4
AIN3
AIN2
AIN1
AIN0
100
99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81
V
CC
NC
NC
NC
NC
SYNC
USB / LSB
INT / EXT
BIN0
BIN1
BIN2
BIN3
BIN4
BIN5
BIN6
BIN7
BIN8
BIN9
BIN10
BIN11
BIN12
BIN13
BIN14
BIN15
RND0
RND1
NC
NC
NC
NC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
RND2
OEB
GND
V
CC
BOUT0
BOUT1
BOUT2
BOUT3
BOUT4
BOUT5
BOUT6
BOUT7
BOUT8
BOUT9
GND
BOUT10
BOUT11
BOUT12
BOUT13
BOUT14
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
NC
NC
NC
NC
FMT
OEA
V
CC
GND
AOUT15
AOUT14
AOUT13
AOUT12
AOUT11
AOUT10
AOUT9
AOUT8
AOUT7
AOUT6
AOUT5
GND
AOUT4
AOUT3
AOUT2
AOUT1
AOUT0
NC
NC
NC
NC
BOUT15
2
FN3365.10
2008年10月6日
HSP43216
引脚配置
(续)
HSP43216
( 84 LD PLCC )
顶视图
V
CC
CLK
GND
MODE1
MODE0
AIN15
AIN14
AIN13
AIN12
AIN11
AIN10
AIN9
AIN8
AIN7
AIN6
AIN5
AIN4
AIN3
AIN2
AIN1
AIN0
11 10 9 8 7 6 5 4 3 2 1 84 83 82 81 80 79 78 77 76 75
SYNC
USB / LSB
INT / EXT
BIN0
BIN1
BIN2
BIN3
BIN4
BIN5
BIN6
BIN7
BIN8
BIN9
BIN10
BIN11
BIN12
BIN13
BIN14
BIN15
RND0
RND1
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
FMT
OEA
V
CC
GND
AOUT15
AOUT14
AOUT13
AOUT12
AOUT11
AOUT10
AOUT9
AOUT8
AOUT7
AOUT6
AOUT5
GND
AOUT4
AOUT3
AOUT2
AOUT1
AOUT0
引脚说明
名字
VCC
GND
CLK
AIN0-15
BIN0-15
MODE0-1
INT / EXT
SYNC
TYPE
-
-
I
I
I
I
I
I
+ 5V电源。
地面上。
时钟输入。 ( CMOS电平) 。 F
S
是CLK的频率
输入数据总线A. AIN0为LSB 。输入数据格式为16位二进制补码。
输入数据总线B. BIN0为LSB 。输入数据格式为16位二进制补码。
模式选择输入设置的四种操作模式之一,如表1突出显示。
内部\\外部多路复用器选择设置输入的数据是否复用/解复用在各种需要的功能
操作模式是在内部(高国)或外部进行芯片(低态) 。
此输入用于与所述向上零度相位同步输入采样流或向下转换本地
振荡器。在直抽选的模式下,该输入可以用它来与特定的同步输入采样流
半带滤波器的相位。 (请参阅操作模式部分中的其他信息) 。
的上下的边带选择线用于指定频率转换的施加在数据方向
流中的降频转换和抽取模式,并在正交于真正的转换模式。 (见操作模式
附加信息部分) 。
轮回选择输入设置的输出比特数从8 (RND = 000 )至16 (RND = 110)。最显着的
输出位被置零。见表4 。
三态控制输出总线A , OUTA0-15 。低电平有效。
三态控制输出总线B, OUTB0-15 。低电平有效。
在格式选择输入用于将2的补码输出转换为偏移二进制(无符号) 。当置为高电平,
该AOUT15和BOUT15位数据被从正常的2的补码表示反相。
输出总线A. AOUT0为LSB 。
输出总线B. BOUT0为LSB 。
描述
USB / LSB
I
RND0-2
OEA
OEB
FMT
AOUT0-15
BOUT0-15
I
I
I
I
O
O
3
RND2
OEB
GND
V
CC
BOUT0
BOUT1
BOUT2
BOUT3
BOUT4
BOUT5
BOUT6
BOUT7
BOUT8
BOUT9
GND
BOUT10
BOUT11
BOUT12
BOUT13
BOUT14
BOUT15
FN3365.10
2008年10月6日
HSP43216
f
S
/ 4正交
DOWN CONVERT
处理器
67 -TAP半带
滤波器
处理器
f
S
/ 4正交
升频转换
处理器
输入数据流
调节器
输出数据流
调节器
R
E
G
AIN0-15
R
E
G
R
E
G
R
E
G
R
E
G
延时2 - 35
即使TAP
滤波器
SYNC
USB / LSB
管道
R
E
G
M
U
X
的R F R R
N×M个E E
牛逼G G
AOUT0-15
MUX
1
1
MUX
1,-1,1,..
-1,1,-1,.
MUX
...,2,-2,2
..,-2,2,-2
1 2
1 2
MUX
OEA
f
S
/4
L.O.
+
BIN0-15
R R
E E
G G
M
U
X
R
E
G
R
E
G
管道
DELAY 19
R
E
G
的R F R R
N×M个E E
牛逼G G
BOUT0-15
ODD TAP
滤波器
OEB
CLK
MODE0-1
SYNC
INT / EXT
RND0-2
FMT
USB / LSB
这表明,在CLK操作元素/ 2时,
INT / EXT
控制输入为高电平。
图1.半带框图
功能说明
围绕一个固定的HSP43216的运营中心
系数, 67抽头,如图中半带滤波器处理器
图1.半带过滤器的处理器进行操作的立场
单独提供操作的两个基本模式:
插或由两个滤波实信号的抽取。两
其它模式下,正交向上/向下转换电路
与过滤器处理器块以提供操作一起
f
S
/ 4下转换与抽取2个网络滤波或
正交到真正的转换。
在向下转换和抽取模式,真正的输入采样
流用f频谱移
S
/ 4 。的每个分量
所得复合信号接着半带过滤的网络连接和
2抽取产生实部和虚输出
样品以一半输入数据速率的。
在正交于真正的转换模式,真正和
正交输入的虚部插值
通过两年半带网络连接过滤的。该网络过滤的,结果是
用f频谱转移
S
/ 4和本实分量
操作输出以两倍于输入样rate.The
HSP43216是CON连接gured对于不同的操作模式由
设置,模式控制引脚MODE1-0作为国家
在表1中示出。
00
01
10
11
表1.模式选择表
MODE1-0
通过两个抽取
由两个插
向下转换和抽取
正交皇家转换
模式
输入数据流控制器
从输入数据流控制器路由数据样本
AIN0-15和BIN0-15输入到内部处理
半带元素。数据路由路径的基础
上的操作模式,并在有更充分的讨论
操作模式部分。
f
S
/ 4正交下变频处理器
这架F
S
/ 4正交下变频处理器作为一个
正交LO ,它提供了负的F
S
/ 4谱
移位所需要居中一个真实输入的上边带
信号DC 。该操作相当于乘以
真实样品流中,x ( n)时,通过对正交分量
复指数ê
-j(π/2)n
如下给出:
x
(
n
)
e
j
(
πn
2
)
=
x
(
n
)
COS
(
πn
2
)
+
jx
(
n
)
(
π
n
2
)
(当量1)
4
FN3365.10
2008年10月6日
HSP43216
为了增加灵活性,一个频谱反转版
上述方法可以通过配置下实现
转换处理器赋予正F
S
/ 4光谱移动的
输入信号。这具有定心下的效果
输入信号的边带在DC和由实现
倒车正弦项的符号在正交组合为
如下图所示:
x
(
n
)
ê
(
πn
2
)
=
x
(
n
)
COS
(
πn
2
)
+
jx
(
n
)
(
πn
2
)
(当量2)
谱移的由向下施加的方向
转换处理器由上边带/下集
边带控制输入, USB / LSB 。当此输入为高时,一
-f
S
/ 4谱移用于居中输入信号的上
边带的DC 。当宣称的F低,谱移
S
/4
用于中心下边带的DC 。 SYNC(同步)
控制输入端可以用于输入的数据同步
用该复合物的零度相流
指数如运行模式部分中描述。
通过所产生的实部和虚样本流
降频转换操作被传递到半带滤波器
分别在上部和下部处理腿方框。
向下转换处理器是唯一活跃在降频转换
和抽取模式, MODE1-0 = 10。在其他模式下,
在上部和下部处理腿通的数据
不变。
多相实现半带过滤器的
可以灵活地实现各种滤波器的
配置。在十中抽一由两个模式中,所述输出
在每个多相分支求和,得到滤波器
输出。在插值两个模式中,多相滤波器
产生被多路复用到一个独立的输出
在该内插数据速率单个采样流。在
向上转换和向下转换模式,多相
分支滤波器的一个实分量和虚分量
用相同的等效复样本流67-
轻点半带滤波器。对于这些模式中,实数分量
由连抽头滤波器和虚加工
分量由奇数抽头滤波器进行处理。该
操作模式部分提供进一步的细节
关于过滤器的数据流和操作
处理器的各种模式。
0
-20
量(dB )
-40
-60
-80
67抽头半带滤波器处理
实现67抽头半带所需的处理
滤波器被分布在两个多相分支
由奇数和偶数抽头滤池的,如图1 。
使用偶数抽头滤波器进行滤波操作
半带滤波器的索引,即使系数(偶数相) 。
奇数抽头滤波器采用了奇索引系数(奇数
相位半带滤波器的) 。
注:奇数抽头滤波器的
处理减少了延迟和规模经营,因为
中心抽头是唯一的非零奇水龙头一
半带滤波器。
一起多相滤池进行
即用产品来实现67抽头半带所需的金额
滤波器的架构能够支持多种
的工作模式。半带的频率响应
滤波器在图2和表格形式给出图形
表3中。表2示出了不同的工作模式和相关的
频率与图2中的光谱被归一化。
表2.归一化频率对战模式
模式
通过两个抽取
由两个插
向下转换和抽取
正交皇家
f
S
CLK
CLK/2
CLK
CLK/2
-100
-120
0
f
S
/8
f
S
/4
3f
S
/8
F
S
/2
归一化频率
的67 -TAP半带图2.频率响应
滤波器
作为一个标准的DSP来说,群时延是德网络定义为时间
它需要获得有效的网络过滤的数据给予一定的输入
格局。无论是偶数抽头和奇点击滤池有
的19个时钟周期相同的群延迟相对于操作
半带的模式。群延迟已被指定
数据流按照本节的图表。延迟
时钟CLK相等时, INT / EXT = 0, CLK / 2时,
INT / EXT = 1 。
注:流水线延迟指定花费比特的时间
切换在给定一个特定的输入模式的输出。奇数龙头
过滤器具有19个脉冲CLKs流水线延迟相对于所述
的操作模式,因为它包含的唯一的中心抽头的
67抽头半带。偶数抽头滤波器具有2-35流水线延迟
脉冲CLKs相对于所述操作模式。
5
FN3365.10
2008年10月6日
HSP43216
数据表
2007年4月18日
FN3365.9
半带过滤器
该HSP43216半带滤波器解决各种
结合F应用
S
/4 (f
S
=采样频率)
正交向上/向下转换电路和一个固定COEF网络cient
如图中方框图半带滤波器处理器。
这些元素可能是骗子网络gured操作中的1
以下四种模式:由一个真正的输入2连接的滤波抽取
信号;一个真正的输入信号2连接滤波插值; F
S
/4
正交下变频真正的输入信号,随后的
通过抽取×2网络连接滤波,以产生一个复杂的解析
信号;插乘2的复合解析信号的音响滤波
其次为f
S
/ 4正交上变频,以产生一个实
值输出。
在HSP43216的半带滤波器的频率响应
具有的形状因子, (通带+过渡频带) /通带的
1.24 :1的阻带衰减90dB的。通带
少于纹波0.0003分贝从0F
S
为0.2F
S
对高于90dB,从0.3f阻带衰减
S
to
奈奎斯特。在0.25f
S
该滤波器提供衰减为6dB 。
该HSP43216处理数据流与字宽了
以16位和数据传输速率高达52MSPS 。处理
通过该部分容易一倍,达到率
104MSPS通过使用部分与外部一起
多路解复用器或。可编程舍入
提供支持输出精度从8位到16位。
特点
采样速率52MSPS
设计为支持采样速率为104MSPS使用
外部多路复用器
四种操作模式:
- 通过插值滤波2
- 抽取2过滤
- 正交皇家信号转换
- f
S
/ 4正交下变频其次是
2滤波抽取
16位输入和输出
67抽头FIR半带滤波器与20位系数
二进制补码或偏移二进制输出
可编程舍入的输出
1.24 : 1滤波外形因子
>90分贝阻带衰减
<0.0003分贝通带纹波
饱和逻辑上的输出
应用
数字下变频
D / A和A / D转换前/后过滤
调谐带宽扩展为HSP45116和
HSP45106
订购信息
产品型号
HSP43216JC-52
HSP43216VC-52
HSP43216VC - 52Z (注)
最热
HSP 43216JC -52
HSP 43216VC -52
HSP 43216VC - 52Z
TEMP 。范围(° C)
0至+70
0至+70
0至+70
84 Ld的PLCC
100 Ld的MQFP
100 Ld的MQFP (无铅)
PKG 。 DWG 。 #
N84.1.15
Q100.14x20
Q100.14x20
注: Intersil无铅加退火产品采用特殊的无铅材料制成,模塑料/晶片的附属材料和100 %雾锡板
终止完成,这是符合RoHS标准,既锡铅和无铅焊接操作兼容。 Intersil无铅产品MSL
分类,可达到或超过IPC / JEDEC J STD- 020对无铅要求的无铅峰值回流温度。
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或1-888-468-3774
|
Intersil公司(和设计)是Intersil Americas Inc.公司的注册商标。
版权所有Intersil公司美洲2000 , 2007.版权所有
提及的所有其他商标均为其各自所有者的财产。
HSP43216
框图
AIN0-15
输入数据
溢流
BIN0-15
调节器
f
S
/4
QUADRATURE
兑换
处理器
67-TAP
半带
滤波器
处理器
f
S
/4
QUADRATURE
升频转换
处理器
输出数据
溢流
控制器/
格式化
BOUT0-15
AOUT0-15
SYNC
USB / LSB
MODE0-1
INT / EXT
RND0-2
FMT
OEA
OEB
CLK
引脚配置
HSP43216JC
( 100 LD MQFP )
顶视图
CLK
GND
MODE1
MODE0
AIN15
AIN14
AIN13
AIN12
AIN11
AIN10
AIN9
AIN8
AIN7
AIN6
AIN5
AIN4
AIN3
AIN2
AIN1
AIN0
100
99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81
V
CC
NC
NC
NC
NC
SYNC
USB / LSB
INT / EXT
BIN0
BIN1
BIN2
BIN3
BIN4
BIN5
BIN6
BIN7
BIN8
BIN9
BIN10
BIN11
BIN12
BIN13
BIN14
BIN15
RND0
RND1
NC
NC
NC
NC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
RND2
OEB
GND
V
CC
BOUT0
BOUT1
BOUT2
BOUT3
BOUT4
BOUT5
BOUT6
BOUT7
BOUT8
BOUT9
GND
BOUT10
BOUT11
BOUT12
BOUT13
BOUT14
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
NC
NC
NC
NC
FMT
OEA
V
CC
GND
AOUT15
AOUT14
AOUT13
AOUT12
AOUT11
AOUT10
AOUT9
AOUT8
AOUT7
AOUT6
AOUT5
GND
AOUT4
AOUT3
AOUT2
AOUT1
AOUT0
NC
NC
NC
NC
BOUT15
2
FN3365.9
2007年4月18日
HSP43216
引脚配置
(续)
HSP43216
( 84 LD PLCC )
顶视图
V
CC
CLK
GND
MODE1
MODE0
AIN15
AIN14
AIN13
AIN12
AIN11
AIN10
AIN9
AIN8
AIN7
AIN6
AIN5
AIN4
AIN3
AIN2
AIN1
AIN0
11 10 9 8 7 6 5 4 3 2 1 84 83 82 81 80 79 78 77 76 75
SYNC
USB / LSB
INT / EXT
BIN0
BIN1
BIN2
BIN3
BIN4
BIN5
BIN6
BIN7
BIN8
BIN9
BIN10
BIN11
BIN12
BIN13
BIN14
BIN15
RND0
RND1
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
FMT
OEA
V
CC
GND
AOUT15
AOUT14
AOUT13
AOUT12
AOUT11
AOUT10
AOUT9
AOUT8
AOUT7
AOUT6
AOUT5
GND
AOUT4
AOUT3
AOUT2
AOUT1
AOUT0
引脚说明
名字
VCC
GND
CLK
AIN0-15
BIN0-15
MODE0-1
INT / EXT
SYNC
TYPE
-
-
I
I
I
I
I
I
+ 5V电源。
地面上。
时钟输入。 ( CMOS电平) 。 F
S
是CLK的频率
输入数据总线A. AIN0为LSB 。输入数据格式为16位二进制补码。
输入数据总线B. BIN0为LSB 。输入数据格式为16位二进制补码。
模式选择输入设置的四种操作模式之一,如表1突出显示。
内部\\外部多路复用器选择设置输入的数据是否复用/解复用在各种需要的功能
操作模式是在内部(高国)或外部进行芯片(低态) 。
此输入用于与所述向上零度相位同步输入采样流或向下转换本地
振荡器。在直抽选的模式下,该输入可以用它来与特定的同步输入采样流
半带滤波器的相位。 (请参阅操作模式部分中的其他信息) 。
的上下的边带选择线用于指定频率转换的施加在数据方向
流中的降频转换和抽取模式,并在正交于真正的转换模式。 (见操作模式
附加信息部分) 。
轮回选择输入设置的输出比特数从8 (RND = 000 )至16 (RND = 110)。最显着的
输出位被置零。见表4 。
三态控制输出总线A , OUTA0-15 。低电平有效。
三态控制输出总线B, OUTB0-15 。低电平有效。
在格式选择输入用于将2的补码输出转换为偏移二进制(无符号) 。当置为高电平,
该AOUT15和BOUT15位数据被从正常的2的补码表示反相。
输出总线A. AOUT0为LSB 。
输出总线B. BOUT0为LSB 。
描述
USB / LSB
I
RND0-2
OEA
OEB
FMT
AOUT0-15
BOUT0-15
I
I
I
I
O
O
3
RND2
OEB
GND
V
CC
BOUT0
BOUT1
BOUT2
BOUT3
BOUT4
BOUT5
BOUT6
BOUT7
BOUT8
BOUT9
GND
BOUT10
BOUT11
BOUT12
BOUT13
BOUT14
BOUT15
FN3365.9
2007年4月18日
HSP43216
f
S
/ 4正交
DOWN CONVERT
处理器
67 -TAP半带
滤波器
处理器
f
S
/ 4正交
升频转换
处理器
输入数据流
调节器
输出数据流
调节器
R
E
G
AIN0-15
R
E
G
R
E
G
R
E
G
R
E
G
延时2 - 35
即使TAP
滤波器
SYNC
USB / LSB
管道
R
E
G
M
U
X
的R F R R
N×M个E E
牛逼G G
AOUT0-15
MUX
1
1
MUX
1,-1,1,..
-1,1,-1,.
MUX
...,2,-2,2
..,-2,2,-2
1 2
1 2
MUX
OEA
f
S
/4
L.O.
+
BIN0-15
R R
E E
G G
M
U
X
R
E
G
R
E
G
管道
DELAY 19
R
E
G
的R F R R
N×M个E E
牛逼G G
BOUT0-15
ODD TAP
滤波器
OEB
CLK
MODE0-1
SYNC
INT / EXT
RND0-2
FMT
USB / LSB
这表明,在CLK操作元素/ 2时,
INT / EXT
控制输入为高电平。
图1.半带框图
功能说明
围绕一个固定的HSP43216的运营中心
系数, 67抽头,如图中半带滤波器处理器
图1.半带过滤器的处理器进行操作的立场
单独提供操作的两个基本模式:
插或由两个滤波实信号的抽取。两
其它模式下,正交向上/向下转换电路
与过滤器处理器块以提供操作一起
f
S
/ 4下转换与抽取2个网络滤波或
正交到真正的转换。
在向下转换和抽取模式,真正的输入采样
流用f频谱移
S
/ 4 。的每个分量
所得复合信号接着半带过滤的网络连接和
2抽取产生实部和虚输出
样品以一半输入数据速率的。
在正交于真正的转换模式,真正和
正交输入的虚部插值
通过两年半带网络连接过滤的。该网络过滤的,结果是
用f频谱转移
S
/ 4和本实分量
操作输出以两倍于输入样rate.The
HSP43216是CON连接gured对于不同的操作模式由
设置,模式控制引脚MODE1-0作为国家
在表1中示出。
00
01
10
11
表1.模式选择表
MODE1-0
通过两个抽取
由两个插
向下转换和抽取
正交皇家转换
模式
输入数据流控制器
从输入数据流控制器路由数据样本
AIN0-15和BIN0-15输入到内部处理
半带元素。数据路由路径的基础
上的操作模式,并在有更充分的讨论
操作模式部分。
f
S
/ 4正交下变频处理器
这架F
S
/ 4正交下变频处理器作为一个
正交LO ,它提供了负的F
S
/ 4谱
移位所需要居中一个真实输入的上边带
信号DC 。该操作相当于乘以
真实样品流中,x ( n)时,通过对正交分量
复指数ê
-j(π/2)n
如下给出:
x
(
n
)
e
j
(
πn
2
)
=
x
(
n
)
COS
(
πn
2
)
+
jx
(
n
)
(
π
n
2
)
(当量1)
4
FN3365.9
2007年4月18日
HSP43216
为了增加灵活性,一个频谱反转版
上述方法可以通过配置下实现
转换处理器赋予正F
S
/ 4光谱移动的
输入信号。这具有定心下的效果
输入信号的边带在DC和由实现
倒车正弦项的符号在正交组合为
如下图所示:
x
(
n
)
ê
(
πn
2
)
=
x
(
n
)
COS
(
πn
2
)
+
jx
(
n
)
(
πn
2
)
(当量2)
谱移的由向下施加的方向
转换处理器由上边带/下集
边带控制输入, USB / LSB 。当此输入为高时,一
-f
S
/ 4谱移用于居中输入信号的上
边带的DC 。当宣称的F低,谱移
S
/4
用于中心下边带的DC 。 SYNC(同步)
控制输入端可以用于输入的数据同步
用该复合物的零度相流
指数如运行模式部分中描述。
通过所产生的实部和虚样本流
降频转换操作被传递到半带滤波器
分别在上部和下部处理腿方框。
向下转换处理器是唯一活跃在降频转换
和抽取模式, MODE1-0 = 10。在其他模式下,
在上部和下部处理腿通的数据
不变。
多相实现半带过滤器的
可以灵活地实现各种滤波器的
配置。在十中抽一由两个模式中,所述输出
在每个多相分支求和,得到滤波器
输出。在插值两个模式中,多相滤波器
产生被多路复用到一个独立的输出
在该内插数据速率单个采样流。在
向上转换和向下转换模式,多相
分支滤波器的一个实分量和虚分量
用相同的等效复样本流67-
轻点半带滤波器。对于这些模式中,实数分量
由连抽头滤波器和虚加工
分量由奇数抽头滤波器进行处理。该
操作模式部分提供进一步的细节
关于过滤器的数据流和操作
处理器的各种模式。
0
-20
量(dB )
-40
-60
-80
67抽头半带滤波器处理
实现67抽头半带所需的处理
滤波器被分布在两个多相分支
由奇数和偶数抽头滤池的,如图1 。
使用偶数抽头滤波器进行滤波操作
半带滤波器的索引,即使系数(偶数相) 。
奇数抽头滤波器采用了奇索引系数(奇数
相位半带滤波器的) 。
注:奇数抽头滤波器的
处理减少了延迟和规模经营,因为
中心抽头是唯一的非零奇水龙头一
半带滤波器。
一起多相滤池进行
即用产品来实现67抽头半带所需的金额
滤波器的架构能够支持多种
的工作模式。半带的频率响应
滤波器在图2和表格形式给出图形
表3中。表2示出了不同的工作模式和相关的
频率与图2中的光谱被归一化。
表2.归一化频率对战模式
模式
通过两个抽取
由两个插
向下转换和抽取
正交皇家
f
S
CLK
CLK/2
CLK
CLK/2
-100
-120
0
f
S
/8
f
S
/4
3f
S
/8
F
S
/2
归一化频率
的67 -TAP半带图2.频率响应
滤波器
作为一个标准的DSP来说,群时延是德网络定义为时间
它需要获得有效的网络过滤的数据给予一定的输入
格局。无论是偶数抽头和奇点击滤池有
的19个时钟周期相同的群延迟相对于操作
半带的模式。群延迟已被指定
数据流按照本节的图表。延迟
时钟CLK相等时, INT / EXT = 0, CLK / 2时,
INT / EXT = 1 。
注:流水线延迟指定花费比特的时间
切换在给定一个特定的输入模式的输出。奇数龙头
过滤器具有19个脉冲CLKs流水线延迟相对于所述
的操作模式,因为它包含的唯一的中心抽头的
67抽头半带。偶数抽头滤波器具有2-35流水线延迟
脉冲CLKs相对于所述操作模式。
5
FN3365.9
2007年4月18日
HSP43216
数据表
1999年1月
网络文件编号
3365.7
半带过滤器
该HSP43216半带滤波器解决各种
结合F应用
S
/4 (f
S
=采样频率)
正交向上/向下转换电路和一个固定COEF网络cient
如图中方框图半带滤波器处理器。
这些元素可能是骗子网络gured操作中的1
以下四种模式:由一个真正的输入2连接的滤波抽取
信号;一个真正的输入信号2连接滤波插值; F
S
/4
正交下变频真正的输入信号,随后的
通过抽取×2网络连接滤波,以产生一个复杂的解析
信号;插乘2的复合解析信号的音响滤波
其次为f
S
/ 4正交上变频,以产生一个实
值输出。
在HSP43216的半带滤波器的频率响应
具有的形状因子, (通带+过渡频带) /通带
1.24 :1的阻带衰减90dB的。通带
少于纹波0.0003分贝从0F
S
为0.2F
S
对高于90dB,从0.3f阻带衰减
S
to
奈奎斯特。在0.25f
S
该滤波器提供衰减为6dB 。
该HSP43216处理数据流与字宽了
16位和数据传输速率高达52 MSPS 。处理
通过该部分容易一倍至多达104个评分
MSPS,通过使用部分与外部多路转换器一起
或解复用器。可编程的舍入被提供给
支持输出精度从8位到16位。
特点
采样率,以52 MSPS
设计为支持采样速率为104 MSPS使用
外部多路复用器
四种操作模式:
- 通过插值滤波2
- 抽取2过滤
- 正交皇家信号转换
- f
S
/ 4正交下变频其次是
2滤波抽取
16位输入和输出
67抽头FIR半带滤波器与20位系数
二进制补码或偏移二进制输出
可编程舍入的输出
1.24 : 1滤波外形因子
>90分贝阻带衰减
<0.0003分贝通带纹波
饱和逻辑上的输出
应用
数字下变频
D / A和A / D转换前/后过滤
订购信息
部分
HSP43216GC-52
HSP43216JC-52
HSP43216VC-52
温度。
RANGE (
o
C)
0到70
0到70
0到70
TYPE
85 Ld的CPGA
84 Ld的PLCC
100 Ld的MQFP
PKG 。号
G85.A
N84.1.15
Q100.14x20
调谐带宽扩展为HSP45116和
HSP45106
框图
AIN0-15
输入数据
溢流
BIN0-15
调节器
f
S
/4
QUADRATURE
兑换
处理器
67-TAP
半带
滤波器
处理器
f
S
/4
QUADRATURE
升频转换
处理器
输出数据
溢流
控制器/
格式化
BOUT0-15
AOUT0-15
SYNC
USB / LSB
MODE0-1
INT / EXT
RND0-2
FMT
OEA
OEB
CLK
3-193
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
http://www.intersil.com或407-727-9207
|
版权
Intersil公司1999
HSP43216
引脚配置
85 PIN PGA
顶视图
11
L
10
9
布特
12
布特
14
8
布特
10
布特
11
7
布特
8
布特
9
布特
7
6
GND
5
布特
4
4
布特
1
3
V
CC
2
GND
1
RND1
L
布特布特
15
13
AOUT AOUT
2
0
AOUT
3
GND
AOUT
1
AOUT4
K
布特
5
布特
6
布特布特
3
0
布特
2
OEB
RND2
BIN15
K
J
RND0
BIN14
J
H
BIN13
BIN12
H
G
AOUT7 AOUT6 AOUT8
AOUT AOUT5 AOUT9
10
AOUT AOUT
11
12
AOUT AOUT
14
15
GND
OEA
AIN9
AIN10
AIN14
模式
0
AOUT
13
BIN8
BIN10
BIN9
G
F
BIN7
BIN6
BIN11
F
E
BIN3
BIN4
BIN5
E
D
BIN1
指数
CLK
USB /
最低位
SYNC
BIN2
D
C
BIN0
INT /
EXT
V
CC
1
C
B
V
CC
FMT
11
AIN0
AIN1
AIN4
AIN7
AIN6
AIN13
B
A
AIN2
10
AIN3
9
AIN5
8
AIN8
7
AIN11
6
AIN12
5
AIN15 MODE1 GND
4
3
2
A
PIN “ A1”
ID
85 PIN PGA
底部视图
1
L
RND1
2
GND
3
V
CC
OEB
4
5
6
7
BOUT8
8
布特
10
布特
11
9
布特
12
10
布特
13
11
布特
15
AOUT2
L
BOUT1 BOUT4 GND
K
BIN15
RND2
BOUT0 BOUT3 BOUT5 BOUT9
布特
AOUT0
14
K
J
BIN14
RND0
BOUT2 BOUT6 BOUT7
AOUT1 AOUT3
J
H
BIN12
BIN13
AOUT4
GND
H
G
BIN9
BIN10
BIN8
AOUT8 AOUT6 AOUT7
AOUT
10
AOUT
11
AOUT
14
GND
G
F
BIN11
BIN6
BIN7
AOUT9 AOUT5
AOUT AOUT
13
12
AOUT
15
F
E
BIN5
BIN4
BIN3
E
D
BIN2
BIN1
USB /
最低位
SYNC
指数
CLK
D
C
BIN0
INT /
EXT
V
CC
1
AIN14
AIN10
AIN9
OEA
C
B
MODE AIN13
AIN6
AIN7
AIN4
AIN1
AIN0
V
CC
FMT
11
B
A
PIN “ A1”
ID
GND
2
模式1 AIN15
3
4
AIN12 AIN11
5
6
AIN8
7
AIN5
8
AIN3
9
AIN2
10
A
3-194
HSP43216
引脚配置
(续)
100引脚MQFP
顶视图
CLK
GND
MODE1
MODE0
AIN15
AIN14
AIN13
AIN12
AIN11
AIN10
AIN9
AIN8
AIN7
AIN6
AIN5
AIN4
AIN3
AIN2
AIN1
AIN0
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81
V
CC
NC
NC
NC
NC
SYNC
USB / LSB
INT / EXT
BIN0
BIN1
BIN2
BIN3
BIN4
BIN5
BIN6
BIN7
BIN8
BIN9
BIN10
BIN11
BIN12
BIN13
BIN14
BIN15
RND0
RND1
NC
NC
NC
NC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
RND2
OEB
GND
V
CC
BOUT0
BOUT1
BOUT2
BOUT3
BOUT4
BOUT5
BOUT6
BOUT7
BOUT8
BOUT9
GND
BOUT10
BOUT11
BOUT12
BOUT13
BOUT14
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
NC
NC
NC
NC
FMT
OEA
V
CC
GND
AOUT15
AOUT14
AOUT13
AOUT12
AOUT11
AOUT10
AOUT9
AOUT8
AOUT7
AOUT6
AOUT5
GND
AOUT4
AOUT3
AOUT2
AOUT1
AOUT0
NC
NC
NC
NC
BOUT15
3-195
HSP43216
引脚配置
(续)
84引脚PLCC
顶视图
V
CC
CLK
GND
MODE1
MODE0
AIN15
AIN14
AIN13
AIN12
AIN11
AIN10
AIN9
AIN8
AIN7
AIN6
AIN5
AIN4
AIN3
AIN2
AIN1
AIN0
11 10 9 8 7 6 5 4 3 2 1 84 83 82 81 80 79 78 77 76 75
SYNC
USB / LSB
INT / EXT
BIN0
BIN1
BIN2
BIN3
BIN4
BIN5
BIN6
BIN7
BIN8
BIN9
BIN10
BIN11
BIN12
BIN13
BIN14
BIN15
RND0
RND1
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
FMT
OEA
V
CC
GND
AOUT15
AOUT14
AOUT13
AOUT12
AOUT11
AOUT10
AOUT9
AOUT8
AOUT7
AOUT6
AOUT5
GND
AOUT4
AOUT3
AOUT2
AOUT1
AOUT0
引脚说明
名字
V
CC
GND
CLK
AIN0-15
BIN0-15
MODE0-1
INT / EXT
SYNC
TYPE
-
-
I
I
I
I
I
I
+ 5V电源。
地面上。
时钟输入。 ( CMOS电平) 。 F
S
是CLK的频率
输入数据总线A. AIN0为LSB 。输入数据格式为16位二进制补码。
输入数据总线B. BIN0为LSB 。输入数据格式为16位二进制补码。
模式选择输入设置的四种操作模式之一,如表1突出显示。
内部\\外部多路复用器选择设置输入的数据是否复用/解复用在各种需要的功能
操作模式是在内部(高国)或外部进行芯片(低态) 。
此输入用于与所述向上零度相位同步输入采样流或向下转换本地
振荡器。在直抽选的模式下,该输入可以用它来与特定的同步输入采样流
半带滤波器的相位。 (请参阅操作模式部分中的其他信息) 。
的上下的边带选择线用于指定频率转换的施加在数据方向
流中的降频转换和抽取模式,并在正交于真正的转换模式。 (见操作模式
附加信息部分) 。
轮回选择输入设置的输出比特数从8 (RND = 000 )至16 (RND = 110)。最显着的
输出位被置零。见表4 。
三态控制输出总线A , OUTA0-15 。低电平有效。
三态控制输出总线B, OUTB0-15 。低电平有效。
在格式选择输入用于将2的补码输出转换为偏移二进制(无符号) 。当置为高电平,
该AOUT15和BOUT15位从正常2的补码表示反相。
输出总线A. AOUT0为LSB 。
输出总线B. BOUT0为LSB 。
描述
USB / LSB
I
RND0-2
OEA
OEB
FMT
AOUT0-15
BOUT0-15
I
I
I
I
O
O
3-196
RND2
OEB
GND
V
CC
BOUT0
BOUT1
BOUT2
BOUT3
BOUT4
BOUT5
BOUT6
BOUT7
BOUT8
BOUT9
GND
BOUT10
BOUT11
BOUT12
BOUT13
BOUT14
BOUT15
HSP43216
f
S
/ 4正交
DOWN CONVERT
处理器
67 -TAP半带
滤波器
处理器
f
S
/ 4正交
升频转换
处理器
输入数据流
调节器
输出数据流
调节器
R
E
G
AIN0-15
R
E
G
R
E
G
R
E
G
R
E
G
延时2 - 35
即使TAP
滤波器
SYNC
USB / LSB
管道
R
E
G
M
U
X
的R F R R
N×M个E E
牛逼G G
AOUT0-15
MUX
1
1
MUX
1,-1,1,..
-1,1,-1,.
MUX
...,2,-2,2
..,-2,2,-2
1 2
1 2
MUX
OEA
f
S
/4
L.O.
+
BIN0-15
R R
E E
G G
M
U
X
R
E
G
R
E
G
管道
DELAY 19
R
E
G
的R F R R
N×M个E E
牛逼G G
BOUT0-15
ODD TAP
滤波器
OEB
CLK
MODE0-1
SYNC
INT / EXT
RND0-2
FMT
USB / LSB
这表明,在CLK / 2运行时,内部/外部控制输入为高电平元素。
图1.半带框图
功能说明
围绕一个固定的HSP43216的运营中心
COEF网络cient , 67抽头,如图半带滤波器处理
图1.半带过滤器的处理器进行操作的立场
单独提供操作的两个基本模式:
内插或通过实际信号的两个网络连接滤波抽取。两
其它模式下,正交向上/向下转换电路
与过滤器处理器块以提供操作一起
f
S
/ 4下转换与抽取2个网络滤波或
正交到真正的转换。
在向下转换和抽取模式,真正的输入采样
流用f频谱移
S
/ 4 。的每个分量
所得复合信号接着半带过滤的网络连接和
2抽取产生实部和虚输出
样品以一半输入数据速率的。
在正交于真正的转换模式,真正和
正交输入的虚部插值
通过两年半带网络连接过滤的。该网络过滤的,结果是
用f频谱转移
S
/ 4和本实分量
操作输出以两倍于输入样rate.The
HSP43216是CON连接gured对于不同的操作模式由
设置,模式控制引脚MODE1-0作为国家
在表1中示出。
00
01
10
11
表1.模式选择表
MODE1-0
通过两个抽取
由两个插
向下转换和抽取
正交皇家转换
模式
输入数据流控制器
从输入数据流控制器路由数据样本
AIN0-15和BIN0-15输入到内部处理
半带元素。数据路由路径的基础
上的操作模式,并在有更充分的讨论
操作模式部分。
f
S
/ 4正交下变频处理器
这架F
S
/ 4正交下变频处理器作为一个
正交LO ,它提供了负的F
S
/ 4谱
移位所需要居中一个真实输入的上边带
信号DC 。该操作相当于乘以
真实样品流中,x ( n)时,通过对正交分量
复指数ê
-j(π/2)n
如下给出:
x
(
n
)
e
j
(
πn
2
)
=
x
(
n
)
COS
(
πn
2
)
+
jx
(
n
)
(
π
n
2
)
(当量1)
3-197
查看更多HSP43216PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    HSP43216
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102/1202室
HSP43216
√ 欧美㊣品
▲10/11+
9377
贴◆插
【dz37.com】实时报价有图&PDF
查询更多HSP43216供应信息

深圳市碧威特网络技术有限公司
 复制成功!