添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符H型号页 > 首字符H的型号第929页 > HSP43168JC-33
HSP43168
数据表
2009年7月27日
FN2808.12
双FIR滤波器
该HSP43168双FIR滤波器由两个独立的
8抽头FIR滤池。每个滤波器支持抽选从1到16
并提供板载存储32套系数。
方框图显示了两个FIR细胞被送入各
独立COEF网络cient银行和两个独立的输入。
该FIR单元的输出要么求和或
通过MUX /加法器复用。在计算能力
FIR细胞可以CON组fi gured提供正交连接的滤波,
复杂的网络连接滤波,二维卷积, 1 -D / 2-D的相关性,并
插值/抽取滤池。
在FIR细胞参与FIR系数的优势对称性
通过乘法预先添加数据样本之前。这
允许一个8抽头FIR可以仅使用4实施
每个过滤单元乘法器。这些细胞可以被配置为
无论是一个16抽头FIR滤波器或双8抽头FIR滤波器。
也支持非对称的过滤。
高达16抽取被提供以增加有效
过滤器的数目从2到16倍水龙头。另外,抽取
寄存器提供延迟必要的分数数据
转化率和2-D与内核到16×16过滤。
双重的灵活性是由32套进一步增强
用户可编程的系数。 COEF网络cient可以选择
异步改为从时钟的时钟。能力
以COEF网络cient之间切换设置进一步简化网络连接ES
应用,如多相或自适应滤波网络。
该HSP43168是一款低功耗的全静态设计
在先进的CMOS工艺实现的。该
该设备的CON组fi guration通过标准控制
微处理器接口。
特点
两个独立的8抽头FIR滤波器可配置为一个
单16抽头FIR
10位数据和系数
板载存储32可编程系数集
最多: 256 FIR丝锥, 16×16 2 -D内核,或10x19位
数据和系数
可编程抽取16个
可编程舍入的输出
标准微处理器接口
无铅可(符合RoHS )
应用
正交的,复杂的过滤
图像处理
多相滤波
自适应滤波
订购信息
产品型号
HSP43168VC-45
HSP43168VC - 45Z (注)
HSP43168JC-33
HSP43168JC - 33Z (注)
最热
HSP43168VC-45
HSP43168VC-45Z
HSP43168JC-33
HSP43168JC-33Z
TEMP 。 RANGE
(°C)
0至+70
0至+70
0至+70
0至+70
100 Ld的MQFP
100 Ld的MQFP (无铅)
84 Ld的PLCC
84 Ld的PLCC
PKG 。
DWG 。 #
Q100.14x20
Q100.14x20
N84.1.15
N84.1.15
注意:这些Intersil无铅产品采用塑料包装特殊的无铅材料套,模塑料/晶片的附属材料和100 %
雾锡板加退火( E3终止完成,这是符合RoHS标准,既锡铅和无铅焊接操作兼容) 。 Intersil公司
无铅产品分类MSL在达到或超过IPC / JEDEC J STD- 020对无铅要求的无铅峰值回流温度。
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或1-888-468-3774
|
Intersil公司(和设计)是Intersil Americas Inc.公司的注册商标。
版权所有Intersil公司美洲2000年, 2001年, 2004年, 2007年, 2009年版权所有
提及的所有其他商标均为其各自所有者的财产。
HSP43168
框图
CIN0 - 9
A0 - 8
WR
CSEL0 - 4
10
9
控制/
CON组fi guration
系数
银行
10
INA0 - 9
FIR小区A
MUX
MUX /
加法器
9
OEL
OEH
MUX
系数
B组
FIR小区B
INB0 - 9 /
OUT0 - 8
10
19
OUT9 - 27
引脚配置
HSP43168
( 84 LD PLCC )
顶视图
CIN 9
CSEL 4
CSEL 3
CSEL 2
CSEL 1
CSEL 0
V
CC
A8
A7
A6
A5
A4
A3
A2
A1
A0
GND
WR
1多路复用器
MUX 0
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53
INB 8
INB 7
INB 6
INB 5
GND
INB 4
INB 3
INB 2
INB 1
INB 0
OEL
出9
10
V
CC
OUT 11
OUT 12
OUT 13
OUT 14
出15
OUT 16
GND
CIN 8
11 10 9 8 7 6 5 4 3 2 1 84 83 82 81 80 79 78 77 76 75
CIN 7
CIN 6
CIN 5
CIN 4
GND
CIN 3
CIN 2
CIN 1
CIN 0
INA 9
INA 8
INA 7
INA 6
INA 5
V
CC
INA 4
INA 3
INA 2
INA 1
INA 0
INB 9
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
RVRS
FWD
SHFTEN
TXFR
ACCEN
V
CC
CLK
GND
OEH
OUT 27
OUT 26
OUT 25
出24
OUT 23
OUT 22
OUT 21
OUT 20
OUT 19
OUT 18
OUT 17
V
CC
2
FN2808.12
2009年7月27日
HSP43168
引脚配置
(续)
HSP43168
( 100 LD MQFP )
顶视图
CIN9
CSEL4
CSEL3
CSEL2
CSEL1
CSEL0
V
CC
V
CC
A8
A7
A6
A5
A4
A3
A2
A1
A0
GND
GND
WR
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81
CIN8
NC
CIN7
NC
CIN6
CIN5
CIN4
GND
GND
CIN3
CIN2
CIN1
CIN0
INA9
INA8
INA7
INA6
INA5
V
CC
V
CC
INA4
INA3
INA2
INA1
INA0
NC
NC
INB9
INB8
INB7
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
INB6
INB5
GND
GND
INB4
INB3
INB2
INB1
INB0
OEL
OUT9
OUT10
V
CC
V
CC
OUT11
OUT12
OUT13
OUT14
OUT15
OUT16
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
MUX1
MUX0
RVRS
NC
fwrd
SHIFTEN
TXFR
ACCEN
V
CC
V
CC
CLK
GND
GND
OEH
OUT27
OUT26
OUT25
OUT24
OUT23
OUT22
OUT21
OUT20
OUT19
OUT18
OUT17
NC
V
CC
V
CC
GND
GND
3
FN2808.12
2009年7月27日
HSP43168
引脚说明
符号
V
CC
GND
CIN0-9
A0-8
I
I
TYPE
V
CC
: + 5V电源引脚
控制/系数数据总线。处理器接口,用于装载控制数据和系数。 CIN0是LSB
控制/系数地址总线。处理器接口为解决控制和系数寄存器。 A0为
最低位
控制/系数写入时钟。数据被锁存到控制寄存器系数在WR的上升沿
系数的选择。此输入确定哪个32系数组都将要使用的FIR A和B.该输入
注册和CSEL0是LSB 。
输入到FIR A. INA0是LSB
双向输入的FIR B. INB0是LSB ,只有输入。当作为输出使用, INB1-9是的最低有效位
输出总线和INB9是这些位的MSB。
19个MSB输出总线。数据格式无符号或二的补取决于配置。 OUT27
是MSB。
按住Shift键启用。这个低电平输入使能数据的时钟插入部分和数据通过抽取移
寄存器。
转发ALU输入使能。当低电平有效,从正向抽取路径数据,通过输入到ALU的
在“A”输入。当高, “A”输入到ALU的归零。
反向ALU输入使能。当低电平有效,从反向抽取路径数据,通过输入到ALU的
在“B”的输入。当高, “B”输入到ALU的归零。
数据传输控制。这个低电平有效输入切换后进先出被读入与反向抽取路径
后进先出从前方抽取路径被写入(参见图1) 。
加法器/复用器控制。此输入控制通过输出加法器/多路复用器的数据流。表5列出了各种
精读网络gurations 。
时钟。除了那些与处理器接口相关联的所有输入( CIN0-9 , A0-8 , WR )和输出使能
(OEL , OEH )由CLK的上升沿注册。
输出使能低。这三态控制使输出总线的LSB为INB1-9时OEL低。
输出使能高。这三态控制使OUT9-27时OEH低。
积累启用。这种积极的高投入使堆积在FIR细胞累加器。低在此输入
锁存FIR累加器内容到输出保持寄存器清零,同时反馈传中
累加器。
无连接
描述
WR
CSEL0-4
I
I
INA0-9
INB0-9
I
I / O
OUT9-27
O
SHFTEN
I
fwrd
FWD
RVRS
I
I
TXFR
I
MUX0-1
I
CLK
I
OEL
OEH
ACCEN
I
I
I
NC
4
FN2808.12
2009年7月27日
1
TXFR
延误4
0
延迟3
FIR相反的路径
M
U
X
DATA ENABLE反转
数据反馈
电路
1
延误4
延迟3
0
M
U
X
FIR一奇/偶# TAPS
DECIMATION寄存器
M
U
X
后进先出一
后进先出B
延迟
1-16
D
ê M
M ü
ü X
X
奇/偶对称
模式选择
FIR B
奇/偶# TAPS
DECIMATION寄存器
M
U
X
数据反馈
电路
后进先出一
后进先出B
延迟
1-16
D
ê M
M ü
ü X
X
奇/偶
水龙头
FIR的正向通路
延迟
1-16
延迟
1-16
延迟
1-16
延迟
1-16
延迟
1-16
延迟
1-16
SHFTEN
延迟3
DATA ENABLE反转
INA0-9
10
M
U
X
延迟3
延迟3
10
10
A
B
ALU
A
B
ALU
A
B
ALU
延迟
1-16
延迟
1-16
延迟
1-16
延迟
1-16
M
U
X
延迟
1-16
延迟
1-16
延迟
1-16
FIR B反向路径
FIR B正向路径
5
INB0
INB1-9/
OUT0-8
fwrd
RVRS
CSEL0-4
CLK
ACCEN
MUX0-1
CIN0-9
A0-8
WR
9
奇/偶
对称
A
B
ALU
A
B
ALU
A
B
ALU
A
B
ALU
奇/偶
对称
A
B
ALU
延迟3
11
延迟3
REG
FIR B输入
来源
REG
REG
REG
模式选择
REG
REG
REG
REG
HSP43168
11
X
10
5
延误4
21
REG
COEF
银行
0
X
COEF
银行
1
X
COEF
银行
2
X
COEF
银行
3
X
COEF
银行
0
X
COEF
银行
1
X
COEF
银行
2
X
COEF
银行
3
REG
REG
REG
REG
REG
REG
REG
FIR一
累加器
0
M
U
X
R
E
G
0
加法器
22
产量
控股
注册
FIR B
累加器
M
U
X
R
E
G
加法器
REG
DELAY 5
FIR小区A
REG
产量
控股
注册
FIR小区B
2
延迟6
10
9
控制
模式选择
奇偶对称
FIR一奇/偶# TAPS
FIR B奇/偶# TAPS
FIR B输入源
DATA ENABLE反转
ROUND ENABLE
抽取因子
多路复用器/
加法器
28
延迟2
ROUND ENABLE
9
19
OUT9-27
FN2808.12
2009年7月27日
OEL
OEH
处理器控制字
抽取因子
图1:双FIR滤波器
HSP43168
数据表
2007年4月18日
FN2808.11
双FIR滤波器
该HSP43168双FIR滤波器由两个独立的
8抽头FIR滤池。每个滤波器支持抽选从1到16
并提供板载存储32套系数。
方框图显示了两个FIR细胞被送入各
独立COEF网络cient银行和两个独立的输入。
该FIR单元的输出要么求和或
通过MUX /加法器复用。在计算能力
FIR细胞可以CON组fi gured提供正交连接的滤波,
复杂的网络连接滤波,二维卷积, 1 -D / 2-D的相关性,并
插值/抽取滤池。
在FIR细胞参与FIR系数的优势对称性
通过乘法预先添加数据样本之前。这
允许一个8抽头FIR可以仅使用4实施
每个过滤单元乘法器。这些细胞可以被配置为
无论是一个16抽头FIR滤波器或双8抽头FIR滤波器。
也支持非对称的过滤。
高达16抽取被提供以增加有效
过滤器的数目从2到16倍水龙头。另外,抽取
寄存器提供延迟必要的分数数据
转化率和2-D与内核到16×16过滤。
双重的灵活性是由32套进一步增强
用户可编程的系数。 COEF网络cient可以选择
异步改为从时钟的时钟。能力
以COEF网络cient之间切换设置进一步简化网络连接ES
应用,如多相或自适应滤波网络。
该HSP43168是一款低功耗的全静态设计
在先进的CMOS工艺实现的。该
该设备的CON组fi guration通过标准控制
微处理器接口。
特点
两个独立的8抽头FIR滤波器可配置为一个
单16抽头FIR
10位数据和系数
板载存储32可编程系数集
最多: 256 FIR丝锥, 16×16 2 -D内核,或10x19位
数据和系数
可编程抽取16个
可编程舍入的输出
标准微处理器接口
无铅加退火有(符合RoHS )
应用
正交的,复杂的过滤
图像处理
多相滤波
自适应滤波
订购信息
产品型号
HSP43168VC-45
HSP43168VC - 45Z (注)
HSP43168JC-33
最热
HSP43168VC-45
HSP43168VC-45Z
HSP43168JC-33
TEMP 。范围(° C)
0至+70
0至+70
0至+70
100 Ld的MQFP
100 Ld的MQFP (无铅)
84 Ld的PLCC
PKG 。
DWG 。 #
Q100.14x20
Q100.14x20
N84.1.15
注: Intersil无铅加退火产品采用特殊的无铅材料制成,模塑料/晶片的附属材料和100 %雾锡板
终止完成,这是符合RoHS标准,既锡铅和无铅焊接操作兼容。 Intersil无铅产品MSL
分类,可达到或超过IPC / JEDEC J STD- 020对无铅要求的无铅峰值回流温度。
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或1-888-468-3774
|
Intersil公司(和设计)是Intersil Americas Inc.公司的注册商标。
版权所有Intersil公司美洲2000年, 2001年, 2004年, 2007年版权所有
提及的所有其他商标均为其各自所有者的财产。
HSP43168
框图
CIN0 - 9
A0 - 8
WR
CSEL0 - 4
10
9
控制/
CON组fi guration
系数
银行
10
INA0 - 9
FIR小区A
MUX
MUX /
加法器
9
OEL
OEH
MUX
系数
B组
FIR小区B
INB0 - 9 /
OUT0 - 8
10
19
OUT9 - 27
引脚配置
HSP43168
84 Ld的PLCC
顶视图
CIN 9
CSEL 4
CSEL 3
CSEL 2
CSEL 1
CSEL 0
V
CC
A8
A7
A6
A5
A4
A3
A2
A1
A0
GND
WR
1多路复用器
MUX 0
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53
INB 8
INB 7
INB 6
INB 5
GND
INB 4
INB 3
INB 2
INB 1
INB 0
OEL
出9
10
V
CC
OUT 11
OUT 12
OUT 13
OUT 14
出15
OUT 16
GND
CIN 8
11 10 9 8 7 6 5 4 3 2 1 84 83 82 81 80 79 78 77 76 75
CIN 7
CIN 6
CIN 5
CIN 4
GND
CIN 3
CIN 2
CIN 1
CIN 0
INA 9
INA 8
INA 7
INA 6
INA 5
V
CC
INA 4
INA 3
INA 2
INA 1
INA 0
INB 9
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
RVRS
FWD
SHFTEN
TXFR
ACCEN
V
CC
CLK
GND
OEH
OUT 27
OUT 26
OUT 25
出24
OUT 23
OUT 22
OUT 21
OUT 20
OUT 19
OUT 18
OUT 17
V
CC
2
HSP43168
引脚配置
(续)
HSP43168
100 Ld的MQFP
顶视图
CIN9
CSEL4
CSEL3
CSEL2
CSEL1
CSEL0
V
CC
V
CC
A8
A7
A6
A5
A4
A3
A2
A1
A0
GND
GND
WR
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81
CIN8
NC
CIN7
NC
CIN6
CIN5
CIN4
GND
GND
CIN3
CIN2
CIN1
CIN0
INA9
INA8
INA7
INA6
INA5
V
CC
V
CC
INA4
INA3
INA2
INA1
INA0
NC
NC
INB9
INB8
INB7
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
INB6
INB5
GND
GND
INB4
INB3
INB2
INB1
INB0
OEL
OUT9
OUT10
V
CC
V
CC
OUT11
OUT12
OUT13
OUT14
OUT15
OUT16
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
MUX1
MUX0
RVRS
NC
fwrd
SHIFTEN
TXFR
ACCEN
V
CC
V
CC
CLK
GND
GND
OEH
OUT27
OUT26
OUT25
OUT24
OUT23
OUT22
OUT21
OUT20
OUT19
OUT18
OUT17
NC
V
CC
V
CC
GND
GND
3
HSP43168
引脚说明
符号
V
CC
GND
CIN0-9
A0-8
I
I
TYPE
V
CC
: + 5V电源引脚。
地面上。
控制/系数数据总线。处理器接口,用于装载控制数据和系数。 CIN0是LSB 。
控制/系数地址总线。处理器接口为解决控制和系数寄存器。 A0为
LSB 。
控制/系数写入时钟。数据锁存到控制和系数寄存器上的上升沿
WR 。
系数的选择。此输入确定哪个32系数组都将要使用的FIR A和B.该输入
注册和CSEL0是LSB 。
输入到FIR A. INA0为LSB 。
双向输入的FIR B. INB0是LSB ,只有输入。当作为输出使用, INB1-9是的最低有效位
输出总线和INB9是这些位的MSB。
19个MSB输出总线。数据格式无符号或二的补取决于配置。 OUT27
是MSB。
按住Shift键启用。这个低电平输入使能数据的时钟插入部分和数据通过抽取移
寄存器。
转发ALU输入使能。当低电平有效,从正向抽取路径数据,通过输入到ALU的
在“A”输入。当高, “A”输入到ALU的归零。
反向ALU输入使能。当低电平有效,从反向抽取路径数据,通过输入到ALU的
在“B”的输入。当高, “B”输入到ALU的归零。
数据传输控制。这个低电平有效输入切换后进先出被读入与反向抽取路径
后进先出从前方抽取路径被写入(参见图1) 。
加法器/复用器控制。此输入控制通过输出加法器/多路复用器的数据流。表5列出了各种
精读网络gurations 。
时钟。除了那些与处理器接口相关联的所有输入( CIN0-9 , A0-8 , WR )和输出使能
(OEL , OEH )由CLK的上升沿注册。
输出使能低。这三态控制使输出总线的LSB为INB1-9时OEL低。
输出使能高。这三态控制使OUT9-27时OEH低。
积累启用。这种积极的高投入使堆积在FIR细胞累加器。低在此输入
锁存FIR累加器内容到输出保持寄存器清零,同时反馈传中
累加器。
描述
WR
I
CSEL0-4
I
INA0-9
INB0-9
I
I / O
OUT9-27
O
SHFTEN
I
fwrd
I
RVRS
I
TXFR
I
MUX0-1
I
CLK
I
OEL
OEH
ACCEN
I
I
I
4
1
TXFR
延误4
0
延迟3
FIR相反的路径
M
U
X
DATA ENABLE反转
数据反馈
电路
1
延误4
延迟3
0
M
U
X
FIR一奇/偶# TAPS
DECIMATION寄存器
M
U
X
后进先出一
后进先出B
延迟
1-16
D
ê M
M ü
ü X
X
奇/偶对称
模式选择
FIR B
奇/偶# TAPS
DECIMATION寄存器
M
U
X
数据反馈
电路
后进先出一
后进先出B
延迟
1-16
D
ê M
M ü
ü X
X
奇/偶
水龙头
FIR的正向通路
延迟
1-16
延迟
1-16
延迟
1-16
延迟
1-16
延迟
1-16
延迟
1-16
SHFTEN
延迟3
3-5
INA0-9
INB0
INB1-9/
OUT0-8
fwrd
RVRS
CSEL0-4
CLK
ACCEN
MUX0-1
CIN0-9
A0-8
WR
OEL
OEH
DATA ENABLE反转
10
M
U
X
延迟3
延迟3
10
10
A
B
ALU
A
B
ALU
A
B
ALU
延迟
1-16
延迟
1-16
延迟
1-16
延迟
1-16
M
U
X
延迟
1-16
延迟
1-16
延迟
1-16
FIR B反向路径
FIR B正向路径
9
奇/偶
对称
A
B
ALU
A
B
ALU
A
B
ALU
A
B
ALU
奇/偶
对称
A
B
ALU
延迟3
11
延迟3
REG
FIR B输入
来源
REG
REG
REG
模式选择
REG
REG
REG
REG
HSP43168
11
X
10
5
延误4
21
REG
COEF
银行
0
X
COEF
银行
1
X
COEF
银行
2
X
COEF
银行
3
X
COEF
银行
0
X
COEF
银行
1
X
COEF
银行
2
X
COEF
银行
3
REG
REG
REG
REG
REG
REG
REG
FIR一
累加器
0
M
U
X
R
E
G
0
加法器
22
产量
控股
注册
FIR B
累加器
M
U
X
R
E
G
加法器
REG
DELAY 5
FIR小区A
REG
产量
控股
注册
FIR小区B
2
延迟6
10
9
控制
模式选择
奇偶对称
FIR一奇/偶# TAPS
FIR B奇/偶# TAPS
FIR B输入源
DATA ENABLE反转
ROUND ENABLE
抽取因子
多路复用器/
加法器
28
延迟2
ROUND ENABLE
9
19
OUT9-27
处理器控制字
抽取因子
图1:双FIR滤波器
HSP43168
数据表
1999年11月
网络文件编号
2808.8
双FIR滤波器
该HSP43168双FIR滤波器由两个独立的
8抽头FIR滤池。每个滤波器支持抽选从1到16
并提供板载存储32套系数。
方框图显示了两个FIR细胞被送入各
独立COEF网络cient银行和两个独立的输入。
该FIR单元的输出要么求和或
通过MUX /加法器复用。在计算能力
FIR细胞可以CON组fi gured提供正交连接的滤波,
复杂的网络连接滤波,二维卷积, 1 -D / 2-D的相关性,并
插值/抽取滤池。
在FIR细胞参与FIR优势对称性
系数由预先加入的数据样本之前
乘法。这允许一个8抽头FIR要实施
使用每个滤波器单元只有4个乘法器。这些细胞可以是
CON组fi gured作为单16抽头FIR滤波器或双8抽头
FIR滤池。也支持非对称网络滤波。
高达16抽取被提供以增加有效数
滤波器抽头的2至16倍。另外,抽取
寄存器提供延迟必要的分数数据
转化率和2-D与内核过滤到16 x16的。
双重的灵活性是由32套进一步增强
用户可编程的系数。 COEF网络cient可以选择
异步改为从时钟的时钟。能力
以COEF网络cient之间切换设置进一步简化网络连接ES
应用,如多相或自适应滤波网络。
该HSP43168是一款低功耗的全静态设计
在先进的CMOS工艺实现的。该
该设备的CON组fi guration通过标准控制
微处理器接口。
特点
两个独立的8抽头FIR滤波器体质连接可配置为
单16抽头FIR
10位数据及系数
板载存储32可编程系数集
最多: 256 FIR丝锥, 16 ×16 2-D内核,或10× 19位
数据和系数
可编程抽取16个
可编程舍入的输出
标准微处理器接口
应用
正交的,复杂的过滤
图像处理
多相滤波
自适应滤波
订购信息
产品型号
HSP43168VC-33
HSP43168VC-40
HSP43168VC-45
HSP43168JC-33
HSP43168JC-40
HSP43168JC-45
HSP43168JI-40
HSP43168GC-45
温度。
RANGE (
o
C)
0到70
0到70
0到70
0到70
0到70
0到70
-40到85
0到70
100 Ld的MQFP
100 Ld的MQFP
100 Ld的MQFP
84 Ld的PLCC
84 Ld的PLCC
84 Ld的PLCC
84 Ld的PLCC
84 Ld的CPGA
PKG 。号
Q100.14x20
Q100.14x20
Q100.14x20
N84.1.15
N84.1.15
N84.1.15
N84.1.15
G84.A
框图
10
CIN0 - 9
A0 - 8
WR
CSEL0 - 4
9
控制/
CON组fi guration
系数
银行
10
INA0 - 9
FIR小区A
MUX
MUX
系数
B组
FIR小区B
INB0 - 9 /
OUT0 - 8
10
MUX /
加法器
9
OEL
OEH
19
OUT9 - 27
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或407-727-9207
|
版权
Intersil公司1999
HSP43168
引脚配置
84 LEAD CPGA
底部视图
11
A
RVRS
10
WR
9
GND
8
A1
7
A4
6
A7
5
A8
4
3
2
1
CIN8
CSEL1 CSEL3 CSEL4
'A1'
ID
A
MUX1
A0
A3
A2
V
CC
CSEL2
CIN9
CIN7
CIN5
B
OUT18
V
CC
OUT16 OUT13
V
CC
INB0
INB2
GND
INB7
INB8
INA1
K
11
L
GND
10
9
8
OUT15 OUT14 OUT12
84 LEAD CPGA
顶视图
7
6
5
INB1
4
INB4
3
INB5
2
INB6
1
INB9
L
OUT10 OUT11
B SHFTEN
MUX0
C
TXFR
fwrd
A5
A6
CSEL0
CIN6
CIN4
C
OUT19
OUT17
OUT9
OEL
INB3
INA0
INA2
J
D
V
CC
ACCEN
GND
CIN3
D
OUT21
OUT20
INA3
INA4
H
E
OEH
GND
CLK
CIN2
CIN1
CIN0
E
摹OUT24
OUT23 OUT25
INA7
INA5
INA6
G
F
OUT27 OUT22 OUT26
HSP43168
底部视图
INA8
INA9
V
CC
F
F OUT27
OUT22 OUT26
HSP43168
顶视图
INA8
INA9
V
CC
F
G
OUT24 OUT23 OUT25
INA7
INA5
INA6
G
E
OEH
GND
CLK
CIN2
CIN1
CIN0
E
H
OUT21 OUT20
INA3
INA4
H
D
V
CC
ACCEN
GND
CIN3
D
J
OUT19 OUT17
OUT9
OEL
INB3
INA0
INA2
J
C
TXFR
fwrd
A5
A6
CSEL0
CIN6
CIN4
C
K
OUT18
V
CC
OUT16 OUT13
V
CC
INB0
INB2
GND
INB7
INB8
INA1
K
B SHFTEN
MUX0
MUX1
A0
A3
A2
V
CC
CSEL2
CIN9
CIN7
CIN5
B
A
'A1'
ID
L
GND
11
OUT15 OUT14 OUT12 OUT10 OUT11
10
9
8
7
6
INB1
5
INB4
4
INB5
3
INB6
2
INB9
1
L
A
RVRS
11
WR
10
GND
9
A1
8
A4
7
A7
6
A8
5
CSEL1 CSEL3 CSEL4
4
3
2
CIN8
1
84引脚PLCC
顶视图
CSEL 4
CSEL 3
CSEL 2
CSEL 1
CSEL 0
1多路复用器
11 10 9
CIN 7
CIN 6
CIN 5
CIN 4
GND
CIN 3
CIN 2
CIN 1
CIN 0
INA 9
INA 8
INA 7
INA 6
INA 5
V
CC
INA 4
INA 3
INA 2
INA 1
INA 0
INB 9
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
8
7
6
5
4
3
2
1 84 83 82 81 80 79 78 77 76 75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
RVRS
FWD
SHFTEN
TXFR
ACCEN
V
CC
CLK
GND
OEH
OUT 27
OUT 26
OUT 25
出24
OUT 23
OUT 22
OUT 21
OUT 20
OUT 19
OUT 18
OUT 17
V
CC
33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53
10
V
CC
OUT 14
出15
OUT 11
OUT 12
OUT 13
OUT 16
INB 8
INB 7
INB 6
INB 5
INB 4
INB 3
INB 2
INB 1
INB 0
OEL
GND
出9
GND
2
MUX 0
CIN 8
CIN 9
GND
V
CC
WR
A8
A7
A6
A5
A4
A3
A2
A1
A0
HSP43168
引脚配置
(续)
100引脚MQFP
顶视图
CIN9
CSEL4
CSEL3
CSEL2
CSEL1
CSEL0
V
CC
V
CC
A8
A7
A6
A5
A4
A3
A2
A1
A0
GND
GND
WR
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81
CIN8
NC
CIN7
NC
CIN6
CIN5
CIN4
GND
GND
CIN3
CIN2
CIN1
CIN0
INA9
INA8
INA7
INA6
INA5
V
CC
V
CC
INA4
INA3
INA2
INA1
INA0
NC
NC
INB9
INB8
INB7
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
INB6
INB5
GND
GND
INB4
INB3
INB2
INB1
INB0
OEL
OUT9
OUT10
V
CC
V
CC
OUT11
OUT12
OUT13
OUT14
OUT15
OUT16
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
MUX1
MUX0
RVRS
NC
fwrd
SHIFTEN
TXFR
ACCEN
V
CC
V
CC
CLK
GND
GND
OEH
OUT27
OUT26
OUT25
OUT24
OUT23
OUT22
OUT21
OUT20
OUT19
OUT18
OUT17
NC
V
CC
V
CC
GND
GND
3
HSP43168
引脚说明
符号
V
CC
GND
CIN0-9
A0-8
I
I
TYPE
V
CC
: + 5V电源引脚。
地面上。
控制/系数数据总线。处理器接口,用于装载控制数据和系数。 CIN0是LSB 。
控制/系数地址总线。处理器接口为解决控制和系数寄存器。 A0为
LSB 。
控制/系数写入时钟。数据锁存到控制和系数寄存器上的上升沿
WR 。
系数的选择。此输入确定哪个32系数组都将要使用的FIR A和B.该输入
注册和CSEL0是LSB 。
输入到FIR A. INA0为LSB 。
双向输入的FIR B. INB0是LSB ,只有输入。当作为输出使用, INB1-9是的最低有效位
输出总线和INB9是这些位的MSB。
19个MSB输出总线。数据格式无符号或二的补取决于配置。 OUT27
是MSB。
按住Shift键启用。这个低电平输入使能数据的时钟插入部分和数据通过抽取移
寄存器。
转发ALU输入使能。当低电平有效,从正向抽取路径数据,通过输入到ALU的
在“A”输入。当高, “A”输入到ALU的归零。
反向ALU输入使能。当低电平有效,从反向抽取路径数据,通过输入到ALU的
在“B”的输入。当高, “B”输入到ALU的归零。
数据传输控制。这个低电平有效输入切换后进先出被读入与反向抽取路径
后进先出从前方抽取路径被写入(参见图1) 。
加法器/复用器控制。此输入控制通过输出加法器/多路复用器的数据流。表5列出了各种
精读网络gurations 。
时钟。除了那些与处理器接口相关联的所有输入( CIN0-9 , A0-8 , WR )和输出使能
(OEL , OEH )由CLK的上升沿注册。
输出使能低。这三态控制使输出总线的LSB为INB1-9时OEL低。
输出使能高。这三态控制使OUT9-27时OEH低。
积累启用。这种积极的高投入使堆积在FIR细胞累加器。低在此输入
锁存FIR累加器内容到输出保持寄存器清零,同时反馈传中
累加器。
描述
WR
I
CSEL0-4
I
INA0-9
INB0-9
I
I / O
OUT9-27
O
SHFTEN
I
fwrd
I
RVRS
I
TXFR
I
MUX0-1
I
CLK
I
OEL
OEH
ACCEN
I
I
I
4
1
TXFR
延误4
0
延迟3
FIR相反的路径
M
U
X
DATA ENABLE反转
数据反馈
电路
1
延误4
延迟3
0
M
U
X
FIR一奇/偶# TAPS
DECIMATION寄存器
M
U
X
后进先出一
后进先出B
延迟
1-16
D
ê M
M ü
ü X
X
奇/偶对称
模式选择
FIR B
奇/偶# TAPS
DECIMATION寄存器
M
U
X
数据反馈
电路
后进先出一
后进先出B
延迟
1-16
D
ê M
M ü
ü X
X
奇/偶
水龙头
FIR的正向通路
延迟
1-16
延迟
1-16
延迟
1-16
延迟
1-16
延迟
1-16
延迟
1-16
SHFTEN
延迟3
DATA ENABLE反转
INA0-9
10
M
U
X
延迟3
延迟3
10
10
A
B
ALU
A
B
ALU
A
B
ALU
延迟
1-16
延迟
1-16
延迟
1-16
延迟
1-16
M
U
X
延迟
1-16
延迟
1-16
延迟
1-16
FIR B反向路径
FIR B正向路径
5
INB0
INB1-9/
OUT0-8
fwrd
RVRS
CSEL0-4
CLK
ACCEN
MUX0-1
CIN0-9
A0-8
WR
OEL
OEH
9
奇/偶
对称
A
B
ALU
A
B
ALU
A
B
ALU
A
B
ALU
奇/偶
对称
A
B
ALU
延迟3
11
延迟3
REG
FIR B输入
来源
REG
REG
REG
模式选择
REG
REG
REG
REG
HSP43168
11
X
10
5
延误4
21
REG
COEF
银行
0
X
COEF
银行
1
X
COEF
银行
2
X
COEF
银行
3
X
COEF
银行
0
X
COEF
银行
1
X
COEF
银行
2
X
COEF
银行
3
REG
REG
REG
REG
REG
REG
REG
FIR一
累加器
0
M
U
X
R
E
G
0
加法器
22
产量
控股
注册
FIR B
累加器
M
U
X
R
E
G
加法器
REG
DELAY 5
FIR小区A
REG
产量
控股
注册
FIR小区B
2
延迟6
10
9
控制
模式选择
奇偶对称
FIR一奇/偶# TAPS
FIR B奇/偶# TAPS
FIR B输入源
DATA ENABLE反转
ROUND ENABLE
抽取因子
多路复用器/
加法器
28
延迟2
ROUND ENABLE
9
19
OUT9-27
处理器控制字
抽取因子
图1:双FIR滤波器
查看更多HSP43168JC-33PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    HSP43168JC-33
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:2881894392 复制 点击这里给我发消息 QQ:28818943932881894393 复制 点击这里给我发消息 QQ:2881894392 复制

电话:0755- 82556029/82532511
联系人:高小姐/李先生
地址:深圳市福田区华强北路上步工业区鹏基上步工业厂房102栋西620
HSP43168JC-33
HARRIS
2025+
3485
PLCC
全新原装、公司现货热卖
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:何小姐
地址:海淀区中关村大街32号和盛嘉业大厦10层1008室
HSP43168JC-33
INTERSIL
21+
15000
PLCC
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:3004390991 复制 点击这里给我发消息 QQ:3004390992 复制 点击这里给我发消息 QQ:1245773710 复制

电话:0755-82723761/82772189
联系人:夏先生 朱小姐
地址:深圳市福田区华强北街道赛格科技园3栋东座10楼A2(本公司为一般纳税人,可开增票)
HSP43168JC-33
HARRIS
25+
4500
DIP10
全新原装现货特价销售!
QQ: 点击这里给我发消息 QQ:1807086236 复制 点击这里给我发消息 QQ:2322757237 复制

电话:0755-82533156 82710336
联系人:朱经理、张小姐
地址:深圳市福田区华强北上步工业区501栋11楼1109-1110室
HSP43168JC-33
INTERSIL
2019+
235
PLCC
十年专营,供应原装正品!热卖现货!
QQ: 点击这里给我发消息 QQ:1294342618 复制 点击这里给我发消息 QQ:2765319833 复制 点击这里给我发消息 QQ:1363272801 复制

电话:13528893675
联系人:朱先生
地址:广东省深圳市福田区上步工业区201栋5楼B01室。 香港特別行政區中环皇后大道中5號衡怡大厦2432室
HSP43168JC-33
INTERSIL
22+
10800
PLCC
QQ: 点击这里给我发消息 QQ:2885393494 复制 点击这里给我发消息 QQ:2885393495 复制

电话:0755-83244680/82865294
联系人:吴小姐
地址:深圳市福田区华强北电子科技大厦A座36楼C09室
HSP43168JC-33
INTERSIL
24+
68000
PLCC
假一罚十,原装进口正品现货供应,价格优势。
QQ: 点击这里给我发消息 QQ:316279873 复制 点击这里给我发消息 QQ:2110158237 复制 点击这里给我发消息 QQ:932480677 复制 点击这里给我发消息 QQ:1298863740 复制

电话:0755-82561519
联系人:李先生
地址:深圳市福田区上步工业区304栋西5楼503室
HSP43168JC-33
INTERSIL
2409+
6279
PLCC-84
只有全新原装!假一赔十!可以开增票!
QQ: 点击这里给我发消息 QQ:1965785011 复制

电话:0755-23919407
联系人:朱先生
地址:深圳市福田区振兴路华康大厦二栋5楼518
HSP43168JC-33
HARRIS
17+
4550
PLCC
原装环保正品现货
QQ: 点击这里给我发消息 QQ:2881147140 复制

电话:0755-89697985
联系人:李
地址:深圳市龙岗区平湖街道平湖社区平安大道3号铁东物流区11栋1822
HSP43168JC-33
Intersil
24+
10000
84-PLCC(29.31x29.31)
原厂一级代理,原装现货
QQ: 点击这里给我发消息 QQ:2881147140 复制

电话:0755-89697985
联系人:李
地址:深圳市龙岗区平湖街道平湖社区平安大道3号铁东物流区11栋1822
HSP43168JC-33
Harris Corporation
24+
10000
84-PLCC(29.31x29.31)
原厂一级代理,原装现货
查询更多HSP43168JC-33供应信息

深圳市碧威特网络技术有限公司
 复制成功!