HS-80C86RH
引脚说明
符号
针
数
TYPE
描述
下面的引脚功能描述是HS- 80C86RH系统,无论是最低或最高模式。 “本地总线”,在这些描述
scriptions是直接多路复用总线接口连接到所述HS- 80C86RH (不考虑附加的总线缓冲器) 。
AD15-AD0
2-16, 39
I / O
地址数据总线:这些线路构成了时分复用内存/ IO地址( T1)
和数据( T2,T3, TW, T4)的总线。 AO是类似于BHE的数据总线的低字节,销
D7 - D0 。它为LOW时在T1期间,当一个字节要传输的总线的中下部
内存或I / O操作。八位导向设备连接到下半正常情况下使用
AD0调理芯片选择功能(见BHE ) 。这些线是高电平有效,并保持在
高阻抗的最后一个有效的逻辑电平在中断响应和局部总线“持有AC-
知识“或”批序“ 。
地址/状态:在T1期间,这些是对于存储器中的四个最显著地址线
操作。在I / O操作,这些线是低的。在内存和I / O操作,状态
信息可在期间T2,T3, TW, T4的这些线。 S6始终为零。状态
中断使能标志位( S5)在每个CLK周期的开始被更新。 S4和S3是
编码。
此信息表明该段寄存器目前正在用于数据访问。
这些线保持在高阻抗在局部总线的最后一个有效的逻辑电平“抱个应答
边“或”批序“ 。
S4
S3
0
0
额外数据
0
1
堆
1
0
代码或无
1
1
数据
BHE/S7
34
O
BUS高电平使能/状态:在T1的公交车高使能信号( BHE )应使用
使数据到数据总线的最显着的一半,销D15- D8 。八位导向设备
绑到总线的上半部分通常会使用BHE调理芯片选择功能。 BHE
为低电平时T1的读,写和中断响应周期,当一个字节是要反
ferred总线上的高电平部分。在T2, T3中的S7的状态信息可用,并且
T4 。该信号是低电平有效的,并处于高阻抗期间被保持到最后的有效逻辑电平
中断响应和局部总线“持有确认”或“批序” ;它是低中
T1为网络第一个中断响应周期。
BHE
A0
0
0
全词
0
1
高字节从/到奇地址
1
0
低字节从/到偶地址
1
1
无
读:读选通表示该处理器执行内存或I / O读周期,去
待处理的M / IO或S2引脚的状态。这个信号被用来读出驻留在设备上
在HS- 80C86RH局部总线。 RD为期间的任何读周期T2,T3和TW低有效,并且是
保证维持高位T2 ,直到80C86局部总线已经飘来。
这条线是在“保持应答”或“金SE-保持在高阻抗逻辑1状态
quence “ 。
准备
22
I
就绪:是从被寻址的存储器的确认或I / O装置,将完成
数据传输。从内存或I的信号RDY / O是由HS- 82C85RH时钟同步
发电机组成就绪。这个信号是高电平有效。该HS- 80C86RH READY输入不
同步。正确的操作是无法保证的,如果建立和保持时间都没有达到。
中断请求:是电平触发输入,是在最后一个时钟周期采样
每一个指令,以确定处理器是否应进入一个中断确认OP-
累加器。如果是这样,一个中断服务程序通过中断向量查找表位于称为
系统内存。 INTR在内部同步,并可以在内部屏蔽由软件重新
设置中断使能位。这个信号是高电平有效。
测试:输入由“等待”指令检查。如果测试输入为低电平继续执行,
否则,处理器在等待一个“空闲”状态。此输入在每个内部同步
时钟周期在CLK的上升沿。
非屏蔽中断:是边沿触发输入,会导致2型中断。一
中断服务程序通过中断向量查找表位于系统存储器调用。
NMI不会在内部通过软件屏蔽的。从低到高的过渡启动中断
在当前指令的末端。此输入在内部同步。
A19/S6
A18/S5
A17/S4
A16/S3
35-38
O
RD
32
O
INTR
18
I
TEST
23
I
NMI
17
I
规格编号
859
518055