T
CT
DUC
PRO PRODU
E
T
t
138
OLE
UTE
OBS UBSTIT S / HCTS中心一
S
/ TSC
LE
数据
8 , HC U口
S
SSIB ACTS13
片
P rsil.com
PO
iCal中
e
/
ACS UR技术部历史www.int
IL或
行为
续-INTERS
8
1-88
HS-54C138RH
2000年8月
网络文件编号
3037.3
抗辐射3线至8号线
解码器/多路解复用器
Intersil的HS- 54C138RH是硬化的3-至一个辐射
使用硬化的辐射的8线译码器制造
EPI- CMOS工艺。它具有低功耗,
高抗干扰,高的速度。同时展出的还有引脚
并与54LS138产业功能兼容性
标准的一部分。该HS- 54C138RH非常适合高
高速存储器片选地址译码。它被用于
与Intersil的HS- 80C85RH抗辐射应用
微处理器,但它也可以被用作多路分解器
在任何低功耗抗辐射应用。
在HS- 54C138RH包含一个八个二进制解码器。
的三比特二进制输入用于选择和激活的每一个
8个输出,提供的三个芯片使能输入是
也存在(见真值表) 。
该HS- 54C138RH具有一个片上启用门。活跃
高( G1)和两个低电平有效( G2A , G2B )输入是与运算
在一起,以提供一个单一的使能输入到设备中。该
利用两种活性高,低电平有效投入最小化
无需外部栅极扩展系统时。
特定网络阳离子抗辐射QML设备进行控制
由美国国防供应中心在哥伦布( DSCC ) 。该
订货时这里列出SMD号码必须使用。
详细的电气特定网络连接的阳离子为这些设备是
载于SMD 5962-95825 。 “热链接”提供
我们的网页上下载。
www.intersil.com/spacedefense/space.asp
特点
电筛选,以SMD # 5962-95825
QML每个合格MIL -PRF- 38535的要求
抗辐射EPI -CMOS
- 总剂量。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 1× 10
5
Rad公司(SI )
- 闭锁免疫。 。 。 。 。 。 。 。 。 。 。 。 。 。 >1 ×10
12
RAD (SI ) / S
多输入使能很容易地扩展
单电源供电。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 + 5V
输出低电平
低待机功耗。 。 。 。 。 。 。 。 。 。 。 。 。 。 .0.5mW最大为+ 5V
高噪声抗扰度
相当于桑迪亚SA2995
总线兼容Intersil的抗辐射80C85RH
整个军用温度范围。 。 。 。 。 。 。 -55
o
C至125
o
C
引脚配置
16引脚陶瓷双列直插式
金属密封封装( SBDIP )
MIL- STD- 1835 CDIP2 -T16
顶视图
A 1
B 2
C 3
G2A 4
G2B 5
G1 6
16 VDD
15 Y0
14 Y1
13 Y2
12 Y3
11 Y4
10 Y5
9 Y6
订购信息
订购数量
5962R9582501QEC
5962R9582501QXC
5962R9582501V9A
5962R9582501VEC
5962R9582501VXC
国内
MKT 。 NUMBER
HS1-54C138RH-8
HS9-54C138RH-8
HS0-54C138RH-Q
HS1-54C138RH-Q
HS9-54C138RH-Q
TEMP 。 RANGE
(
o
C)
-55至125
-55至125
25
-55至125
-55至125
A
B
C
G2A
G2B
G1
Y7
GND
Y7 7
GND 8
16引脚陶瓷 - 金属密封
FLATPACK包装( FLATPACK )
MIL- STD- 1835 CDFP4 -F16
顶视图
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
VDD
Y0
Y1
Y2
Y3
Y4
Y5
Y6
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或321-724-7143
|
Intersil公司(和设计)是Intersil Americas Inc.公司的注册商标。
版权所有 Intersil公司美洲2002.版权所有
HS-54C138RH
典型应用
典型的应用包括需要多个系统
输入/输出端口和存储器。当HS- 54C138RH
已启用的八个输出1将变低。此输出
可以用于选择一个特定的设备或一组
设备。在HS- 54C138RH也可以级联到
提供更大的系统的一个有效的办法,并允许
一个解码器,以控制其他8解码器,在图1中。
图2示出了CON组fi guration可用于启用
多个I / O端口或存储设备。高达24个内存
设备或I / O端口可以使用该电路进行控制。
对于多路分解器操作,其中的三个使能输入
作为数据输入的,而其他两个输入是
启用。所发送的数据被分配到适当的
输出作为由3行选择输入来确定。见图
3.
选择
选择B
启用
HS-54C138RH
Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0
其他
器件
“1” “0”
启用
“1” “0”
启用
“1” “0”
启用
HS-54C138RH
Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0
HS-54C138RH
Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0
HS-54C138RH
Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0
图1 。
EN
EN
EN A4
A3
A2 A1 A0
G1 G2A G2B
C
B
A
G1 G2A G2B
C
B
A
G1 G2A G2B
C
B
A
Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0
Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0
Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0
端口号或芯片选择
图2中。
2