添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符H型号页 > 首字符H的型号第344页 > HS1-80C86RH/PROTO
HS-80C86RH
TM
数据表
2000年8月
网络文件编号
3035.2
抗辐射16位CMOS
微处理器
Intersil的HS- 80C86RH高性能辐射
硬化的16位CMOS CPU被使用。制造
硬科幻场,自对准硅栅CMOS工艺。两
操作中,最小的小型系统的模式和
最大限度的为较大的应用程序,例如多,
允许用户CON组fi guration以实现最高性能
的水平。行业标准的操作允许使用现有的
NMOS 8086的硬件和软件设计。
特定网络阳离子抗辐射QML设备进行控制
由美国国防供应中心在哥伦布( DSCC ) 。该
订货时这里列出SMD号码必须使用。
详细的电气特定网络连接的阳离子为这些设备是
载于SMD 5962-95722 。 “热链接”提供
我们的网页上下载。
www.intersil.com/spacedefense/space.asp
特点
电筛选,以SMD # 5962-95722
符合MIL -PRF- 38535 QML要求QUALI网络版
辐射性能
- 闭锁免费EPL -CMOS
- 总剂量。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 100拉德(SI )(最大)
- 瞬态心烦意乱。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 >10
8
RAD (SI ) / S
低功耗工作
- ICCSB 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 500μA (最大值)
- ICCOP 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 12毫安/兆赫(最大)
引脚兼容NMOS和8086 Intersil的80C86
完全静态设计的直流到5MHz
1MB直接内存寻址能力
24操作数寻址模式
位,字节,字和块移动操作
订购信息
订购数量
5962R9572201QQC
5962R9572201QXC
5962R9572201VQC
5962R9572201VXC
HS1-80C86RH/Proto
HS9-80C86RH/Proto
国内
MKT 。 NUMBER
HS1-80C86RH-8
HS9-80C86RH-8
HS1-80C86RH-Q
HS9-80C86RH-Q
HS1-80C86RH/Proto
HS9-80C86RH/Proto
TEMP 。 RANGE
(
o
C)
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
8位和16位有符号/无符号运算
- 二进制或十进制
- 乘法和除法
总线保持了CMOS电路,消除上拉电阻
设计
硬化现场,自对准,结隔离CMOS
过程
单5V电源
军用温度范围。 。 。 。 。 。 。 。 。 。 。 -35
o
C至125
o
C
最小的LET
单粒子翻转。 。 。 。 。 。 。 。 。 。 。 。 。 6MEV /毫克/平方厘米
2
(典型值)
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或321-724-7143
|
Intersil的设计是Intersil Corporation的注册商标。
|
版权所有 Intersil公司2000
HS-80C86RH
引脚
HS- 80C86RH 40引脚陶瓷双列直插式金属密封封装( SBDIP )
MIL- STD- 1835 , CDIP2 - T40
顶视图
最大
40 VDD
39 AD15
38 AD16 / S3
37 A17 / S4
36 A18 / S5
35 A19 / S6
34 BHE / S7
33 MN / MX
32 RD
31 RQ / GT0
30 RQ / GT1
29 LOCK
28 S2
27 S1
26 S0
25 QS0
24 QS1
23 TEST
22 READY
21 RESET
( HOLD )
( HLDA )
(WR)
(M / IO)的
(DT / R)的
( DEN )
( ALE )
( INTA )
GND
AD14
AD13
AD12
AD11
AD10
AD9
AD8
AD7
AD6
AD5
AD4
AD3
AD2
AD1
AD0
NMI
INTR
CLK
GND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
HS- 80C86RH 42引脚陶瓷 - 金属密封FLATPACK包装( FLATPACK )
INTERSIL外形K42.A
顶视图
最大
VDD
AD15
NC
A16/S3
A17/S4
A18/S5
A19/S6
BHE/S7
MN / MX
RD
RQ/GT0
RQ/GT1
LOCK
S2
S1
S0
QS0
QS1
TEST
准备
RESET
GND
AD14
AD13
AD12
AD11
AD10
AD9
AD8
AD7
AD6
AD5
AD4
AD3
AD2
AD1
AD0
NC
NMI
INTR
CLK
GND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
( HOLD )
( HLDA )
(WR)
(M / IO)的
(DT / R)的
( DEN )
( ALE )
( INTA )
2
HS-80C86RH
工作原理图
总线接口单元
执行单元
注册网络文件
数据指针
INDEX REGS
( 8字)
搬迁
注册网络文件
段寄存器
指令指针
( 5字)
16位ALU
FL AGS
总线接口单元
4
16
3
4
BHE/S7
A19/S6
A16/S3
AD15-AD0
INTA , RD , WR
DT / R , DEN , ALE , M / IO
6-BYTE
指令
队列
TEST
INTR
NMI
RQ / GT0 , 1
HOLD
HLDA
3
GND
VDD
2
控制和定时
LOCK
2
3
QS0 , QS1
S2, S1, S0
CLK
RESET READY MN / MX
存储器接口
C总线
B + BUS
ES
公共汽车
接口
单位
CS
SS
DS
IP
指令
STREAM字节
队列
执行单元
控制系统
A- BUS
AH
BH
CH
执行
单位
DH
SP
BP
SI
DI
AL
BL
CL
DL
算术/
逻辑单元
FL AGS
3
HS-80C86RH
引脚说明
符号
TYPE
描述
下面的引脚功能描述是HS- 80C86RH系统,无论是最低或最高模式。 “本地总线”,在这些描述
是直接多路复用总线接口连接到所述HS- 80C86RH (不考虑附加的总线缓冲器) 。
AD15-AD0
2-16, 39
I / O
地址数据总线:这些行构成的时分多路复用存储器/ IO地址(T1)和数据
( T2,T3, TW, T4)的总线。 AO是类似于BHE为数据总线,引脚D7-D0的低字节。它是低
在T1期间,当一个字节要传输的总线的存储器中的下部或I / O操作。
八位导向设备连接到下半部分通常会使用AD0调理芯片选择功能
(见BHE ) 。这些线是高电平有效和高阻抗期间举行的最后一个有效的逻辑电平
中断响应和局部总线“HOLD应答”或“批序” 。
地址/状态:在T1 ,这是四种最显着的地址,内存操作线。
在I / O操作,这些线是低的。在内存和I / O操作,状态信息
可以用在T2,T3, TW, T4的这些线。 S6始终为零。中断状态允许标志
位( S5),在每一个CLK周期的开始被更新。 S4和S3中进行编码。
此信息表明该段寄存器目前正在用于数据访问。这些生产线
在高阻抗在本地总线保持到最后一个有效的逻辑电平“持有确认”或“批
序“ 。
S4
0
0
1
1
BHE/S7
34
O
S3
0
1
0
1
额外数据
代码或无
数据
A19/S6
A18/S5
A17/S4
A16/S3
35-38
O
BUS高电平使能/状态:在T1的公交车高使能信号( BHE )应该被用于使能数据
到数据总线上的最显着的一半,销D15- D8 。八位导向设备绑在上面
半个总线通常会使用BHE调理芯片选择功能。 BHE为低电平时T1读取,
写和中断确认周期时,一个字节要传输的总线的高电平部分。
在S7的状态信息是在T2,T3和T4的提供。该信号是低电平有效的,并保持在高
在中断阻抗的最后一个有效的逻辑电平承认和局部总线“持有确认”或
“格兰特序列” ;它是低在T1的第一个网络连接中断确认周期。
BHE
0
0
1
1
A0
0
1
0
1
全词
高字节从/到奇地址
低字节从/到偶地址
RD
32
O
读:读选通表示该处理器执行内存或I / O读周期,这取决于
的M / IO或S2引脚的状态。这个信号被用来读出驻留在HS- 80C86RH设备
局部总线。 RD是在T2 , T3和任何读周期TW低电平有效,并保证将保持高位
在T2 ,直到80C86局部总线FL oated 。
这条线是在“保持应答”或“批序”保持在高阻抗逻辑1状态。
准备
22
I
就绪:是从被寻址的存储器的确认或I / O装置,将完成数据
传输。从内存或I的信号RDY / O是由HS- 82C85RH时钟发生器同步
表准备好。这个信号是高电平有效。该HS- 80C86RH READY输入不同步。正确
操作无法保证是否建立和保持时间都没有达到。
中断请求:是电平触发的输入,在每个的最后一个时钟周期采样
指令,以确定处理器是否应进入一个中断确认操作。如果是这样,一个
中断服务程序通过中断向量查找表位于系统存储器调用。 INTR是
内部同步,并且可以在内部屏蔽由软件复位,中断使能位。这
信号为高电平有效。
测试:输入由“等待”指令检查。如果测试输入为低电平继续执行,
否则,处理器在等待一个“空闲”状态。该输入每个时钟在内部同步
周期在CLK的上升沿。
INTR
18
I
TEST
23
I
4
HS-80C86RH
引脚说明
符号
NMI
(续)
TYPE
I
描述
非屏蔽中断:是边沿触发输入,会导致2型中断。中断
服务程序是通过中断向量查找表位于系统存储器调用。 NMI是不是
通过软件内部屏蔽的。从低到高的过渡启动中断处的底
当前指令。此输入在内部同步。
复位:使得处理器立即终止本活动。该信号必须从改变
低到高,并保持高电平至少4 CLK的周期。重新启动执行,如在所描述的
指令集的描述,当RESET返回低电平。 RESET内部同步。
时钟:提供用于在处理器和总线控制器的基本时序。它是不对称的一个33 %占空
周期提供优化的内部时序。
VDD : + 5V电源引脚。建议去耦引脚20和40之间的0.1μF电容。
GND :接地。注:这两个必须连接。引脚1和20之间的0.1μF电容
建议去耦。
I
最小/最大:表示是什么模式的处理器在运行这两种模式进行了讨论。
在以下各节。
17
RESET
21
I
CLK
VDD
GND
MN / MX
19
40
1, 20
33
I
下面的引脚功能描述都为HS- 80C86RH系统最大的模式(即MN / MX = GND) 。只有引脚功能这是
特有的最大模式描述如下。
S0, S1, S2
26-28
O
状态:激活期间T4中, T1和T2和T3的期间,或在被返回到被动状态( 1,1,1)
TW准备好后高。此状态用于由82C88总线控制器,以产生所有存储器和
I / O存取控制信号。 T4期间由S2,S1 , S0或任何变化被用来指示一个初
总线周期,返回到被动状态, T3或TW用于指示总线周期结束。这些
状态行编码。这些信号在高阻抗逻辑1状态, “金期间举行
序“ 。
S2
0
0
0
0
1
1
1
1
S1
0
0
1
1
0
0
1
1
S0
0
1
0
1
0
1
0
1
中断响应
读取I / O端口
写I / O端口
停止
代码访问
阅读记忆
写存储器
被动
5
HS-80C86RH
TM
数据表
2000年8月
网络文件编号
3035.2
抗辐射16位CMOS
微处理器
Intersil的HS- 80C86RH高性能辐射
硬化的16位CMOS CPU被使用。制造
硬科幻场,自对准硅栅CMOS工艺。两
操作中,最小的小型系统的模式和
最大限度的为较大的应用程序,例如多,
允许用户CON组fi guration以实现最高性能
的水平。行业标准的操作允许使用现有的
NMOS 8086的硬件和软件设计。
特定网络阳离子抗辐射QML设备进行控制
由美国国防供应中心在哥伦布( DSCC ) 。该
订货时这里列出SMD号码必须使用。
详细的电气特定网络连接的阳离子为这些设备是
载于SMD 5962-95722 。 “热链接”提供
我们的网页上下载。
www.intersil.com/spacedefense/space.asp
特点
电筛选,以SMD # 5962-95722
符合MIL -PRF- 38535 QML要求QUALI网络版
辐射性能
- 闭锁免费EPL -CMOS
- 总剂量。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 100拉德(SI )(最大)
- 瞬态心烦意乱。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 >10
8
RAD (SI ) / S
低功耗工作
- ICCSB 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 500μA (最大值)
- ICCOP 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 12毫安/兆赫(最大)
引脚兼容NMOS和8086 Intersil的80C86
完全静态设计的直流到5MHz
1MB直接内存寻址能力
24操作数寻址模式
位,字节,字和块移动操作
订购信息
订购数量
5962R9572201QQC
5962R9572201QXC
5962R9572201VQC
5962R9572201VXC
HS1-80C86RH/Proto
HS9-80C86RH/Proto
国内
MKT 。 NUMBER
HS1-80C86RH-8
HS9-80C86RH-8
HS1-80C86RH-Q
HS9-80C86RH-Q
HS1-80C86RH/Proto
HS9-80C86RH/Proto
TEMP 。 RANGE
(
o
C)
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
8位和16位有符号/无符号运算
- 二进制或十进制
- 乘法和除法
总线保持了CMOS电路,消除上拉电阻
设计
硬化现场,自对准,结隔离CMOS
过程
单5V电源
军用温度范围。 。 。 。 。 。 。 。 。 。 。 -35
o
C至125
o
C
最小的LET
单粒子翻转。 。 。 。 。 。 。 。 。 。 。 。 。 6MEV /毫克/平方厘米
2
(典型值)
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或321-724-7143
|
Intersil的设计是Intersil Corporation的注册商标。
|
版权所有 Intersil公司2000
HS-80C86RH
引脚
HS- 80C86RH 40引脚陶瓷双列直插式金属密封封装( SBDIP )
MIL- STD- 1835 , CDIP2 - T40
顶视图
最大
40 VDD
39 AD15
38 AD16 / S3
37 A17 / S4
36 A18 / S5
35 A19 / S6
34 BHE / S7
33 MN / MX
32 RD
31 RQ / GT0
30 RQ / GT1
29 LOCK
28 S2
27 S1
26 S0
25 QS0
24 QS1
23 TEST
22 READY
21 RESET
( HOLD )
( HLDA )
(WR)
(M / IO)的
(DT / R)的
( DEN )
( ALE )
( INTA )
GND
AD14
AD13
AD12
AD11
AD10
AD9
AD8
AD7
AD6
AD5
AD4
AD3
AD2
AD1
AD0
NMI
INTR
CLK
GND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
HS- 80C86RH 42引脚陶瓷 - 金属密封FLATPACK包装( FLATPACK )
INTERSIL外形K42.A
顶视图
最大
VDD
AD15
NC
A16/S3
A17/S4
A18/S5
A19/S6
BHE/S7
MN / MX
RD
RQ/GT0
RQ/GT1
LOCK
S2
S1
S0
QS0
QS1
TEST
准备
RESET
GND
AD14
AD13
AD12
AD11
AD10
AD9
AD8
AD7
AD6
AD5
AD4
AD3
AD2
AD1
AD0
NC
NMI
INTR
CLK
GND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
( HOLD )
( HLDA )
(WR)
(M / IO)的
(DT / R)的
( DEN )
( ALE )
( INTA )
2
HS-80C86RH
工作原理图
总线接口单元
执行单元
注册网络文件
数据指针
INDEX REGS
( 8字)
搬迁
注册网络文件
段寄存器
指令指针
( 5字)
16位ALU
FL AGS
总线接口单元
4
16
3
4
BHE/S7
A19/S6
A16/S3
AD15-AD0
INTA , RD , WR
DT / R , DEN , ALE , M / IO
6-BYTE
指令
队列
TEST
INTR
NMI
RQ / GT0 , 1
HOLD
HLDA
3
GND
VDD
2
控制和定时
LOCK
2
3
QS0 , QS1
S2, S1, S0
CLK
RESET READY MN / MX
存储器接口
C总线
B + BUS
ES
公共汽车
接口
单位
CS
SS
DS
IP
指令
STREAM字节
队列
执行单元
控制系统
A- BUS
AH
BH
CH
执行
单位
DH
SP
BP
SI
DI
AL
BL
CL
DL
算术/
逻辑单元
FL AGS
3
HS-80C86RH
引脚说明
符号
TYPE
描述
下面的引脚功能描述是HS- 80C86RH系统,无论是最低或最高模式。 “本地总线”,在这些描述
是直接多路复用总线接口连接到所述HS- 80C86RH (不考虑附加的总线缓冲器) 。
AD15-AD0
2-16, 39
I / O
地址数据总线:这些行构成的时分多路复用存储器/ IO地址(T1)和数据
( T2,T3, TW, T4)的总线。 AO是类似于BHE为数据总线,引脚D7-D0的低字节。它是低
在T1期间,当一个字节要传输的总线的存储器中的下部或I / O操作。
八位导向设备连接到下半部分通常会使用AD0调理芯片选择功能
(见BHE ) 。这些线是高电平有效和高阻抗期间举行的最后一个有效的逻辑电平
中断响应和局部总线“HOLD应答”或“批序” 。
地址/状态:在T1 ,这是四种最显着的地址,内存操作线。
在I / O操作,这些线是低的。在内存和I / O操作,状态信息
可以用在T2,T3, TW, T4的这些线。 S6始终为零。中断状态允许标志
位( S5),在每一个CLK周期的开始被更新。 S4和S3中进行编码。
此信息表明该段寄存器目前正在用于数据访问。这些生产线
在高阻抗在本地总线保持到最后一个有效的逻辑电平“持有确认”或“批
序“ 。
S4
0
0
1
1
BHE/S7
34
O
S3
0
1
0
1
额外数据
代码或无
数据
A19/S6
A18/S5
A17/S4
A16/S3
35-38
O
BUS高电平使能/状态:在T1的公交车高使能信号( BHE )应该被用于使能数据
到数据总线上的最显着的一半,销D15- D8 。八位导向设备绑在上面
半个总线通常会使用BHE调理芯片选择功能。 BHE为低电平时T1读取,
写和中断确认周期时,一个字节要传输的总线的高电平部分。
在S7的状态信息是在T2,T3和T4的提供。该信号是低电平有效的,并保持在高
在中断阻抗的最后一个有效的逻辑电平承认和局部总线“持有确认”或
“格兰特序列” ;它是低在T1的第一个网络连接中断确认周期。
BHE
0
0
1
1
A0
0
1
0
1
全词
高字节从/到奇地址
低字节从/到偶地址
RD
32
O
读:读选通表示该处理器执行内存或I / O读周期,这取决于
的M / IO或S2引脚的状态。这个信号被用来读出驻留在HS- 80C86RH设备
局部总线。 RD是在T2 , T3和任何读周期TW低电平有效,并保证将保持高位
在T2 ,直到80C86局部总线FL oated 。
这条线是在“保持应答”或“批序”保持在高阻抗逻辑1状态。
准备
22
I
就绪:是从被寻址的存储器的确认或I / O装置,将完成数据
传输。从内存或I的信号RDY / O是由HS- 82C85RH时钟发生器同步
表准备好。这个信号是高电平有效。该HS- 80C86RH READY输入不同步。正确
操作无法保证是否建立和保持时间都没有达到。
中断请求:是电平触发的输入,在每个的最后一个时钟周期采样
指令,以确定处理器是否应进入一个中断确认操作。如果是这样,一个
中断服务程序通过中断向量查找表位于系统存储器调用。 INTR是
内部同步,并且可以在内部屏蔽由软件复位,中断使能位。这
信号为高电平有效。
测试:输入由“等待”指令检查。如果测试输入为低电平继续执行,
否则,处理器在等待一个“空闲”状态。该输入每个时钟在内部同步
周期在CLK的上升沿。
INTR
18
I
TEST
23
I
4
HS-80C86RH
引脚说明
符号
NMI
(续)
TYPE
I
描述
非屏蔽中断:是边沿触发输入,会导致2型中断。中断
服务程序是通过中断向量查找表位于系统存储器调用。 NMI是不是
通过软件内部屏蔽的。从低到高的过渡启动中断处的底
当前指令。此输入在内部同步。
复位:使得处理器立即终止本活动。该信号必须从改变
低到高,并保持高电平至少4 CLK的周期。重新启动执行,如在所描述的
指令集的描述,当RESET返回低电平。 RESET内部同步。
时钟:提供用于在处理器和总线控制器的基本时序。它是不对称的一个33 %占空
周期提供优化的内部时序。
VDD : + 5V电源引脚。建议去耦引脚20和40之间的0.1μF电容。
GND :接地。注:这两个必须连接。引脚1和20之间的0.1μF电容
建议去耦。
I
最小/最大:表示是什么模式的处理器在运行这两种模式进行了讨论。
在以下各节。
17
RESET
21
I
CLK
VDD
GND
MN / MX
19
40
1, 20
33
I
下面的引脚功能描述都为HS- 80C86RH系统最大的模式(即MN / MX = GND) 。只有引脚功能这是
特有的最大模式描述如下。
S0, S1, S2
26-28
O
状态:激活期间T4中, T1和T2和T3的期间,或在被返回到被动状态( 1,1,1)
TW准备好后高。此状态用于由82C88总线控制器,以产生所有存储器和
I / O存取控制信号。 T4期间由S2,S1 , S0或任何变化被用来指示一个初
总线周期,返回到被动状态, T3或TW用于指示总线周期结束。这些
状态行编码。这些信号在高阻抗逻辑1状态, “金期间举行
序“ 。
S2
0
0
0
0
1
1
1
1
S1
0
0
1
1
0
0
1
1
S0
0
1
0
1
0
1
0
1
中断响应
读取I / O端口
写I / O端口
停止
代码访问
阅读记忆
写存储器
被动
5
查看更多HS1-80C86RH/PROTOPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    HS1-80C86RH/PROTO
    -
    -
    -
    -
    终端采购配单精选

查询更多HS1-80C86RH/PROTO供应信息

深圳市碧威特网络技术有限公司
 复制成功!