添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符H型号页 > 首字符H的型号第185页 > HS-82C85RH
HS-82C85RH
TM
数据表
2000年8月
网络文件编号
3044.2
抗辐射CMOS静态时钟
控制器/发电机
Intersil的HS- 82C85RH是一个高性能,辐射
加固的CMOS时钟控制器/发生器设计
利用辐射支撑系统硬化静态CMOS
微处理器如HS- 80C86RH 。该
HS- 82C85RH包含一个晶体控制的振荡器,复位
脉冲调节,暂停/重新启动逻辑,并且除以256
电路。这些功能提供了阻止的手段
系统时钟停止时钟振荡器,或在运行系统
低频率( CLK / 256 ) ,静态系统提高控制
在功耗,使系统停机
外部压力时期。
静态CMOS电路设计,确保低操作功率和
允许从外部频率源操作
DC至15MHz的。晶控操作15MHz的是
保证与使用平行,基本模式
水晶和两个小负载电容。输出
保证与CMOS和TTL兼容
特定连接的阳离子。 Intersil的硬科幻场CMOS制程
结果在性能等于或大于现有
耐辐射产品的功率的一小部分。
特定网络阳离子抗辐射QML设备进行控制
由美国国防供应中心在哥伦布( DSCC ) 。该
订货时这里列出SMD号码必须使用。
详细的电气特定网络连接的阳离子为这些设备是
载于SMD 5962-95820 。 “热链接”提供
我们的网页上下载。
www.intersil.com/spacedefense/space.asp
特点
电筛选,以SMD # 5962-95820
符合MIL -PRF- 38535 QML要求QUALI网络版
抗辐射
- 总剂量。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 100拉德(SI )(最大)
- 瞬态心烦意乱。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 >10
8
RAD (SI ) / S
- 闭锁免费EPI -CMOS
极低功耗
引脚兼容NMOS 8285和Intersil的82C85
生成系统时钟,用于微处理器和
外设
完整的控制系统时钟的操作非常
低压系统电源
- 停止振荡器
- 停止时钟
- 低频(SLO )模式
- 全速运行
DC至15MHz的操作(直流到5MHz的系统时钟)
同时产生50 %和33 %占空比的时钟
(同步)
使用或者平行模式晶体电路或外部
频率源
硬化现场,自对准,结隔离CMOS
过程
单5V电源
军用温度范围。 。 。 。 。 。 。 。 。 。 。 -55
o
C至125
o
C
订购信息
订购数量
5962R9582001VJC
5962R9582001VXC
HS9-82C85RH/Proto
国内
MKT 。 NUMBER
HS1-82C85RH-Q
HS9-82C85RH-Q
HS9-82C85RH/Proto
TEMP 。 RANGE
(
o
C)
-55至125
-55至125
-55至125
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或321-724-7143
|
Intersil的设计是Intersil Corporation的注册商标。
|
版权所有 Intersil公司2000
HS-82C85RH
引脚配置
24引脚陶瓷双列直插式
金属密封封装( SBDIP )
MIL- STD- 1835 CDIP2 - T24
顶视图
CSYNC 1
PCLK 2
AEN1 3
RDY1 4
READY 5
6 RDY2
AEN2 7
CLK 8
9 GND
CLK50 10
START 11
SLO / FST 12
24 V
DD
23 X1
22 X2
21 ASYNC
20 EFI
19 F / C
18 OSC
17 RES
16复位
15 S2 / STOP
14 S1
13 S0
24引脚陶瓷 - 金属密封
FLATPACK包装( FLATPACK )
MIL- STD- 1835 CDFP4 - F24
顶视图
CSYNC
PCLK
AEN1
RDY1
准备
RDY2
AEN2
CLK
GND
CLK50
开始
SLO / FST
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
V
DD
X1
X2
ASYNC
EFI
F / C
OSC
水库
RESET
S2/STOP
S1
S0
引脚说明
X1
X2
EFI
23
22
20
TYPE
I
O
I
描述
晶体连接: X1和X2是晶体振荡器连接。晶振的频率
必须是3倍的最大所需处理器的时钟频率。 X 1是振荡电路的输入和
X 2是振荡器电路的输出。
外部频率IN:当F / C为高电平时, CLK从EFI输入信号产生。该输入
信号应该是一个方波, 3倍于最大期望的CLK输出的频率
频率。
频率/ CRYSTAL选择: F / C或者选择晶振或EFI输入作为主
频率源。当F / C为低时, HS- 82C85RH时钟由晶体振荡器
电路。当F / C为高电平时, CLK从EFI输入产生。 F / C不能被动态地切换
在正常操作期间。
经过适当的启动由低到高的转变将重新启动CLK , CLK50和PCLK输出
重新启动程序完成。
当在晶振模式(F / C低)与停止振荡器,振荡器将被重新启动时,
启动命令被接收。在CLK , CLK50和PCLK输出将振荡器的输入信号后启动
( X1 )达到施密特触发器输入阈值和一个8K的内部计数器达到最终计。如果F / C
为高( EFI模式) , CLK , CLK50和PCLK将在3个EFI周期重新启动后,开始被认可。
在HS- 82C85RH将重新启动以相同的模式(SLO / FST)在它停止。高层次上的START
禁用STOP模式。
S2 /停止, S1,S0是用来阻止在HS- 82C85RH时钟输出端(CLK , CLK50 , PCLK )和采样
由CLK的上升沿。 CLK , CLK50和PCLK是由S2 / STOP ,停止S1 , S0的是LHH
国家在CLK的由低到高的转变。这LHH国家必须遵循一个被动的状态, HHH发生在
先前由低到高的CLK的过渡。 CLK及CLK50停在高状态。 PCLK停止在它的电流
状态(高或低) 。
当在晶振模式(F / C)低,停止命令发出,则HS- 82C85RH振荡器将被关闭
随着CLK, CLK50和PCLK输出。当在EFI模式下,只有在CLK , CLK50和PCLK
输出将被中止。振荡电路是否运行,将继续运行。振荡器和/或时钟
通过START输入信号变真(高电平)或复位输入(RES)变为低电平启动。
F / C
19
I
开始
11
I
S0
S1
S2/STOP
13
14
15
I
I
I
2
HS-82C85RH
引脚说明
SLO / FST
12
(续)
TYPE
I
描述
SLO / FST是电平触发输入。高电平时, CLK和CLK50输出的最大运行
频率(晶体或EFI频率除以3 ) 。低电平时, CLK和CLK50频率等于
晶体或EFI频率768 SLO / FST模式的变化分为内部同步
消除对CLK和CLK50毛刺。启动和停止振荡器的控制或EFI可用
无论是在慢或快频率模式。
该SLO / FST输入必须保持为低电平至少195 OSC / EFI时钟周期,然后才能被识别。
这消除了可能由故障或噪声瞬变引起不希望的频率的变化。该
SLO / FST输入必须保持高电平至少6 OSC / EFI时钟脉冲,以保证过渡到FAST
模式的操作。
处理器时钟: CLK为所使用的HS- 80C86RH处理器和其它的时钟输出
外围设备。当SLO / FST是高时,CLK具有输出频率,它等于该晶体或
EFI输入频率除以3 。当SLO / FST是低时,CLK具有输出频率,它等于
到晶体或EFI输入频率除以768的CLK具有33 %的占空比。
50%占空比时钟: CLK50是具有50%占空比的辅助时钟和同步到
CLK的下降沿。当SLO / FST高, CLK50具有输出频率,它等于该
晶体或EFI输入频率除以3时的SLO / FST低, CLK50具有输出频率等于
到晶体或EFI输入频率由768分。
外设时钟: PCLK是外围时钟信号,它的输出频率等于晶体
或EFI输入频率除以6 ,并具有50 %的占空比。 PCLK的频率是不受
在SLO / FST输入的状态。
振荡器输出:振荡器是内部振荡器电路的输出。其频率等于
该晶体振荡电路。 OSC是不受SLO / FST输入的状态。
当HS- 82C85RH在晶振模式(F / C低)和一个停止命令发出后, OSC
输出将停止在高电平状态。当HS- 82C85RH在EFI模式( F / C高) ,振荡器
(如果操作)会继续发出停止命令时运行, OSC仍然有效。
RESET IN : RES是其用于产生复位的低电平有效信号。该HS- 82C85RH提供
施密特触发器输入,使得一个RC连接可用于建立适当的电复位
持续时间。 RES启动晶体振荡器的操作。
RESET :复位是用来重置HS- 80C86RH处理器的高有效的信号。其时序
特性由RES确定。 RESET保证是高了至少16 CLK的
后RES的上升沿脉冲。
时钟同步: CSYNC是一个高电平有效信号,它允许多个HS- 82C85RHs到
被同步,以提供多个同相的时钟信号。当CSYNC为高电平时,内部计数器
复位和力量CLK , CLK50和PCLK为高状态。当CSYNC为低电平时,内部
计数器开始计数和CLK , CLK50和PCLK输出有效。 CSYNC必须
外部同步到EFI 。
地址使能: AEN为低电平信号。 AEN用来限定其各自的总线就绪
信号( RDY1和RDY2 ) 。 AEN1验证RDY1而AEN2验证RDY2 。两个AEN信号输入是
有用的系统配置,其允许处理器访问两个多主机系统总线。
BUS READY : (传输完成) 。 RDY为高电平有效信号,则表明从设备
位于该数据已经被接收,或者是可用的系统数据总线上。 RDY1是AEN1资格
而RDY2是AEN2合格。
READY同步选择:是异步输入定义的同步模式
READY(就绪)的逻辑。当ASYNC为低电平时,设置就绪同步的两个阶段。当
async为开路或提供READY同步高一个阶段。
准备:准备是用于告知HS- 80C86RH ,它可以订立高电平信号
未决的数据传输。
+ 5V电源
CLK
8
O
CLK50
10
O
PCLK
2
O
OSC
18
O
水库
17
I
RESET
16
O
CSYNC
1
I
AEN1
AEN2
RDY1
RDY2
ASYNC
3
7
4
6
21
I
I
I
I
I
准备
GND
V
DD
5
9
24
O
I
I
3
HS-82C85RH
工作原理图
RES ( 17 )
重新开始
逻辑
复位脉冲
空调
逻辑
重新开始
(16 )复位
开始(11)
CSYNC (1)
SYNC
逻辑
SYNC
时钟
逻辑
(
÷
3)
( 8 ) CLK
SLO / FST ( 12 )
F / C ( 19 )
电喷(20)
X2 (22)
X1 (23)
S2 / STOP ( 15 )
S1 (14)
的SO (13)
RDY1 (4)
AEN1 (3)
AEN2 (7)
RDY2 ( 6 )
ASYNC ( 21 )
准备
SELECT
停止
逻辑
停止
振荡器
频率
SELECT
OSC
速度选择
÷
256或
÷
1
OSC
外设
时钟
(
÷
6)
(10) CLK50
SELECTED OSC
(2)的PCLK
( 18 ) OSC
准备
SYNC
(24) V
DD
(9) GND
(5 )准备好
AC测试电路
V
DD
R(注1,2 )
从输出
被测
C
L
(注4 )
注意事项:
1, R = 370Ω ,在V = 2.25 CLK和CLK50输出。
2. R = 494Ω ,在V = 2.87为所有其它输出。
3. C
L
= 50pF的。
4. C
L
包括探头和夹具电容。
4
HS-82C85RH
波形
t
ELEL
EFI我
t
ELEH
t
EHEL
OSC
t
OHCL
t
OHCH
CLK
t
CHCl 3
t
CH1CH2
t
CLCH
t
CLCL
t
CLC50L
CLK50
t
5CHCL
T
CLPH
PCLK
t
YHEH
t
EHYL
CSYNC我
t
YHYL
t
PHPL
t
PLPH
t
CLPL
t
5CLCH
3.5V
1.0V
t
CL2CL1
t
OLCH
CLK和CLK50
图1波形钟表
注:所有定时测量均在1.5V制成,除非另有说明。
CLK
t
CLR1X
t
R1VCH
RDY1 , 2
t
A1VR1V
AEN1 , 2
t
CLR1X
t
R1VCL
t
AYVCL
ASYNC
t
CLAYX
准备
t
RYHCH
t
CLA1X
t
RYLCL
图2.波形READY信号(异步设备)
5
HS-82C85RH
数据表
2007年4月20日
FN3044.3
抗辐射CMOS静态时钟
控制器/发电机
Intersil的HS- 82C85RH是一个高性能,辐射
加固的CMOS时钟控制器/发生器设计
利用辐射支撑系统硬化静态CMOS
微处理器如HS- 80C86RH 。该
HS- 82C85RH包含一个晶体控制的振荡器,复位
脉冲调节,暂停/重新启动逻辑,并且除以256
电路。这些功能提供了阻止的手段
系统时钟停止时钟振荡器,或在运行系统
低频率( CLK / 256 ) ,静态系统提高控制
在功耗,使系统停机
外部压力时期。
静态CMOS电路设计,确保低操作功率和
允许从外部频率源操作
DC至15MHz的。晶控操作15MHz的是
保证与使用平行,基本模式
水晶和两个小负载电容。输出
保证与CMOS和TTL兼容
特定连接的阳离子。 Intersil的硬科幻场CMOS制程
结果在性能等于或大于现有
耐辐射产品的功率的一小部分。
特定网络阳离子抗辐射QML设备进行控制
由美国国防供应中心在哥伦布( DSCC ) 。该
订货时这里列出SMD号码必须使用。
详细的电气特定网络连接的阳离子为这些设备是
载于SMD 5962-95820 。 “热链接”提供
我们的网页上下载。
http://www.intersil.com/military/
特点
电筛选,以SMD # 5962-95820
QML每个合格MIL -PRF- 38535的要求
抗辐射
- 总剂量。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 100拉德(SI )(最大)
- 瞬态心烦意乱。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.>10
8
RAD (SI ) / S
- 闭锁免费EPI -CMOS
极低功耗
引脚兼容NMOS 8285和Intersil的82C85
生成系统时钟,用于微处理器和
外设
完整的控制系统时钟的操作非常
低压系统电源
- 停止振荡器
- 停止时钟
- 低频(SLO )模式
- 全速运行
DC至15MHz的操作(直流到5MHz的系统时钟)
同时产生50 %和33 %占空比的时钟
(同步)
使用或者平行模式晶体电路或外部
频率源
硬化现场,自对准,结隔离CMOS
过程
单5V电源
军用温度范围。 。 。 。 。 。 。 。 。 。 。 -55 ° C至+ 125°C
订购信息
订购数量
5962R9582001VJC
5962R9582001VXC
5962R9582001QJC
5962R9582001QXC
国内
MKT 。 NUMBER
HS1-82C85RH-Q
HS9-82C85RH-Q
HS1-82C85RH-8
HS9-82C85RH-8
最热
Q 5962R95 82001VJC
Q 5962R95 82001VXC
Q 5962R95 82001VJC
Q 5962R95 82001VXC
TEMP 。 RANGE
(°C)
-55到+125
-55到+125
-55到+125
-55到+125
24 Ld的SBDIP
24 Ld的扁平
24 Ld的SBDIP
24 Ld的扁平
PKG 。 DWG 。 #
D24.6
K24.A
D24.6
K24.A
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或1-888-468-3774
|
Intersil公司(和设计)是Intersil Americas Inc.公司的注册商标。
版权所有Intersil公司美洲2000 , 2007.版权所有
提及的所有其他商标均为其各自所有者的财产。
HS-82C85RH
引脚配置
24引脚陶瓷双列直插式
金属密封封装( SBDIP )
MIL- STD- 1835 CDIP2 - T24
顶视图
CSYNC 1
PCLK 2
AEN1 3
RDY1 4
READY 5
6 RDY2
AEN2 7
CLK 8
9 GND
CLK50 10
START 11
SLO / FST 12
24 V
DD
23 X1
22 X2
21 ASYNC
20 EFI
19 F / C
18 OSC
17 RES
16复位
15 S2 / STOP
14 S1
13 S0
24引脚陶瓷 - 金属密封
FLATPACK包装( FLATPACK )
MIL- STD- 1835 CDFP4 - F24
顶视图
CSYNC
PCLK
AEN1
RDY1
准备
RDY2
AEN2
CLK
GND
CLK50
开始
SLO / FST
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
V
DD
X1
X2
ASYNC
EFI
F / C
OSC
水库
RESET
S2/STOP
S1
S0
引脚说明
X1
X2
EFI
23
22
20
TYPE
I
O
I
描述
晶体连接: X1和X2是晶体振荡器连接。晶振的频率必须
是3倍的最大期望处理器的时钟频率。 X 1是振荡电路的输入和X2
是振荡器电路的输出。
外部频率IN:当F / C为高电平时, CLK从EFI输入信号产生。该输入
信号应该是一个方波, 3倍于最大期望的CLK输出的频率
频率。
频率/ CRYSTAL选择: F / C或者选择晶振或EFI输入作为主
频率源。当F / C为低时, HS- 82C85RH时钟由晶体振荡器
电路。当F / C为高电平时, CLK从EFI输入产生。 F / C不能被动态地切换
在正常操作期间。
经过适当的启动由低到高的转变将重新启动CLK , CLK50和PCLK输出
重新启动程序完成。
当在晶振模式(F / C低)与停止振荡器,振荡器将被重新启动时,
启动命令被接收。在CLK , CLK50和PCLK输出将振荡器的输入信号后启动
( X1 )达到施密特触发器输入阈值和一个8K的内部计数器达到最终计。如果F / C
为高( EFI模式) , CLK , CLK50和PCLK将在3个EFI周期重新启动后,开始被认可。
在HS- 82C85RH将重新启动以相同的模式(SLO / FST)在它停止。高层次上的START
禁用STOP模式。
S2 /停止, S1,S0是用来阻止在HS- 82C85RH时钟输出端(CLK , CLK50 , PCLK )和采样
由CLK的上升沿。 CLK , CLK50和PCLK是由S2 / STOP ,停止S1 , S0的是LHH
国家在CLK的由低到高的转变。这LHH国家必须遵循一个被动的状态, HHH发生在
先前由低到高的CLK的过渡。 CLK及CLK50停在高状态。 PCLK停止在它的电流
状态(高或低) 。
当在晶振模式(F / C)低,停止命令发出,则HS- 82C85RH振荡器将被关闭
随着CLK, CLK50和PCLK输出。当在EFI模式下,只有在CLK , CLK50和PCLK
输出将被中止。振荡电路是否运行,将继续运行。振荡器和/或时钟
通过START输入信号变真(高电平)或复位输入(RES)变为低电平启动。
F / C
19
I
开始
11
I
S0
S1
S2/STOP
13
14
15
I
I
I
2
FN3044.3
2007年4月20日
HS-82C85RH
引脚说明
SLO / FST
12
(续)
TYPE
I
描述
SLO / FST是电平触发输入。高电平时, CLK和CLK50输出的最大运行
频率(晶体或EFI频率除以3 ) 。低电平时, CLK和CLK50频率等于
晶体或EFI频率768 SLO / FST模式的变化分为内部同步
消除对CLK和CLK50毛刺。启动和停止振荡器的控制或EFI可用
无论是在慢或快频率模式。
该SLO / FST输入必须保持为低电平至少195 OSC / EFI时钟周期,然后才能被识别。
这消除了可能由故障或噪声瞬变引起不希望的频率的变化。该
SLO / FST输入必须保持高电平至少6 OSC / EFI时钟脉冲,以保证过渡到FAST
模式的操作。
处理器时钟: CLK为所使用的HS- 80C86RH处理器和其它的时钟输出
外围设备。当SLO / FST是高时,CLK具有输出频率,它等于该晶体或
EFI输入频率除以3 。当SLO / FST是低时,CLK具有输出频率,它等于
到晶体或EFI输入频率除以768的CLK具有33 %的占空比。
50%占空比时钟: CLK50是具有50%占空比的辅助时钟和同步到
CLK的下降沿。当SLO / FST高, CLK50具有输出频率,它等于该
晶体或EFI输入频率除以3时的SLO / FST低, CLK50具有输出频率等于
到晶体或EFI输入频率由768分。
外设时钟: PCLK是外围时钟信号,它的输出频率等于晶体
或EFI输入频率除以6 ,并具有50 %的占空比。 PCLK的频率是不受
在SLO / FST输入的状态。
振荡器输出:振荡器是内部振荡器电路的输出。其频率等于
的晶体振荡电路。 OSC是不受SLO / FST输入的状态。
当HS- 82C85RH在晶振模式(F / C低)和一个停止命令发出后, OSC
输出将停止在高电平状态。当HS- 82C85RH在EFI模式( F / C高) ,振荡器
(如果操作)会继续发出停止命令时运行, OSC仍然有效。
RESET IN : RES是其用于产生复位的低电平有效信号。该HS- 82C85RH提供
施密特触发器输入,使得一个RC连接可用于建立适当的电复位
持续时间。 RES启动晶体振荡器的操作。
RESET :复位是用来重置HS- 80C86RH处理器的高有效的信号。其时序
特性由RES确定。 RESET保证是高了至少16 CLK的
后RES的上升沿脉冲。
时钟同步: CSYNC是一个高电平有效信号,它允许多个HS- 82C85RHs到
被同步,以提供多个同相的时钟信号。当CSYNC为高电平时,内部计数器
复位和力量CLK , CLK50和PCLK为高状态。当CSYNC为低电平时,内部
计数器开始计数和CLK , CLK50和PCLK输出有效。 CSYNC必须
外部同步到EFI 。
地址使能: AEN为低电平信号。 AEN用来限定其各自的总线就绪
信号( RDY1和RDY2 ) 。 AEN1验证RDY1而AEN2验证RDY2 。两个AEN信号输入是
有用的系统配置,其允许处理器访问两个多主机系统总线。
BUS READY : (传输完成) 。 RDY为高电平有效信号,则表明从设备
位于该数据已经被接收,或者是可用的系统数据总线上。 RDY1是AEN1资格
而RDY2是AEN2合格。
READY同步选择:是异步输入定义的同步模式
READY(就绪)的逻辑。当ASYNC为低电平时,设置就绪同步的两个阶段。当
async为开路或提供READY同步高一个阶段。
准备:准备是用于告知HS- 80C86RH ,它可以订立高电平信号
未决的数据传输。
+ 5V电源
CLK
8
O
CLK50
10
O
PCLK
2
O
OSC
18
O
水库
17
I
RESET
16
O
CSYNC
1
I
AEN1
AEN2
RDY1
RDY2
ASYNC
3
7
4
6
21
I
I
I
I
I
准备
GND
V
DD
5
9
24
O
I
I
3
FN3044.3
2007年4月20日
HS-82C85RH
工作原理图
RES ( 17 )
重新开始
逻辑
复位脉冲
空调
逻辑
重新开始
(16 )复位
开始(11)
CSYNC (1)
SYNC
逻辑
SYNC
时钟
逻辑
(
÷
3)
( 8 ) CLK
SLO / FST ( 12 )
F / C ( 19 )
电喷(20)
X2 (22)
X1 (23)
S2 / STOP ( 15 )
S1 (14)
的SO (13)
RDY1 (4)
AEN1 (3)
AEN2 (7)
RDY2 ( 6 )
ASYNC ( 21 )
准备
SELECT
停止
逻辑
停止
振荡器
频率
SELECT
OSC
速度选择
÷
256或
÷
1
OSC
外设
时钟
(
÷
6)
(10) CLK50
SELECTED OSC
(2)的PCLK
( 18 ) OSC
准备
SYNC
(24) V
DD
(9) GND
(5 )准备好
AC测试电路
V
DD
R(注1,2 )
从输出
被测
C
L
(注4 )
注意事项:
1, R = 370Ω ,在V = 2.25 CLK和CLK50输出。
2. R = 494Ω ,在V = 2.87为所有其它输出。
3. C
L
= 50pF的。
4. C
L
包括探头和夹具电容。
4
FN3044.3
2007年4月20日
HS-82C85RH
波形
t
ELEL
EFI我
t
ELEH
t
EHEL
OSC
t
OHCL
t
OHCH
CLK
t
CHCl 3
t
CLCH
t
CLCL
t
CLC50L
CLK50
t
5CHCL
T
CLPH
PCLK
t
YHEH
CSYNC我
t
YHYL
t
EHYL
t
PHPL
t
PLPH
t
CLPL
t
5CLCH
3.5V
1.0V
t
CL2CL1
t
OLCH
CLK和CLK50
t
CH1CH2
图1波形钟表
注:所有定时测量均在1.5V制成,除非另有说明。
CLK
t
CLR1X
t
R1VCH
RDY1 , 2
t
A1VR1V
AEN1 , 2
t
CLA1X
t
CLR1X
t
R1VCL
t
AYVCL
ASYNC
t
CLAYX
准备
t
RYHCH
t
RYLCL
图2.波形READY信号(异步设备)
5
FN3044.3
2007年4月20日
查看更多HS-82C85RHPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    HS-82C85RH
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102/1202室
HS-82C85RH
√ 欧美㊣品
▲10/11+
10082
贴◆插
【dz37.com】实时报价有图&PDF
查询更多HS-82C85RH供应信息

深圳市碧威特网络技术有限公司
 复制成功!