HPC16083 HPC26083 HPC36083 HPC46083 HPC16003 HPC26003
HPC36003 HPC46003高性能微控制器
初步
1994年4月
HPC16083 HPC26083 HPC36083 HPC46083
HPC16003 HPC26003 HPC36003 HPC46003
高性能微控制器
概述
该HPC16083和HPC16003是成员
系列高性能微控制器的每个成员
家族具有相同核的CPU与一个唯一的存储器
和IO配置以适合特定应用的
HPC16083具有8K字节的片上ROM的HPC16003
没有片上ROM和用于与外部使用
直接存储器中,每个部件在制造全国的AD-
vanced microCMOS技术这一过程相结合
采用先进的架构提供了快速灵活的IO
控制高效率的数据处理和高速compu-
塔季翁
高性能计算设备在单一完整的微型计算机
所有的芯片计时系统内部逻辑ROM RAM和IO
被设置在芯片上,以产生一个具有成本效益的解决方案
用于高性能应用的片上功能,如
作为UART多达8个16位定时器有4个输入捕获寄存器
TER值向量中断看门狗
TM
逻辑和微型
WIRE PLUS
TM
提供系统集成的高水平
的能力,以处理多达64K字节的外部存储器
使得能够在强大的应用程序中使用的高性能计算typical-
由微处理器和昂贵的外围进行LY
芯片的术语'' HPC16083 '用于整个数据 -
片来指HPC16083和HPC16003设备非
少另有规定
该microCMOS过程导致非常低的漏电流
并且使得用户能够选择最佳变速动力
产品为他的系统的空闲和HALT模式提供
进一步活期储蓄的HPC可在68针
PLCC LDCC PGA和80引脚PQFP封装
HPC
TM
特点
Y
Y
Y
Y
Y
Y
Y
Y
HPC系列核心功能
16位架构字节和字
16位数据总线ALU和寄存器
64K字节的外部存储器直接寻址
在使用FAST 200纳秒的速度最快的指令
20 0 MHz时钟134 ns的30 MHz的
高代码效率的大多数指令都是单
字节
16× 16乘法和32 ×16鸿沟
八个向量中断来源
4个16位定时计数器有4个同步输出
看跌期权和看门狗逻辑
MICROWIRE PLUS串行I O接口
CMOS低功耗两种省电模式
空闲和暂停
UART全双工可编程波特率
四个额外的16位定时器计数器,脉宽
调制输出
四个输入捕捉寄存器
52个通用I O口线(内存映射)
8k的字节的ROM芯片256字节的RAM
可用无ROM版本( HPC16003 )
商用( 0℃至
a
70℃ ),工业(
b
40℃
a
85℃ ),汽车(
b
40℃
a
105℃ )和军事
(
b
55 ℃
a
125℃ )温度范围
对于需要更多的RAM和ROM看到的应用
HPC16064数据表
框图
( HPC16083与显示8K ROM)
TL DD 8801 - 1
系列32000 TapePak和TRI- STATE注册美国国家半导体公司的商标。
MOLE
TM
HPC
TM
COPS
TM
MICROWIRE PLUS
TM
和看门狗
TM
是美国国家半导体公司的商标。
UNIX是AT&T贝尔实验室的注册商标。
VAX
TM
是数字设备公司的商标。
IBM和PC AT是国际商业机器公司的注册商标
太阳是Sun Microsystems公司的注册商标。
在SunOS
TM
是Sun Microsystems公司的商标。
C
1995年全国半导体公司
TL DD 8801
RRD - B30M105印制在U S A
绝对最大额定值
如果是用于军事航空领域的专用设备是必需的
请向美国国家半导体销售
办公经销商咨询具体可用性和规格
总允许源或灌电流
存储温度范围
引线温度(焊接10秒)
百毫安
b
65℃,以
a
150 C
V
CC
相对于GND
所有其他引脚
b
0 5V至0V 7
(V
CC
a
0 5 ) V至( GND
b
0 5)V
300 C
记
绝对最大额定值指示超出限制
该设备损坏可能发生的直流和交流electri-
操作时, DE- CAL的规格没有保证
副在绝对最大额定值
DC电气特性
V
CC
e
5 0V
g
的10% ,除非另有指定的T
A
e
0 ℃
a
70℃下
HPC46083 HPC46003
b
40℃
a
85℃ HPC36083 HPC36003
b
40℃
a
105℃
HPC26083 HPC26003
b
55 ℃
a
125℃ HPC16083 HPC16003
符号
I
CC1
参数
电源电流
测试条件
V
CC
e
5 5V F
in
e
30兆赫(注1 )
V
CC
e
5 5V F
in
e
20兆赫(注1 )
V
CC
e
5 5V F
in
e
2 0兆赫(注1 )
I
CC2
待机模式下电流
V
CC
e
5 5V F
in
e
30兆赫(注1 )
V
CC
e
5 5V F
in
e
20兆赫(注1 )
V
CC
e
5 5V F
in
e
2 0兆赫(注1 )
I
CC3
停止模式电流
V
CC
e
5 5V F
in
e
0千赫(注1 )
V
CC
e
2 5V F
in
e
0千赫(注1 )
输入电压电平施密特触发输入复位NMI和WO和ALSO CKI
V
IH1
逻辑高
0 9 V
CC
V
IL1
逻辑低
输入电压,从而实现其他所有输入
V
IH2
逻辑高
V
IL2
I
LI1
I
LI2
I
LI3
C
I
C
IO
逻辑低
输入漏电流
输入漏电流
RDY HLD EXUI
输入漏电流
B12
输入电容
输入输出电容
V
IN
e
0和V
IN
e
V
CC
V
IN
e
0
RESET
e
0 V
IN
e
V
CC
(注2 )
(注2 )
I
OH
E B
10
mA
(注2 )
I
OH
e
10
mA
(注2 )
I
OH
E B
7毫安
I
OL
e
3毫安
I
OH
E B
1 6毫安(除WO )
I
OL
e
0 5毫安
I
OH
E B
6毫安
I
OL
e
1 6毫安
端口A B驱动器(A
0
– A
15
B
10
B
11
B
12
B
15
)使用时,
作为外部地址数据总线
RAM保持电压
三态泄漏电流
I
OH
E B
1毫安
I
OL
e
3毫安
(注3)
V
IN
e
0和V
IN
e
V
CC
25
24
04
V
CC
g
5
民
最大
65
47
10
50
30
1
200
50
单位
mA
mA
mA
mA
mA
mA
mA
mA
V
0 1 V
CC
V
V
0 2 V
CC
g
2
0 7 V
CC
V
mA
mA
mA
pF
pF
V
b
3
b
50
05
7
10
20
输出电压电平
V
OH1
逻辑高( CMOS)的
V
OL1
V
OH2
V
OL2
V
OH3
V
OL3
V
OH4
V
OL4
V
OH5
V
OL5
V
内存
I
OZ
逻辑低( CMOS)的
端口A和B驱动器CK2
(A
0
–A
15
B
10
B
11
B
12
B
15
)
其他端口引脚驱动WO(开
漏) (B
0
– B
9
B
13
B
14
P
0
–P
3
)
ST1和ST2驱动
V
CC
b
0 1
01
24
04
24
04
24
04
V
V
V
V
V
V
V
V
V
V
mA
注1
I
CC1
I
CC2
I
CC3
没有外部驱动器测得的(我
OH
我
OL
e
0 I
IH
我
IL
e
0) I
CC1
测量与RESET
e
V
SS
I
CC3
度用NMI
e
V
CC
长江基建带动V
IH1
和V
IL1
上升和下降时间小于10纳秒
注2
这是由设计保证,而不是测试
注3
试验持续时间为100毫秒
2
20兆赫
AC电气特性
(见注1和4
图1
THRU
图5
) V
CC
e
5 0V
g
的10% ,除非另有指定的T
A
e
0 ℃
a
70℃下
HPC46083 HPC46003
b
40℃
a
85℃ HPC36083 HPC36003
b
40℃
a
105℃ HPC26083 HPC26003
b
55 ℃
a
125℃ HPC16083 HPC16003
符号和公式
f
C
t
C1
e
1 f
C
t
CKIH
t
CKIL
t
C
e
2 f
C
t
等待
e
t
C
t
DC1C2R
t
DC1C2F
f
U
e
f
C
8
f
MW
计时器
参数
长江基建工作频率
CKI时钟周期
长江基建高时间
长江基建低电平时间
CPU定时周期
CPU等待状态周期
后CK2上升沿延迟
长江基建下降沿
CK2的延迟后下降沿
长江基建下降沿
外部UART时钟输入频率
外部MICROWIRE PLUS
时钟输入频率
外部定时器输入频率
脉冲宽度定时器输入
MICROWIRE设定时间主
SLAVE
MICROWIRE保持时间
主
SLAVE
100
100
20
20
50
50
150
115
110
200
160
116
116
10
10
100
0
5
60
35
70
40
10
20
70
民
2
50
22 5
22 5
100
100
0
0
最大
20
500
单位
兆赫
ns
ns
ns
ns
ns
ns
ns
兆赫
兆赫
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
(注6 )
(注2 )
(注2 )
记
钟
55
55
25
1 25
0 91
f
XIN
e
f
C
22
t
XIN
e
t
C
t
UWS
微丝
PLUS
t
UWH
t
UWV
t
卖
e
t
C
a
40
t
HWP
e
t
C
a
10
t
HAE
e
t
C
a
100
t
民政
e
t
C
a
85
t
BF
e
t
C
a
66
t
BE
e
t
C
a
66
t
无人机
t
UAH
t
乡郊小工程
MICROWIRE输出有效时间主
SLAVE
HLD下降沿ALE上升沿之前
HLD脉冲宽度
HLDA HLD下降沿后下降沿
HLD上升沿之后HLDA上升沿
HLDA下降沿后总线浮动
公交HLDA上升沿后启用
地址建立时间为URD的下降沿
地址保持时间从URD的上升沿
URD脉冲宽度
URD下降沿将数据输出有效
瑞星URD的边沿到数据输出无效
RDRDY延迟从URD的上升沿
UWR脉冲宽度
输入数据有效UWR的上升沿之前
UWR的上升沿后输入数据保持
WRRDY延迟从UWR的上升沿
外部保持
(注3)
(注5 )
(注5 )
UPI时间
t
OE
t
OD
t
DRDY
t
WDW
t
UDS
t
UDH
t
A
这个最高频率可达到提供,该外部波特时钟具有占空比,使得高段包括CK2的两(2)下降沿
时钟
3
20兆赫
AC电气特性
(见注1和4
图1
THRU
图5
) V
CC
e
5 0V
g
的10% ,除非另有指定的T
A
e
0 ℃
a
70℃下
HPC46083 HPC46003
b
40℃
a
85℃ HPC36083 HPC36003
b
40℃
a
105℃ HPC26083 HPC26003
b
55 ℃
a
125℃ HPC16083 HPC16003 (续)
符号和公式
t
DC1ALER
t
DC1ALEF
地址周期
t
DC2ALER
e
t
DC2ALEF
e
t
LL
e
t
ST
e
t
VP
e
t
ARR
e
tC
a
20
tC
a
20
参数
延迟从瑞星CKI
边到ALE上升沿
延迟从瑞星CKI
边到ALE下降沿
从CK2上升延迟
边到ALE上升沿
从CK2上升延迟
边到ALE上升沿
ALE脉冲宽度
地址有效的设置
ALE的下降沿之前
地址有效的保持
ALE的下降沿后
ALE下降沿到RD下降沿
经过有效数据输入
地址输出有效
经过有效数据输入
RD下降沿
RD脉冲宽度
数据输入有效保持
RD上升沿之后
总线RD上升沿之后启用
ALE的下降沿到
WR下降沿
WR脉冲宽度
数据输出有效之前
WR上升沿
数据有效后举行
WR上升沿
ALE的下降沿
到RDY的下降沿
RDY脉冲宽度
民
0
0
最大
35
35
45
45
单位
ns
ns
ns
ns
ns
ns
ns
ns
记
(注1 2 )
(注1 2 )
(注2 )
(注2 )
t
C
b
9
t
C
b
7
t
C
b
5
t
C
b
5
41
18
20
20
145
95
140
0
85
45
160
145
20
75
100
60
t
加
e
t
C
a
WS
b
55
读周期
t
RD
e
t
RW
e
t
DR
e
t
C
a
WS
b
65
t
C
a
WS
b
10
t
C
b
15
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
(注6 )
t
RDA
e
t
C
b
15
t
ARW
e
写周期
t
WW
e
t
V
e
t
HW
e
准备
输入
t
DAR
e
t
RWP
e
t
C
t
C
b
5
t
C
a
WS
b
15
t
C
a
WS
b
5
t
C
b
5
t
C
a
WS
b
50
记
C
L
e
40 pF的
注1
这些AC特性都保证与具有上CKI外部时钟驱动占空比为50%和小于15 pF负载上的CKO与上升和下降
时间(T
CKIR
和T
CKIL
)上CKI输入小于2 5纳秒
注2
不要用这些参数设计,除非长江基建驱动以积极的信号,如果使用的是无源晶振电路的稳定性,如果既不能保证
CKI或CKO被连接到任何外部逻辑比晶体电路的无源元件等
注3
t
HAE
是只具备病例有HLD下降沿发生在它目前的CPU周期内执行被接受的最晚时间。如果HLD下降
边缘发生后吨
HAE
只要( 3吨
C
a
4WS
a
72 t
C
a
100 ),这取决于以下CPU的指令周期的等待状态,并准备投入可能发生
注4
WS (T
等待
) x的预编程的等待状态(数)的最小和最大值的计算,在最大工作频率吨
C
e
20 MHz的
一个等待编程
注5
由于仿真限制
实际的限制会更好
注6
这是由设计保证,而不是测试
4
30兆赫
AC电气特性
(续)
(见注1和4
图1
THRU
图5
) V
CC
e
5 0V
g
的10% ,除非另有指定的T
A
e
0 ℃
a
70℃下
HPC46083 HPC46003
b
40℃
a
85℃ HPC36083 HPC36003
b
40℃
a
105℃ HPC26083 HPC26003
b
55 ℃
a
125℃ HPC16083 HPC16003
符号和公式
f
C
t
C1
e
1 f
C
t
CKIH
t
CKIL
t
C
e
2 f
C
t
等待
e
t
C
t
DC1C2R
t
DC1C2F
f
U
e
f
C
8
f
MW
计时器
参数
长江基建工作频率
CKI时钟周期
长江基建高时间
长江基建低电平时间
CPU定时周期
CPU等待沙爹期
后CK2上升沿延迟
长江基建下降沿
CK2的延迟后下降沿
长江基建下降沿
外部UART时钟输入频率
外部MICROWIRE PLUS
时钟输入频率
外部定时器输入频率
脉冲宽度定时器输入
MICROWIRE设定时间主
SLAVE
MICROWIRE保持时间主
SLAVE
MICROWIRE输出有效时间主
SLAVE
HLD下降沿ALE上升沿之前
HLD脉冲宽度
HLDA HLD下降沿后下降沿
HLD上升沿之后HLDA上升沿
HLDA下降沿后总线浮动
公交HLDA上升沿后启用
地址建立时间为URD的下降沿
地址保持时间从URD的上升沿
URD脉冲宽度
URD下降沿将数据输出有效
瑞星URD边缘到
输出数据无效
RDRDY延迟从URD的上升沿
UWR脉冲宽度
输入数据有效UWR的上升沿之前
UWR的上升沿后输入数据保持
WRRDY延迟从UWR的上升沿
40
10
15
70
90
76
151
135
99
99
10
10
100
0
5
60
35
70
66
100
20
20
50
50
150
民
2
33
15
16 6
66
66
0
0
最大
30
500
单位
兆赫
ns
ns
ns
ns
ns
ns
ns
兆赫
兆赫
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
(注6 )
(注2 )
(注2 )
记
钟
55
55
3 75
1 875
1 364
f
XIN
e
f
C
22
t
XIN
e
t
C
t
UWS
微丝
PLUS
外部保持
t
UWH
t
UWV
t
卖
e
t
C
a
40
t
HWP
e
t
C
a
10
t
HAE
e
t
C
a
85
t
民政
e
t
C
a
85
t
BF
e
t
C
a
66
t
BE
e
t
C
a
66
t
无人机
t
UAH
t
乡郊小工程
(注3)
(注5 )
(注5 )
UPI时间
t
OE
t
OD
t
DRDY
t
WDW
t
UDS
t
UDH
t
A
这个最高频率可达到提供,该外部波特时钟具有占空比,使得高段包括CK2的两(2)下降沿
时钟
5
HPC16083 HPC26083 HPC36083 HPC46083 HPC16003 HPC26003
HPC36003 HPC46003高性能微控制器
初步
1994年4月
HPC16083 HPC26083 HPC36083 HPC46083
HPC16003 HPC26003 HPC36003 HPC46003
高性能微控制器
概述
该HPC16083和HPC16003是成员
系列高性能微控制器的每个成员
家族具有相同核的CPU与一个唯一的存储器
和IO配置以适合特定应用的
HPC16083具有8K字节的片上ROM的HPC16003
没有片上ROM和用于与外部使用
直接存储器中,每个部件在制造全国的AD-
vanced microCMOS技术这一过程相结合
采用先进的架构提供了快速灵活的IO
控制高效率的数据处理和高速compu-
塔季翁
高性能计算设备在单一完整的微型计算机
所有的芯片计时系统内部逻辑ROM RAM和IO
被设置在芯片上,以产生一个具有成本效益的解决方案
用于高性能应用的片上功能,如
作为UART多达8个16位定时器有4个输入捕获寄存器
TER值向量中断看门狗
TM
逻辑和微型
WIRE PLUS
TM
提供系统集成的高水平
的能力,以处理多达64K字节的外部存储器
使得能够在强大的应用程序中使用的高性能计算typical-
由微处理器和昂贵的外围进行LY
芯片的术语'' HPC16083 '用于整个数据 -
片来指HPC16083和HPC16003设备非
少另有规定
该microCMOS过程导致非常低的漏电流
并且使得用户能够选择最佳变速动力
产品为他的系统的空闲和HALT模式提供
进一步活期储蓄的HPC可在68针
PLCC LDCC PGA和80引脚PQFP封装
HPC
TM
特点
Y
Y
Y
Y
Y
Y
Y
Y
HPC系列核心功能
16位架构字节和字
16位数据总线ALU和寄存器
64K字节的外部存储器直接寻址
在使用FAST 200纳秒的速度最快的指令
20 0 MHz时钟134 ns的30 MHz的
高代码效率的大多数指令都是单
字节
16× 16乘法和32 ×16鸿沟
八个向量中断来源
4个16位定时计数器有4个同步输出
看跌期权和看门狗逻辑
MICROWIRE PLUS串行I O接口
CMOS低功耗两种省电模式
空闲和暂停
UART全双工可编程波特率
四个额外的16位定时器计数器,脉宽
调制输出
四个输入捕捉寄存器
52个通用I O口线(内存映射)
8k的字节的ROM芯片256字节的RAM
可用无ROM版本( HPC16003 )
商用( 0℃至
a
70℃ ),工业(
b
40℃
a
85℃ ),汽车(
b
40℃
a
105℃ )和军事
(
b
55 ℃
a
125℃ )温度范围
对于需要更多的RAM和ROM看到的应用
HPC16064数据表
框图
( HPC16083与显示8K ROM)
TL DD 8801 - 1
系列32000 TapePak和TRI- STATE注册美国国家半导体公司的商标。
MOLE
TM
HPC
TM
COPS
TM
MICROWIRE PLUS
TM
和看门狗
TM
是美国国家半导体公司的商标。
UNIX是AT&T贝尔实验室的注册商标。
VAX
TM
是数字设备公司的商标。
IBM和PC AT是国际商业机器公司的注册商标
太阳是Sun Microsystems公司的注册商标。
在SunOS
TM
是Sun Microsystems公司的商标。
C
1995年全国半导体公司
TL DD 8801
RRD - B30M105印制在U S A
绝对最大额定值
如果是用于军事航空领域的专用设备是必需的
请向美国国家半导体销售
办公经销商咨询具体可用性和规格
总允许源或灌电流
存储温度范围
引线温度(焊接10秒)
百毫安
b
65℃,以
a
150 C
V
CC
相对于GND
所有其他引脚
b
0 5V至0V 7
(V
CC
a
0 5 ) V至( GND
b
0 5)V
300 C
记
绝对最大额定值指示超出限制
该设备损坏可能发生的直流和交流electri-
操作时, DE- CAL的规格没有保证
副在绝对最大额定值
DC电气特性
V
CC
e
5 0V
g
的10% ,除非另有指定的T
A
e
0 ℃
a
70℃下
HPC46083 HPC46003
b
40℃
a
85℃ HPC36083 HPC36003
b
40℃
a
105℃
HPC26083 HPC26003
b
55 ℃
a
125℃ HPC16083 HPC16003
符号
I
CC1
参数
电源电流
测试条件
V
CC
e
5 5V F
in
e
30兆赫(注1 )
V
CC
e
5 5V F
in
e
20兆赫(注1 )
V
CC
e
5 5V F
in
e
2 0兆赫(注1 )
I
CC2
待机模式下电流
V
CC
e
5 5V F
in
e
30兆赫(注1 )
V
CC
e
5 5V F
in
e
20兆赫(注1 )
V
CC
e
5 5V F
in
e
2 0兆赫(注1 )
I
CC3
停止模式电流
V
CC
e
5 5V F
in
e
0千赫(注1 )
V
CC
e
2 5V F
in
e
0千赫(注1 )
输入电压电平施密特触发输入复位NMI和WO和ALSO CKI
V
IH1
逻辑高
0 9 V
CC
V
IL1
逻辑低
输入电压,从而实现其他所有输入
V
IH2
逻辑高
V
IL2
I
LI1
I
LI2
I
LI3
C
I
C
IO
逻辑低
输入漏电流
输入漏电流
RDY HLD EXUI
输入漏电流
B12
输入电容
输入输出电容
V
IN
e
0和V
IN
e
V
CC
V
IN
e
0
RESET
e
0 V
IN
e
V
CC
(注2 )
(注2 )
I
OH
E B
10
mA
(注2 )
I
OH
e
10
mA
(注2 )
I
OH
E B
7毫安
I
OL
e
3毫安
I
OH
E B
1 6毫安(除WO )
I
OL
e
0 5毫安
I
OH
E B
6毫安
I
OL
e
1 6毫安
端口A B驱动器(A
0
– A
15
B
10
B
11
B
12
B
15
)使用时,
作为外部地址数据总线
RAM保持电压
三态泄漏电流
I
OH
E B
1毫安
I
OL
e
3毫安
(注3)
V
IN
e
0和V
IN
e
V
CC
25
24
04
V
CC
g
5
民
最大
65
47
10
50
30
1
200
50
单位
mA
mA
mA
mA
mA
mA
mA
mA
V
0 1 V
CC
V
V
0 2 V
CC
g
2
0 7 V
CC
V
mA
mA
mA
pF
pF
V
b
3
b
50
05
7
10
20
输出电压电平
V
OH1
逻辑高( CMOS)的
V
OL1
V
OH2
V
OL2
V
OH3
V
OL3
V
OH4
V
OL4
V
OH5
V
OL5
V
内存
I
OZ
逻辑低( CMOS)的
端口A和B驱动器CK2
(A
0
–A
15
B
10
B
11
B
12
B
15
)
其他端口引脚驱动WO(开
漏) (B
0
– B
9
B
13
B
14
P
0
–P
3
)
ST1和ST2驱动
V
CC
b
0 1
01
24
04
24
04
24
04
V
V
V
V
V
V
V
V
V
V
mA
注1
I
CC1
I
CC2
I
CC3
没有外部驱动器测得的(我
OH
我
OL
e
0 I
IH
我
IL
e
0) I
CC1
测量与RESET
e
V
SS
I
CC3
度用NMI
e
V
CC
长江基建带动V
IH1
和V
IL1
上升和下降时间小于10纳秒
注2
这是由设计保证,而不是测试
注3
试验持续时间为100毫秒
2
20兆赫
AC电气特性
(见注1和4
图1
THRU
图5
) V
CC
e
5 0V
g
的10% ,除非另有指定的T
A
e
0 ℃
a
70℃下
HPC46083 HPC46003
b
40℃
a
85℃ HPC36083 HPC36003
b
40℃
a
105℃ HPC26083 HPC26003
b
55 ℃
a
125℃ HPC16083 HPC16003
符号和公式
f
C
t
C1
e
1 f
C
t
CKIH
t
CKIL
t
C
e
2 f
C
t
等待
e
t
C
t
DC1C2R
t
DC1C2F
f
U
e
f
C
8
f
MW
计时器
参数
长江基建工作频率
CKI时钟周期
长江基建高时间
长江基建低电平时间
CPU定时周期
CPU等待状态周期
后CK2上升沿延迟
长江基建下降沿
CK2的延迟后下降沿
长江基建下降沿
外部UART时钟输入频率
外部MICROWIRE PLUS
时钟输入频率
外部定时器输入频率
脉冲宽度定时器输入
MICROWIRE设定时间主
SLAVE
MICROWIRE保持时间
主
SLAVE
100
100
20
20
50
50
150
115
110
200
160
116
116
10
10
100
0
5
60
35
70
40
10
20
70
民
2
50
22 5
22 5
100
100
0
0
最大
20
500
单位
兆赫
ns
ns
ns
ns
ns
ns
ns
兆赫
兆赫
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
(注6 )
(注2 )
(注2 )
记
钟
55
55
25
1 25
0 91
f
XIN
e
f
C
22
t
XIN
e
t
C
t
UWS
微丝
PLUS
t
UWH
t
UWV
t
卖
e
t
C
a
40
t
HWP
e
t
C
a
10
t
HAE
e
t
C
a
100
t
民政
e
t
C
a
85
t
BF
e
t
C
a
66
t
BE
e
t
C
a
66
t
无人机
t
UAH
t
乡郊小工程
MICROWIRE输出有效时间主
SLAVE
HLD下降沿ALE上升沿之前
HLD脉冲宽度
HLDA HLD下降沿后下降沿
HLD上升沿之后HLDA上升沿
HLDA下降沿后总线浮动
公交HLDA上升沿后启用
地址建立时间为URD的下降沿
地址保持时间从URD的上升沿
URD脉冲宽度
URD下降沿将数据输出有效
瑞星URD的边沿到数据输出无效
RDRDY延迟从URD的上升沿
UWR脉冲宽度
输入数据有效UWR的上升沿之前
UWR的上升沿后输入数据保持
WRRDY延迟从UWR的上升沿
外部保持
(注3)
(注5 )
(注5 )
UPI时间
t
OE
t
OD
t
DRDY
t
WDW
t
UDS
t
UDH
t
A
这个最高频率可达到提供,该外部波特时钟具有占空比,使得高段包括CK2的两(2)下降沿
时钟
3
20兆赫
AC电气特性
(见注1和4
图1
THRU
图5
) V
CC
e
5 0V
g
的10% ,除非另有指定的T
A
e
0 ℃
a
70℃下
HPC46083 HPC46003
b
40℃
a
85℃ HPC36083 HPC36003
b
40℃
a
105℃ HPC26083 HPC26003
b
55 ℃
a
125℃ HPC16083 HPC16003 (续)
符号和公式
t
DC1ALER
t
DC1ALEF
地址周期
t
DC2ALER
e
t
DC2ALEF
e
t
LL
e
t
ST
e
t
VP
e
t
ARR
e
tC
a
20
tC
a
20
参数
延迟从瑞星CKI
边到ALE上升沿
延迟从瑞星CKI
边到ALE下降沿
从CK2上升延迟
边到ALE上升沿
从CK2上升延迟
边到ALE上升沿
ALE脉冲宽度
地址有效的设置
ALE的下降沿之前
地址有效的保持
ALE的下降沿后
ALE下降沿到RD下降沿
经过有效数据输入
地址输出有效
经过有效数据输入
RD下降沿
RD脉冲宽度
数据输入有效保持
RD上升沿之后
总线RD上升沿之后启用
ALE的下降沿到
WR下降沿
WR脉冲宽度
数据输出有效之前
WR上升沿
数据有效后举行
WR上升沿
ALE的下降沿
到RDY的下降沿
RDY脉冲宽度
民
0
0
最大
35
35
45
45
单位
ns
ns
ns
ns
ns
ns
ns
ns
记
(注1 2 )
(注1 2 )
(注2 )
(注2 )
t
C
b
9
t
C
b
7
t
C
b
5
t
C
b
5
41
18
20
20
145
95
140
0
85
45
160
145
20
75
100
60
t
加
e
t
C
a
WS
b
55
读周期
t
RD
e
t
RW
e
t
DR
e
t
C
a
WS
b
65
t
C
a
WS
b
10
t
C
b
15
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
(注6 )
t
RDA
e
t
C
b
15
t
ARW
e
写周期
t
WW
e
t
V
e
t
HW
e
准备
输入
t
DAR
e
t
RWP
e
t
C
t
C
b
5
t
C
a
WS
b
15
t
C
a
WS
b
5
t
C
b
5
t
C
a
WS
b
50
记
C
L
e
40 pF的
注1
这些AC特性都保证与具有上CKI外部时钟驱动占空比为50%和小于15 pF负载上的CKO与上升和下降
时间(T
CKIR
和T
CKIL
)上CKI输入小于2 5纳秒
注2
不要用这些参数设计,除非长江基建驱动以积极的信号,如果使用的是无源晶振电路的稳定性,如果既不能保证
CKI或CKO被连接到任何外部逻辑比晶体电路的无源元件等
注3
t
HAE
是只具备病例有HLD下降沿发生在它目前的CPU周期内执行被接受的最晚时间。如果HLD下降
边缘发生后吨
HAE
只要( 3吨
C
a
4WS
a
72 t
C
a
100 ),这取决于以下CPU的指令周期的等待状态,并准备投入可能发生
注4
WS (T
等待
) x的预编程的等待状态(数)的最小和最大值的计算,在最大工作频率吨
C
e
20 MHz的
一个等待编程
注5
由于仿真限制
实际的限制会更好
注6
这是由设计保证,而不是测试
4
30兆赫
AC电气特性
(续)
(见注1和4
图1
THRU
图5
) V
CC
e
5 0V
g
的10% ,除非另有指定的T
A
e
0 ℃
a
70℃下
HPC46083 HPC46003
b
40℃
a
85℃ HPC36083 HPC36003
b
40℃
a
105℃ HPC26083 HPC26003
b
55 ℃
a
125℃ HPC16083 HPC16003
符号和公式
f
C
t
C1
e
1 f
C
t
CKIH
t
CKIL
t
C
e
2 f
C
t
等待
e
t
C
t
DC1C2R
t
DC1C2F
f
U
e
f
C
8
f
MW
计时器
参数
长江基建工作频率
CKI时钟周期
长江基建高时间
长江基建低电平时间
CPU定时周期
CPU等待沙爹期
后CK2上升沿延迟
长江基建下降沿
CK2的延迟后下降沿
长江基建下降沿
外部UART时钟输入频率
外部MICROWIRE PLUS
时钟输入频率
外部定时器输入频率
脉冲宽度定时器输入
MICROWIRE设定时间主
SLAVE
MICROWIRE保持时间主
SLAVE
MICROWIRE输出有效时间主
SLAVE
HLD下降沿ALE上升沿之前
HLD脉冲宽度
HLDA HLD下降沿后下降沿
HLD上升沿之后HLDA上升沿
HLDA下降沿后总线浮动
公交HLDA上升沿后启用
地址建立时间为URD的下降沿
地址保持时间从URD的上升沿
URD脉冲宽度
URD下降沿将数据输出有效
瑞星URD边缘到
输出数据无效
RDRDY延迟从URD的上升沿
UWR脉冲宽度
输入数据有效UWR的上升沿之前
UWR的上升沿后输入数据保持
WRRDY延迟从UWR的上升沿
40
10
15
70
90
76
151
135
99
99
10
10
100
0
5
60
35
70
66
100
20
20
50
50
150
民
2
33
15
16 6
66
66
0
0
最大
30
500
单位
兆赫
ns
ns
ns
ns
ns
ns
ns
兆赫
兆赫
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
(注6 )
(注2 )
(注2 )
记
钟
55
55
3 75
1 875
1 364
f
XIN
e
f
C
22
t
XIN
e
t
C
t
UWS
微丝
PLUS
外部保持
t
UWH
t
UWV
t
卖
e
t
C
a
40
t
HWP
e
t
C
a
10
t
HAE
e
t
C
a
85
t
民政
e
t
C
a
85
t
BF
e
t
C
a
66
t
BE
e
t
C
a
66
t
无人机
t
UAH
t
乡郊小工程
(注3)
(注5 )
(注5 )
UPI时间
t
OE
t
OD
t
DRDY
t
WDW
t
UDS
t
UDH
t
A
这个最高频率可达到提供,该外部波特时钟具有占空比,使得高段包括CK2的两(2)下降沿
时钟
5