HPC36164 46164 HPC36104 46104高性能微控制器与AD
1993年1月
HPC36164 46164 HPC36104 46104
高性能微控制器与A D
概述
该HPC46164和HPC46104是HPC的成员
TM
系列高性能微控制器的每个成员
家族具有相同核的CPU与一个唯一的存储器
和IO配置以适合特定应用的
HPC46164具有16K字节的片上ROM的HPC46104
没有片上ROM和用于与外部使用
存储器中,每个部分制作全国先进
microCMOS技术这一过程相结合的AD-
vanced架构提供了快速灵活的IO控制艾菲
cient数据操作和高速计算
高性能计算设备在单一完整的微型计算机
所有的芯片计时系统内部逻辑ROM RAM和IO
被设置在芯片上,以产生一个具有成本效益的解决方案
用于高性能应用的片上功能,如
作为UART多达8个16位定时器有4个输入捕获寄存器
TER值向量中断看门狗
TM
逻辑和微型
WIRE PLUS
TM
提供系统集成的高水平
的能力,以处理多达64K字节的外部存储器
使得能够在强大的应用程序中使用的高性能计算typical-
由微处理器和昂贵的外围进行LY
芯片的术语'' HPC46164 '用于整个数据 -
片来指HPC46164和HPC46104设备非
少另有规定
该HPC46164和HPC46104具有作为车载PE-
ripheral一个8通道8位模拟数字转换器这
AD转换器可以在单端模式下运行
在模拟输入电压在8中的一个应用
输入通道( D0 - D7 )和AGND的AD转换器
在差分模式下同时经营,其中模拟量输入
电压加在相邻的两个输入通道所施加的
AD转换器最多将转换为8通道单
端模式和最多在差动4通道对
模式
该microCMOS过程导致非常低的漏电流
并且使得用户能够选择最佳变速动力
产品为他的系统的空闲和HALT模式提供
进一步活期储蓄的HPC仅在
80引脚PQFP封装
特点
Y
Y
Y
Y
Y
Y
Y
Y
Y
HPC系列核心功能
16位架构字节和字
16位数据总线ALU和寄存器
64K字节的外部存储器直接寻址
在使用FAST 200纳秒的速度最快的指令
20 0 MHz时钟134 ns的30兆赫0
高代码效率的大多数指令都是单
字节
16× 16乘法和32 ×16鸿沟
八个向量中断来源
4个16位定时计数器有4个同步输出
看跌期权和看门狗逻辑
MICROWIRE PLUS串行I O接口
CMOS低功耗两种省电模式
空闲和暂停
公元8声道的8位模 - 数转换器与
g
LSB非线性
UART全双工可编程波特率
四个额外的16位定时器计数器,脉宽
调制输出
四个输入捕捉寄存器
52个通用I O口线(内存映射)
16k的字节ROM 512字节的片上RAM
可用无ROM版本( HPC46104 )
商用( 0℃至
a
70℃ )和工业(
b
40℃
a
85℃ )温度范围
框图
( HPC46164与显示16K ROM)
TL DD 9682 - 1
32000系列和TRI- STATE注册美国国家半导体公司的注册商标
MOLE
TM
HPC
TM
COPS
TM
微控制器的看门狗
TM
和MICROWIRE PLUS
TM
是美国国家半导体公司的商标。
PC- AT是国际商业机器公司的注册商标。
在SunOS
TM
是Sun Microsystems公司的商标。
C
1995年全国半导体公司
TL DD 9682
RRD - B30M105印制在U S A
绝对最大额定值
如果是用于军事航空领域的专用设备是必需的
请向美国国家半导体销售
办公经销商咨询具体可用性和规格
总允许源或灌电流
存储温度范围
引线温度(焊接10秒)
百毫安
b
65℃,以
a
150 C
V
CC
相对于GND
所有其他引脚
b
0 5V至0V 7
(V
CC
a
0 5 ) V至( GND
b
0 5)V
300 C
记
绝对最大额定值指示超出限制
该设备损坏可能发生的直流和交流electri-
操作时, DE- CAL的规格没有保证
副在绝对最大额定值
DC电气特性
V
CC
e
5 0V
g
的10% ,除非另有指定的T
A
e
0 ℃
a
70℃ HPC46164 HPC46104
b
40℃
a
85℃
HPC36164 HPC36104
符号
I
CC1
电源电流
参数
测试条件
V
CC
e
5 5V F
in
e
30兆赫(注1 )
V
CC
e
5 5V F
in
e
20兆赫(注1 )
V
CC
e
5 5V F
in
e
2 0兆赫(注1 )
I
CC2
待机模式下电流
V
CC
e
5 5V F
in
e
30兆赫(注1 )
V
CC
e
5 5V F
in
e
20兆赫(注1 )
V
CC
e
5 5V F
in
e
2 0兆赫(注1 )
I
CC3
停止模式电流
V
CC
e
5 5V F
in
e
0千赫(注1 )
V
CC
e
2 5V F
in
e
0千赫(注1 )
0 9 V
CC
0 1 V
CC
0 7 V
CC
0 2 V
CC
(注9 AC特性)
(注9 AC特性)
V
IN
e
0和V
IN
e
V
CC
V
IN
e
0
RESET
e
0 V
IN
e
V
CC
(注2 )
(注2 )
I
OH
E B
10
mA
(注2 )
I
OH
e
10
mA
(注2 )
I
OH
E B
7毫安
I
OL
e
3毫安
I
OH
E B
1 6毫安(除WO )
I
OL
e
0 5毫安
I
OH
E B
6毫安
I
OL
e
1 6毫安
端口A B驱动器(A
0
–A
15
B
10
B
11
B
12
B
15
)时,
作为外部地址数据总线
RAM保持电压
三态泄漏电流
I
OH
E B
1毫安
I
OL
e
3毫安
(注3)
V
IN
e
0和V
IN
e
V
CC
25
24
04
V
CC
g
5
民
最大
65
47
10
5
3
1
300
100
单位
mA
mA
mA
mA
mA
mA
mA
mA
输入电压电平施密特触发输入复位NMI WO和ALSO CKI
V
IH1
V
IL1
V
IH2
V
IL2
V
IH3
V
IL3
I
LI1
I
LI2
I
LI3
C
I
C
IO
V
OH1
V
OL1
V
OH2
V
OL2
V
OH3
V
OL3
V
OH4
V
OL4
V
OH5
V
OL5
V
内存
I
OZ
逻辑高
逻辑低
逻辑高电平(除端口D )
逻辑低(除端口D )
逻辑高电平( D口只)
逻辑低( D口只)
输入漏电流
输入漏电流RDY HLD EXUI
输入漏电流B12
输入电容
输入输出电容
逻辑高( CMOS)的
逻辑低( CMOS)的
端口A和B驱动器CK2
(A
0
–A
15
B
10
B
11
B
12
B
15
)
其他端口引脚驱动WO(开
漏) (B
0
–B
9
B
13
B
14
P
0
– P
3
)
ST1和ST2驱动
0 7 V
CC
0 2 V
CC
g
2
V
V
V
V
V
V
mA
mA
mA
pF
pF
V
01
V
V
04
V
V
04
V
V
04
V
V
V
V
mA
所有其它输入
b
3
b
50
05
7
10
20
输出电压电平
V
CC
b
0 1
24
24
24
注1
I
CC1
I
CC2
I
CC3
没有外部驱动器测得的(我
OH
我
OL
e
0 I
IH
我
IL
e
0) I
CC1
测量与RESET
e
GND I
CC3
度用NMI
e
V
CC
和A D静止CKI驱动到V
IH1
和V
IL1
上升和下降时间小于10纳秒V
REF
e
AGND
e
GND
注2
这是由设计保证,而不是测试
注3
试验持续时间为100毫秒
2
20兆赫
AC电气特性
(见注1和4
图1
通过
图5
) V
CC
e
5V
g
10% T
A
e
0 ℃
a
70℃ HPC46164和
b
40℃
a
85℃ HPC36164
符号和公式
f
C
t
C1
e
1 f
C
t
CKIH
钟
t
CKIL
t
C
e
2 f
C
t
等待
e
t
C
t
DC1C2R
t
DC1C2F
f
U
e
f
C
8
f
MW
计时器
f
XIN
e
f
C
22
t
XIN
e
t
C
t
UWS
MICROWIRE PLUS
参数
长江基建工作频率
CKI时钟周期
长江基建高时间
长江基建低电平时间
CPU定时周期
CPU等待状态周期
延迟CK2上升沿CKI下降沿后
长江基建下降沿后延迟CK2下降沿
外部UART时钟输入频率
外部MICROWIRE PLUS时钟输入频率
外部定时器输入频率
脉冲宽度定时器输入
MICROWIRE建立时间
主
SLAVE
MICROWIRE保持时间
主
SLAVE
MICROWIRE输出有效时间
主
SLAVE
t
C
a
40
HLD下降沿ALE上升沿之前
HLD脉冲宽度
HLDA HLD下降沿后下降沿
HLD上升沿之后HLDA上升沿
HLDA下降沿后总线浮动
公交HLDA上升沿后启用
地址建立时间为URD的下降沿
地址保持时间从URD的上升沿
URD脉冲宽度
URD下降沿将数据输出有效
瑞星URD的边沿到数据输出无效
RDRDY延迟从URD的上升沿
UWR脉冲宽度
输入数据有效UWR的上升沿之前
UWR的上升沿后输入数据保持
WRRDY延迟从UWR的上升沿
40
10
20
70
116
10
10
100
0
5
60
35
70
115
110
200
160
116
100
民
2
50
22 5
22 5
100
100
0
0
55
55
25
1 25
0 91
最大
20
500
单位
兆赫
ns
ns
ns
ns
ns
ns
ns
兆赫
兆赫
兆赫
ns
(注2 )
(注2 )
笔记
100
20
20
50
50
150
ns
t
UWH
ns
t
UWV
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
(注6 )
(注5 )
(注5 )
(注3)
t
卖
e
外部保持
t
HWP
e
t
C
a
10
t
HAE
e
t
C
a
100
t
民政
e
t
BF
e
t
BE
e
t
无人机
t
UAH
t
乡郊小工程
t
OE
t
OD
t
DRDY
t
WDW
t
UDS
t
UDH
t
A
t
C
a
85
t
C
a
66
t
C
a
66
UPI时间
这个最高频率可达到提供,该外部波特时钟具有占空比,使得高段包括CK2的两(2)下降沿
时钟
3
20兆赫
(续)
AC电气特性
(见注1和4
图1
通过
图5
) V
CC
e
5V
g
10% T
A
e
0 ℃
a
70℃ HPC46164和
b
40℃
a
85℃ HPC36164
符号和公式
t
DC1ALER
t
DC1ALEF
地址周期
t
DC2ALER
e
t
DC2ALEF
e
t
LL
e
t
ST
e
t
VP
e
t
ARR
e
读周期
t
RD
e
t
RW
e
t
DR
e
t
C
a
20
t
C
a
20
参数
延迟从长江基建上升沿
ALE上升沿
延迟从长江基建上升沿
ALE下降沿
延迟从CK2上升沿
ALE上升沿
延迟从CK2下降沿到
ALE下降沿
ALE脉冲宽度
地址有效前设置
ALE下降沿
后地址有效的保持
ALE下降沿
ALE下降沿到RD下降沿
数据输入有效地址后,输出有效
数据输入有效RD下降沿后
RD脉冲宽度
后的数据输入有效保持
RD上升沿
总线RD上升沿之后启用
ALE下降沿到WR下降沿
WR脉冲宽度
数据输出有效WR上升沿之前
数据持有效WR上升沿后
ALE下降边缘到
RDY的下降沿
RDY脉冲宽度
100
140
0
85
45
160
145
20
75
60
41
18
20
20
145
85
民
0
0
最大
35
35
45
45
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
(注6 )
笔记
(注1 2 )
(注1 2 )
(注2 )
(注2 )
t
C
b
9
t
C
b
7
t
C
b
5
t
C
b
5
t
C
a
WS
b
65
t
C
a
WS
b
10
t
C
b
15
t
加
e
t
C
a
WS
b
55
t
RDA
e
t
C
b
15
写周期
t
ARW
e
t
WW
e
t
V
e
t
HW
e
t
DAR
e
t
RWP
e
t
C
t
C
b
5
t
C
a
WS
b
15
t
C
a
WS
b
5
t
C
b
5
t
C
a
WS
b
50
准备
输入
记
C
L
e
40 pF的
注1
这些AC特性都保证与具有上CKI外部时钟驱动占空比为50%和小于15 pF负载上的CKO与上升和下降
时间(T
CKIR
和T
CKIL
)上CKI输入小于2 5纳秒
注2
不要用这些参数设计,除非长江基建驱动以积极的信号,如果使用的是无源晶振电路的稳定性,如果既不能保证
CKI或CKO被连接到任何外部逻辑比晶体电路的无源元件等
注3
t
HAE
是只具备病例有HLD下降沿发生在它目前的CPU周期内执行被接受的最晚时间。如果HLD下降
边缘发生后吨
HAE
可以是只要( 3吨
C
a
4WS
a
72 t
C
a
100 ),这取决于以下CPU的指令周期的等待状态,随时可能发生
输入
注4
WS (T
等待
)
c
(预编程的等待状态的数目)的最小和最大值的计算,在最大工作频率吨
C
e
20 MHz的
一个等待状态编程
注5
由于仿真限制
实际的限制会更好
注6
这是由设计保证,而不是测试
4
A D转换器规格
V
CC
e
5V
g
10% (V
SS
b
0 05V)
s
任何输入
s
(V
CC
a
0 05V )F
C
e
20MHz和分频器
e
f
C
12
参数
决议
参考电压输入
绝对精度
AGND
e
0V
V
CC
e
5 5V V
REF
e
5V
V
CC
e
5V V
REF
e
5V和
V
CC
e
4 5V V
REF
e
4 5V
V
CC
e
5 5V V
REF
e
5V
V
CC
e
5V V
REF
e
5V和
V
CC
e
4 5V V
REF
e
4 5V
V
CC
e
5 5V V
REF
e
5V
V
CC
e
5V V
REF
e
5V和
V
CC
e
4 5V V
REF
e
4 5V
16
AGND
3
条件
民
典型值
最大
8
V
CC
g
2
单位
位
V
最低位
非线性
g
最低位
微分非线性
g
最低位
kX
V
最低位
mA
mA
兆赫
A D时钟周期
输入参考电阻
共模输入范围(注9 )
DC共模误差
关道泄漏电流
上道泄漏电流
A D时钟频率(注8)
转换时间(注7 )
注7:
转换时间包括采样和保持时间,请参阅下图
注8
见分频器的描述
48
V
REF
g
g
2
g
2
01
12 5
1 67
注9
对于V
IN(
b
)
l
V
IN(
a
)
数字输出代码会0000 0000芯片上集成两个二极管连接到每个模拟输入二极管将转发行为模拟
输入电压低于地或高于V
CC
在低V在测试过程中电源要小心
CC
水平( 4 5V)为高电平模拟输入( 0V 5 )可导致此输入
二极管导通特别是在高温下,造成了接近满量程模拟输入错误,该规范允许使用这种二极管的50 mV的正向偏置
意味着,只要模拟V
IN
不超过50毫伏的电压输出编码是正确实现一种绝对的0 V
DC
to
5 0V
DC
因此,输入电压范围将需要4 950伏的最小电源电压
DC
在温度变化初始容差和负载
时序图
TL DD 9682 - 11
记
由SC位选择开始转换方法产生的触发条件需要一个CK2传播,通过之前的触发条件是
已知当该触发条件是已知的采样和保持将开始在ADCLK的下一个上升沿该图显示了最坏的情况下
5