HI5960
数据表
2005年3月31日
FN4655.6
14位, 130MSPS ,高速D / A
变流器
该HI5960是一款14位, 130MSPS (兆样本每
二) ,高速,低功耗,D / A转换器,它是
在先进的CMOS工艺实现的。操作
从单一的+ 3V至+ 5V电源,转换器提供
满量程输出电流20mA ,包括边沿
触发CMOS输入数据锁存器。低突波能量和
优秀的频域性能使用达到
分段电流源架构。
该器件的补充和HI5x60 HI5x28家庭
高速转换器,它包括8 ,10,12 ,和14位
设备。
特点
吞吐率。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 130MSPS
低功耗(在100MSPS )在5V 。 。 。 。 。 。 。 。 。 。 。 。 。 .175mW
在3V 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .32mW
可调节的满量程输出电流。 。 。 。 。 2毫安至20mA
内部1.2V带隙基准电压源
单电源供电, + 5V至+ 3V
·掉电模式
CMOS兼容输入
卓越的无杂散动态范围
( 77dBc ,女
S
= 50MSPS ,
FOUT
= 2.51MHz )
优异的多音互调失真
无铅可(符合RoHS )
订购信息
部分
数
HI5960IB
HI5960IBZ
(见注)
HI5960IA
HI5960IAZ
(见注)
HI5960IA-T
HI5960IAZ-T
(见注)
HI5960SOICEVAL1
温度。
范围
(
o
C)
包
PKG 。
DWG 。 #
M28.3
M28.3
时钟
速度
130MHz
130MHz
130MHz
130MHz
130MHz
130MHz
应用
蜂窝基站
WLL ,基站和用户单元
医疗/测试仪器
无线通信系统
直接数字频率合成
高分辨率成像系统
任意波形发生器
-40到85 28 Ld的SOIC
-40到85 28 Ld的SOIC
(无铅)
-40到85 28 Ld的TSSOP M28.173
-40到85 28 Ld的TSSOP M28.173
(无铅)
-40到85 28 Ld的TSSOP M28.173
磁带和卷轴
-40到85 28 Ld的TSSOP M28.173
磁带和卷轴
(无铅)
25
评估平台
引脚
130MHz
HI5960 ( SOIC , TSSOP )
顶视图
D13 (MSB) 1
D12 2
D11 3
D10 4
D9 5
D8 6
D7 7
D6 8
D5 9
D4 10
D3 11
D2 12
D1 13
D0 ( LSB ) 14
28 CLK
27 DV
DD
26 DCOM
25 ACOM
24 AV
DD
23 COMP2
22 IOUTA
21 IOUTB
20 ACOM
19 COMP1
18 FSADJ
17 REFIO
16 REFLO
15 SLEEP
注: Intersil无铅产品采用特殊的无铅材料制成,
模塑料/晶片的附属材料和100 %雾锡板
终止完成,这是符合RoHS标准,兼容
既锡铅和无铅焊接操作。 Intersil无铅产品
MSL在达到或无铅峰值回流温度
超过IPC / JEDEC J STD- 020对无铅要求。
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或321-724-7143
|
Intersil公司(和设计)是Intersil Americas Inc.公司的注册商标。
版权所有 Intersil公司美洲2003年, 2005年版权所有。提及的所有其他商标均为其各自所有者的财产。
HI5960
引脚说明
PIN号
1-14
15
16
17
18
19
21
22
23
24
20, 25
26
27
28
引脚名称
D13 ( MSB )通过
D0 ( LSB )
睡觉
REFLO
REFIO
FSADJ
COMP1
IOUTB
IOUTA
COMP2
AV
DD
ACOM
DCOM
DV
DD
CLK
描述
数字数据位13 , (最高有效位),通过数字数据位0 , (最低有效位) 。
控制引脚为掉电模式。休眠模式是高电平有效;连接到地面的普通模式。睡觉
引脚具有内部20μA活跃的下拉电流。
连接到模拟地,使内部参考电压为1.2V或连接到AV
DD
禁用内部
参考。
参考电压输入,如果禁用内部基准。如果内部基准参考电压输出
启用。使用0.1μF盖地的时候内参启用。
满量程电流调节。用一个电阻到地,调整满量程输出电流。满量程输出
电流= 32× V
FSADJ
/R
SET
.
在减少带宽/噪音的使用。推荐:接0.1μF至AV
DD
.
该装置的互补电流输出。满量程输出电流达到当所有的输入位
被设置为二进制的0 。
该装置的电流输出。当所有的输入位被设置为二进制的1满刻度输出电流来实现的。
0.1μF电容连接到ACOM 。
模拟电源( + 3V至+ 5V) 。
连接到模拟地。
连接到数字地。
数字电源( + 3V至+ 5V) 。
时钟输入。输入数据到DAC通过“大师”时,锁存时钟为低,是
锁存到“大师”时,锁存时钟信号为高。提交给“奴隶”锁存器将数据传递
通过在时钟的逻辑高电平并锁存到“奴隶”时,锁存时钟为逻辑低电平。
充足的准备时间,必须允许的最高位通过前的温度计解码器
时钟变高。此主从装置包括一个边沿触发的触发器,与DAC
更新在时钟的上升沿。因此建议在时钟沿偏斜,使得设置
时间比保持时间变大。
3
HI5960
绝对最大额定值
数字电源电压DV
DD
到DCOM 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 + 5.5V
模拟电源电压AV
DD
到ACOM 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 + 5.5V
理由, ACOM TO DCOM 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3V至+ 0.3V
数字输入电压( D9 - D0 , CLK , SLEEP ) 。 。 。 。 。 。 。 。 DV
DD
+ 0.3V
参考输入电压范围。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 AV
DD
+ 0.3V
模拟输出电流(I
OUT
) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 24毫安
热信息
热电阻(典型值,注1 )
θ
JA
(
o
C / W )
SOIC封装。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
75
TSSOP封装。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
110
最高结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .150
o
C
最大存储温度范围。 。 。 。 。 。 。 。 。 -65
o
C至150
o
C
最大的铅温度(焊接10秒) 。 。 。 。 。 。 。 。 。 。 。 。 .300
o
C
( SOIC - 只会提示)
工作条件
HI5960IX 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -40
o
C至85
o
C
注意:如果运行条件超过上述“绝对最大额定值” ,可能对器件造成永久性损坏。这是一个应力只评级和操作
器件在这些或以上的本规范的业务部门所标明的任何其他条件不暗示。
注意:
1.
θ
JA
测定用安装在评价PC板在自由空气中的分量。
电气规格
参数
系统性能
决议
积分线性误差, INL
微分线性误差, DNL
失调误差,我
OS
偏移漂移COEF网络cient
满量程增益误差, FSE
AV
DD
DV
DD
= +5V, V
REF
=内部1.2V , IOUTFS = 20mA下,T
A
= 25
o
下所有典型值
测试条件
民
典型值
最大
单位
14
“最适合的”直线(注8)
(注8)
(注8)
(注8)
与外部参考(注2,8 )
具有内部参考(注2,8 )
-5
-3
-0.025
-
-10
-10
-
-
2
(注3,8)
-0.3
-
±2.5
±1.5
-
+5
+3
+0.025
位
最低位
最低位
% FSR
PPM
FSR /
o
Χ
% FSR
% FSR
PPM
FSR /
ο
Χ
PPM
FSR /
ο
Χ
mA
V
0.1
±2
±1
±50
±100
-
-
-
+10
+10
-
-
20
1.25
满量程增益漂移
与外部参考(注8 )
具有内部参考(注8 )
满量程输出电流, IFS
输出电压范围符合
动态特性
最大时钟速率,女
CLK
输出稳定时间, (T
SETT
)
单毛刺面积(峰毛刺)
输出上升时间
输出下降时间
输出电容
输出噪声
(注3)
±0.05%
( ± 8 LSB ) (注8)
R
L
= 25Ω (注8 )
满量程步骤
满量程步骤
130
-
-
-
-
-
-
35
5
2.5
2.5
10
50
30
-
-
-
-
-
-
-
-
兆赫
ns
的pV -S
ns
ns
pF
PA / ÷赫兹
PA / ÷赫兹
IOUTFS = 20mA下
IOUTFS = 2毫安
-
-
AC特性
+ 5V电源
无杂散动态范围,
SFDR在一个窗口
f
CLK
= 100MSPS ,女
OUT
= 20.2MHz , 30MHz的跨度(注4,8 )
f
CLK
= 100MSPS ,女
OUT
= 5.04MHz , 8MHz的跨度(注4,8 )
f
CLK
= 50MSPS ,女
OUT
= 5.02MHz , 8MHz的跨度(注4,8 )
-
-
-
77
97
97
-
-
-
dBc的
dBc的
dBc的
4
HI5960
电气规格
参数
+ 5V电源
总谐波失真(THD ),以
奈奎斯特
AV
DD
DV
DD
= +5V, V
REF
=内部1.2V , IOUTFS = 20mA下,T
A
= 25
o
下所有典型值
(续)
测试条件
f
CLK
= 100MSPS ,女
OUT
= 4.0MHz (注4,8 )
f
CLK
= 50MSPS ,女
OUT
=的2.0MHz (注4,8 )
f
CLK
= 25MSPS ,女
OUT
= 1.0MHz的(注4,8 )
+ 5V电源
无杂散动态范围,
SFDR到奈奎斯特(F
CLK
/2)
f
CLK
= 130MSPS ,女
OUT
= 40.4MHz (注4,8 )
f
CLK
= 130MSPS ,女
OUT
= 10.1MHz (注4,8 )
f
CLK
= 130MSPS ,女
OUT
= 5.02MHz ,T = 25
o
C(注4,8 )
f
CLK
= 130MSPS ,女
OUT
= 5.02MHz ,T =最小到最大(注4,8 )
f
CLK
= 100MSPS ,女
OUT
= 40.4MHz (注4,8 )
f
CLK
= 100MSPS ,女
OUT
= 20.2MHz (注4,8 )
f
CLK
= 100MSPS ,女
OUT
= 5.04MHz ,T = 25
o
C(注4,8 )
f
CLK
= 100MSPS ,女
OUT
= 5.04MHz ,T =最小到最大(注4,8 )
f
CLK
= 100MSPS ,女
OUT
= 2.51MHz (注4,8 )
f
CLK
= 50MSPS ,女
OUT
= 20.2MHz (注4,8 )
f
CLK
= 50MSPS ,女
OUT
= 5.02MHz ,T = 25
o
C(注4,8 )
f
CLK
= 50MSPS ,女
OUT
= 5.02MHz ,T =最小到最大(注4,8 )
f
CLK
= 50MSPS ,女
OUT
= 2.51MHz (注4,8 )
f
CLK
= 50MSPS ,女
OUT
= 1.00MHz (注4,8 )
f
CLK
= 25MSPS ,女
OUT
= 1.0MHz的(注4,8 )
+ 5V电源
多音功率比
f
CLK
= 20MSPS ,女
OUT
=的2.0MHz到2.99MHz , 8音在110kHz
间距(注4,8 )
f
CLK
= 100MSPS ,女
OUT
= 10MHz至14.95MHz , 8音在530kHz
间距(注4,8 )
+ 3V电源
无杂散动态范围,
SFDR在一个窗口
f
CLK
= 100MSPS ,女
OUT
= 20.2MHz , 30MHz的跨度(注4,8 )
f
CLK
= 100MSPS ,女
OUT
= 5.04MHz , 8MHz的跨度(注4,8 )
f
CLK
= 50MSPS ,女
OUT
= 5.02MHz , 8MHz的跨度(注4,8 )
+ 3V电源
总谐波失真(THD ),以
奈奎斯特
f
CLK
= 100MSPS ,女
OUT
= 4.0MHz (注4,8 )
f
CLK
= 50MSPS ,女
OUT
=的2.0MHz (注4,8 )
f
CLK
= 25MSPS ,女
OUT
= 1.0MHz的(注4,8 )
民
-
-
-
-
-
68
66
-
-
68
66
-
-
68
66
-
-
-
-
-
-
-
-
-
-
-
典型值
-71
-75
-77
56
67
74
-
55
63
74
-
76
65
74
-
77
79
79
76
76
80
95
95
-70
-74
-76
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
最大
-
-
-
-
-
-
-
-
-
-
单位
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
dBc的
5