HI5905N/QML
TM
数据表
1999年7月
网络文件编号
4718.1
14位, 5 MSPS ,军事A / D转换器
该HI5905N / QML是一款单芯片, 14位, 5MSPS模拟电源
数字转换器制造的先进的BiCMOS
流程。它被设计用于高速,高分辨率
应用中的宽带宽,低功耗
和优秀的SINAD性能是必不可少的。有
100MHz的全功率输入带宽和高频
精度,所述转换器是理想的许多军事类型的
通信系统采用数字中频架构。
该HI5905N / QML被设计在一个完全差分流水线
架构与前端差动式差分输出
采样和保持放大器器(S / H ) 。消耗为350mW (典型值)
功率5MSPS ,在HI5905N / QML具有优良的动态
表现在整个军用温度范围内。
提供数据输出锁存器,其呈现的有效数据
该输出总线具有唯一的4个时钟周期的数据的延迟。
特定网络连接的阳离子为QML设备由控制
国防供应中心在哥伦布( DSCC ) 。在SMD
订货时下面列出的数字必须使用。
详细的电气连接特定阳离子的HI5905N / QML
载于SMD 5962-98591 。则该文件可
可以很容易地从我们的网站下载。
http://www.Intersil.com/data/sm/index.htm
特点
QML每SMD 5962-9859101NXB标准
采样率。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5MSPS
低功耗,在5MSPS 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。为400mW (最大)
内部采样和保持
全差分结构
全功率输入带宽。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 100MHz的
SINAD在1MHz 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 >69分贝(最小值)
内部参考电压
TTL兼容的时钟输入
CMOS兼容的数字数据输出
应用
数字通信系统
欠数字中频
非对称数字用户线(ADSL)
文档扫描仪
参考文献
- AN9214 ,使用Intersil的高速A / D转换器
- AN9785 ,使用Intersil的HI5905 EVAL2评价
板
引脚
HI5905 ( MQFP ) ( MO- 108AA - 2发出)
顶视图
D
GND1
DV
CC1
DV
CC1
CLK
订购信息
订购
数
5962-9859101NXB
HI5905EVAL2
内部INTERSIL
MKT 。 NUMBER
HI5905N/QML
低频平台
温度。
RANGE (
o
C)
-55至125
25
NC
NC
NC
NC
NC
D
GND1
NC
AV
CC
A
GND
NC
NC
V
IN +
V
IN-
V
DC
44 43 42 41 40 39 38 37 36 35 34
1
33
2
32
3
4
5
6
7
8
9
10
31
30
29
28
27
26
25
24
NC
D0
D1
D2
D3
D4
D5
D6
D7
NC
DV
CC2
D
GND2
D8
D9
NC
11
23
12 13 14 15 16 17 18 19 20 21 22
V
大败
A
GND
AV
CC
V
凛
NC
NC
D13
D12
D11
D10
4-1
NC
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888-724-7143
|
版权
Intersil公司1999
引脚说明
针#
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
名字
NC
NC
D
GND1
NC
AV
CC
A
GND
NC
NC
V
IN
+
V
IN
-
V
DC
NC
V
大败
V
凛
A
GND
AV
CC
NC
D13
D12
D11
D10
NC
NC
D9
D8
D
GND2
DV
CC2
NC
D7
D6
D5
D4
D3
NC
NC
D2
D1
D0
NC
CLK
DV
CC1
D
GND1
DV
CC1
NC
描述
无连接
无连接
数字地
无连接
模拟电源( 5.0V )
模拟地
无连接
无连接
正模拟输入
负模拟输入
直流偏置电压输出
无连接
参考电压输出
参考电压输入
模拟地
模拟电源( 5.0V )
无连接
数据11位输出( MSB )
数据11位输出
数据11位输出
数据10位输出
无连接
无连接
数据位9输出
数据位8输出
数字地
数字电源( 5.0V )
无连接
数据的第7位输出
数据第6位输出
数据第5位输出
数据位4输出
数据位3输出
无连接
无连接
数据位2输出
数据位1输出
数据位0输出( LSB )
无连接
输入时钟
数字电源( 5.0V )
数字地
数字电源( 5.0V )
无连接
详细说明
工作原理
该HI5905是一个14位全差分采样管道A / D
转换器与数字误差校正。图3描述了
电路的前端差动式差分出样品的分析
和保持(S / H) 。该开关是由一个内部控制
时钟是一个不重叠的两相的信号,
φ
1
和
φ
2
从主时钟。在采样
相,
φ
1
中,输入信号被施加到采样
电容,C
S
。同时在保持电容,C
H
,
被排出到模拟地。在下降沿
φ
1
该输入信号被采样的底板
采样电容。在下一时钟相位,
φ
2
中,两个
的采样电容器的底板连接
在一起,并在保持电容器切换到运
放大器的输出节点。充电然后之间重新分配
C
S
和C
H
在完成一个采样和保持周期。该
输出是一个完全差分,采样数据的代表性
模拟输入。该电路不仅进行样品的分析
保持功能,但也将转换为单端输入
到一个全差分输出的转换器芯。在
取样相,V
IN
销看到的唯一的导通电阻
开关和C
S
。这些相对小的值
组件造成的典型的全功率输入带宽
为100MHz的转换器。
φ
1
V
IN
+
φ
1
φ
2
C
H
φ
1
C
S
-
+
+
-
C
S
C
H
V
OUT
+
V
OUT
-
V
IN
-
φ
1
φ
1
φ
1
图3.模拟输入采样和保持
如附图中的功能框图和时序
在图1中图解,四个相同的管道subconverter
阶段,每个都包含一个4位佛罗里达州灰转换器,一个4位的
数字 - 模拟转换器和放大器器具有电压
8增益,请只使用网络FTH阶段,作为S / H电路
一个4位佛罗里达州灰变换器。管道中的每个转换阶段
将样品在一个相和放大中的其他
时钟相位。每个单独的子转换器的时钟信号是
来自前级的时钟信号偏置180度,
其结果是在管道交替阶段将
执行相同的操作。
每4位subconverter级的输出是一个
含有补充位4位的数字字是
所使用的数字误差校正逻辑。每个输出
subconverter阶段被输入到所述数字延迟线
由内部采样时钟进行控制。的功能
数字延时线是时间对准的四个数字输出
4-4
相同的4位subconverter阶段与相应的
在网络FTH阶段FL灰转换器应用之前输出
20位结果的数字误差校正逻辑。该
数字误差校正逻辑使用的补充位
正确生成网络最终才可能存在的任何错误
该转换器的14位数字数据输出。
由于此转换器的管道的性质,数字
数据表示的模拟输入采样输出到
在时钟的模拟后的第四周期的数字数据总线
取样。这个延时特定网络连接编为数据
潜伏期。后的数据的延迟时间,该数字数据
代表每个成功的模拟样本输出
在随后的时钟周期。数字输出数据是
同步到外部采样时钟与一个锁存器。该
数字输出数据为二进制补码提供
格式(见表1 , A / D转换代码表) 。
共模电压范围1.0V至4.0V的。该
ADC的性能并没有改变显着用
模拟输入的共模电压的值。
V
IN
V
IN
+
HI5905
V
DC
-V
IN
V
IN
-
图4. AC耦合差分输入
内部参考电压发生器,V
大败
和V
凛
该HI5905具有内部参考发生器,因此,不
外部参考电压是必需的。 V
大败
必须是
连接到V
凛
使用内部参考电压时。
的HI5905可用于与外部参考。该
转换器仅需要一个外部参考电压
连接至V
凛
引脚与V
大败
敞开。
该HI5905与V测试
大败
,等于4.0V ,连接
到V
凛
。的内部的转换器,两个参考电压
一个全差分输入产生1.3V和3.3V
信号范围
±2V.
为了最小化总的转换器的噪声,它是
建议适当的高频去耦是
在参考电压输入引脚,V提供
凛
.
一个2.3V的直流偏置电压源,V
DC
之间的半路上
顶部和底部的内部参考电压,由
提供给用户,以帮助简化电路设计时
使用差分输入。这个低输出阻抗的电压
源没有被设计成为一个参考,但使一个
模拟输入范围内优秀的偏压源和住宿
共模电压范围的温度。
转换器的两个内部电压之间的差
引用为2V 。为交流耦合差分输入端, (图
4)中,若V
IN
是2V
P-P
正弦波与-V
IN
为180度的
相V
IN
,则V
IN
+是2V
P-P
在正弦波直流骑
偏置电压等于V
DC
和V
IN
- 是2V
P-P
正弦波骑
上的DC偏置电压等于V
DC
。因此,该转换器
将在正的满量程,从而产生数字数据输出代码
用D13 (MSB)等于一逻辑“0”和D0 D12等于逻辑
“1” (参照表1 , A / D转换代码表)中,当在V
IN
+输入为
V
DC
+ 1V和V
IN
- 输入是在直流电压-1V (Ⅴ
IN
+ - V
IN
- = 2V).
相反, ADC将是负的满刻度,从而产生
用D13 (MSB)的数字数据输出代码等于逻辑“1”和
D0 -D12等于逻辑“0” (参照表1 , A / D转换代码表)中,当
在V
IN
+输入等于V
DC
-1V和V
IN
- 是在V
DC
+1V
(V
IN
+-V
IN
- = -2V ) 。从此,该转换器被看作是具有一个
2V的峰 - 峰的差分模拟输入电压范围
.
模拟输入可以被直流耦合(图5) ,只要
输入是内模拟输入共模电压
范围( 1.0V
≤
VDC
≤
4.0V).
模拟输入,差分连接
模拟输入HI5905可以CON组fi gured各种
根据信号源和所需的电平上的方法
的性能。全差分连接(图4 )会
给该转换器的最佳性能。
由于HI5905断电+ 5V单电源供电,
模拟输入必须偏置,而在于模拟输入范围内
表1 A / D码表
迪FF erential
CODE
输入电压
最高位
(内部使用
中心
参考)
D13
描述
+满量程
( + FS ) - 1/4 LSB
+ FS
-
1 1/4 LSB
+ 3/4 LSB
- 1/4 LSB
-FS + 1 3/4 LSB
- 全量表
( -FS ) + 3/4 LSB
+1.99994V
1.99969V
183.105V
-61.035V
-1.99957V
-1.99982V
0
0
0
1
1
1
二进制补码输出代码
最低位
D12
1
1
0
1
0
0
D11
1
1
0
1
0
0
D10
1
1
0
1
0
0
D9
1
1
0
1
0
0
D8
1
1
0
1
0
0
D7
1
1
0
1
0
0
D6
1
1
0
1
0
0
D5
1
1
0
1
0
0
D4
1
1
0
1
0
0
D3
1
1
0
1
0
0
D2
1
1
0
1
0
0
D1
1
1
0
1
0
0
D0
1
0
0
1
1
0
上面列出的电压代表了每个二的补码二进制输出代码中所示的理想中心。
4-5