HI- 8683 , HI- 8684
2001年1月
ARINC接口设备
ARINC 429 & 561串行数据到8位并行数据
销刀豆网络gurations
( TOP VIEW )
描述
在HI- 8683和HI- 8684顷系统组件
对接收到的ARINC-429信号,以8位并行
使用经过验证的+ 5V模拟/数字CMOS工艺的数据。
在HI- 8683是需要一个外部数字设备
模拟线路接收器,如HI- 8482和HI- 8588
之间的ARINC总线和设备的投入。在HI- 8684
采用数字逻辑和模拟线路接收器
电路在单个设备中。
对HI - 8683也可作为第二源到
DLS- 112与原来的18引脚DIP和28引脚PLCC
封装引脚。
在HI- 8684的接收器直接连接到所述ARINC
429总线和翻译的输入信号,以正常的CMOS
的水平。内部比较器电平被设定略低于
标准的6.5伏的最小数据阈值略高于
标准的2.5伏最大的空阈值。 -10版
在HI- 8684允许外部10K的结合
电阻串联在每个ARINC输入为闪电
保护而不影响ARINC水平检测。
这两种产品都提供高速的8位并行总线接口,
32位的缓冲器中,并且错误检测字长度和奇偶校验。
复位引脚还提供了上电初始化。
DATARDY
D7
D6
D5
D4
D3
D2
D1
D0
1
2
3
4
5
6
7
8
9
18
17
16
15
VCC
GAPCLK
RESET
INB
INA
错误
奇偶ENB
读
GND
HI-8683PSI
HI-8683PST
14
13
12
11
10
HI-8683
18引脚塑料SOIC - WB封装
VCC
1
2
3
4
5
6
7
8
9
10
20
19
18
GAPCLK
特斯塔
TESTB
RESET
RINB ( -10 )
RINA ( -10 )
错误
奇偶ENB
读
GND
特点
!
自动转换序列ARINC 429 , 575 &
561的数据为8位并行数据
DATARDY
D7
D6
D5
D4
D3
D2
D1
D0
!
高速并行8位数据总线
!
错误检测 - 字长度和奇偶校验
!
复位输入上电初始化
!
片上线接收器选项( HI- 8684 )
!
至少有2伏( HI- 8684 )的输入滞后
!
测试输入旁路模拟输入( HI- 8684 )
!
简体防雷与补充的能力
10千欧的外部串联电阻( HI- 8684-10 )
PLCC和DIP
HI-8684PSI
HI-8684PST
&放大器;
HI-8684PSI-10
HI-8684PST-10
17
16
15
14
13
12
11
HI-8684
20引脚塑封SOIC - WB封装
(额外的引脚配置,请参阅第8页)
!
塑料封装选项 - 表面贴装( SOIC )
!
军事领域可用
HOLT集成电路
1
( DS8683 Rev. D的)
01/01
HI- 8683 , HI- 8684
引脚说明
信号
数据RDY
D1至D7
GND
读
奇偶ENB
错误
功能
产量
产量
动力
输入
输入
产量
描述
接收数据准备好标志。高电平表示数据是在接收可用
缓冲区。标志变为低电平时,第一个8位字节被读出。
8位并行数据总线(三态)
0V
读选通。低水平的传输接收缓冲器中的数据到数据总线
奇偶启用 - 高水平的激活奇数奇偶校验,以取代
第32 ARINC位有错误位。否则,第32 ARINC位不变
错误标志。高电平表示一个比特计数误差( ARINC-位数是
小于或大于32 )和/或奇偶校验错误,如果已启用奇偶校验检测
(奇偶校验ENB高)
正面的数字串行数据输入( HI- 8683专用)
负数字串行数据输入( HI- 8683只)
正直接ARINC串行数据输入( HI- 8684仅& HI- 8684-10 )
负直接ARINC串行数据输入( HI- 8684仅& HI- 8684-10 )
内部逻辑状态都与一个低电平初始化
用于与TESTB输入结合使用,以绕过内置的模拟线路
接收机电路( HI- 8684 & HI- 8684-10只)
用于与种皮输入结合使用,以绕过内置的模拟线路
接收机电路( HI- 8684 & HI- 8684-10只)
差距时钟。确定用于ARINC字之间所需的最小时间
检测。最小的字间隔时间为16至17个时钟周期
这个信号。
+ 5V ± 10 %电源
INA
INB
RINA/RINA-10
RINB/RINB-10
RESET
特斯塔
TESTB
GAPCLK
输入
输入
输入
输入
输入
输入
输入
输入
VCC
动力
功能说明
在HI- 8683和HI- 8684顷串行的8位并行变流
ERS 。输入的数据流串行地移位到一个输入
寄存器,进行错误检查,然后在平行传送到
一个32位的接收缓冲区。接收数据可被访问US-
荷兰国际集团4个8位并行读取操作,而在下一个串行
正在接收的数据的蒸汽。
接收器输入端
图1是两对HI - 8683和HI- 8684的框图。
这两种产品之间的差别在于对HI - 8684具有
内置线路接收器,而HI- 8683是严格意义上的数字
设备,需要一个外部ARINC线路接收器,如
霍尔特HI- 8482 , HI- 8588和HI- 8590接口的
ARINC 429总线。
HI- 8684线路接收器
通常, 35K
电阻器是串联的两个RINA和
RINB ARINC 429的输入。它们连接到电平转换器
他们到GND电阻通常为10K
.
级传输后
LATION ,所述缓冲输入驱动一差分放大器。该
差分信号与从分频器来自水平
与VCC和GND 。标称设置对应
一个一/零幅度6.0V和3.3V的空幅度。一
有效的ARINC一/零输入设置一个锁存器和一个空重新输入
设置锁存器。
由于添加任何外部串联电阻,会影响电压
年龄译, HI- 8684-10可与25K
的
35K
需要进行适当的ARINC 429级串联电阻
检测。剩下的10K
需要而必须添加
可以在其他外部电路可以并入诸如轻
宁保障。除了不同的输入串联电阻
tance ,在HI- 8684和HI- 8684-10是相同的。
HOLT集成电路
2
HI- 8683 , HI- 8684
奇偶
ENB
INA
ESD
保护
CLK
错误
错误
检测
奇偶
检测
RXA
HI- 8683仅
时钟
&放大器;
数据
检测
INB
RINA-10
RINA
RINB
10K
25K
10K
25K
ESD
保护
&放大器;
LINE
接收器
RXB
数据
32位
32位
位
算
32-BIT
移
注册。
32
32-BIT
接收32
卜FF器
32-BIT
TO
8-BIT
MUX
8
D0 - D7
RINB-10
特斯塔
TESTB
HI- 8684仅
GAP
检测
字节
算
数据RDY
GAPCLK
RESET
读
图1.框图
功能说明(续)
协议检测
ARINC时钟和数据中的HI- 8683顷从派生
数字数据在INA和INB输入和两个流
所得的单/零数据移入一个32位的输入寄存器
如示于图3 。
在HI- 8684 ,单/零数据移入输入稳压
存器是从内置的任意两个数字输出创建
在线路接收器(图3)或外种皮和TESTB输入
(图4) 。
对于ARINC 561的操作, INA和INB数据流IN-
看跌必须从ARINC- 561数据,时钟和来自
与外部逻辑同步。
间隙检测
一个数据字的结束是由一个内部计数器检测出
当对于一个没有接收超时一个数据的一个或零
周期等于GAPCLK信号的16个周期。差距
检测时间可能会有所不同的16至17个周期
GAPCLK信号由于输入数据和GAPCLK是
通常不会同步输入。所要求的频率
GAPCLK是对于指定的最低限度的间隙时间的函数
被接收的ARINC-数据的类型。表1表示
可使用的各种数据的典型的频率
利率通常会遇到的。
数据总线
TYPE
429
位周期
(
s)
10
最小间隙
(
s)
45
GAP时钟
兆赫
0.75
1.0
1.5
0.1
0.1
0.2
间隙检测
时间(
s)
21.3 - 22.7
16 - 17
10.7 - 11.3
160 - 170
160 - 170
80 - 85
429
575
561
69 - 133
69 - 133
69 - 133
310 - 599
310 - 599
103 - 200
表1 - 典型的间隙检测时报
HOLT集成电路
3
HI- 8683 , HI- 8684
功能说明(续)
错误检查
一次一个字间隙被检测,在输入时,该数据字稳压
存器传送给接收缓冲器,并检查ER-
RORS 。
当启用奇偶校验检测(奇偶校验ENB高)时,
接收到的字被选中为奇校验。如果存在一个奇偶
错误,则接收到的数据字的第32位被设置为高。
如果奇偶校验被禁用(奇偶ENB低)第32
该数据字的位始终为ARINC-位接收的第32个。
ERROR标志位输出被置高一接收到字的
因为以前的间隙和比特数接收
字隙小于32. ERROR标志小于或大于
是,当一个有效的ARINC字被写入复位低
接收缓冲区或复位时,低脉冲。
读取接收缓冲
当数据字被传输到接收缓冲器中,该
数据RDY引脚变为高电平。的数据字可以被读
在4个8位字节的通过脉冲READ输入低至indi-
符在图5中第一个读周期复位数据RDY
低,会使内部计数器递增到下一个8位
字节。计数器继续增加对每个读赛扬
CLE ,直到所有四个字节被读取。之间的关系
收到一条ARINC-字的每个位和4中的每一位
8位数据总线的字节中指定在图2中。
当接收到一个新的ARINC字总是覆盖
接收缓冲器。如果前一个字的第一个字节
没有被读出,则先前的数据将丢失,并且在接收
缓冲区将包含新的ARINC字。然而,如果
数据RDY引脚变为第一的读数之间的高
和第四个字节,先前读出的字节不再
有效的,因为读的字节都被覆盖了
新的ARINC字。还有,下一次读取将是第一个的
由于内部字节计数器新的ARINC字字节
总是被重置为第一个字节时,新的数据传输
ferred到接收缓冲区。
在HI- 8684内置的差分线路接收器可以是
禁用,从而允许将数据和时钟检测电路来
直接驱动带数字信号。逻辑或功能
种皮和TESTB和灰是真理表1规定。
的两个输入端可以用于测试接收机逻辑和
用于输入ARINC-429型数据来自于另一
来源/协议。参见图4为典型的测试输入的时间。
该装置应始终与RESET二份初始化
在进入测试模式之后diately清除部分字
可能已自最后一个字间隙接收。 Oth-
erwise ,可能会出现错误的条件和前32
在测试输入数据的比特可能不是正确重新
可察觉。
此外,当进入测试模式,既种皮和
TESTB应设置高,在这种状态下举行
复位后至少一个字的间隙期间( 17缺口时钟)
变高。
当退出测试模式下,测试输入要追究
低与复位初始化设备。
读
1st
2nd
3rd
4th
字节
1个字节
2字节
BYTE 3
4个字节
数据总线位数
D0 - D7
D0 - D7
D0 - D7
D0 - D7
ARINC位
ARINC 1 - ARINC 8
ARINC 9 - ARINC 16
ARINC 17 - 24 ARINC
ARINC 25 - ARINC 32
接收到的数据图2.订单
RESET
在RESET输入的低电平设置一个触发器用于初始化
内部逻辑。当RESET变高,内部
逻辑电路保持在初始化状态,直到第一字间隙是
检测防止接收部分字。
TEST MODE ( HI- 8684专用)
真值表1 。
RINA
-1.50至+ 1.50V
-3.25V到-6.50V
+ 3.25V至+ 6.50V
X
X
X
X =不关心
RINB
-1.50V至+ 1.50V
+ 3.25V至+ 6.50V
-3.25V到-6.50V
X
X
X
特斯塔
0
0
0
0
1
1
TESTB
0
0
0
1
0
1
RXA
0
0
1
0
1
0
RXB
0
1
0
1
0
0
HOLT集成电路
4
HI- 8683 , HI- 8684
2006年9月
ARINC接口设备
ARINC 429 & 561串行数据到8位并行数据
应用
!
航空电子设备的数据通信
!
串行到并行转换
!
并行到串行转换
描述
在HI- 8683和HI- 8684顷系统组件
对接收到的ARINC-429信号,以8位并行
使用经过验证的+ 5V模拟/数字CMOS工艺的数据。
在HI- 8683是需要一个外部数字设备
模拟线路接收器,如HI- 8482和HI- 8588
之间的ARINC总线和设备的投入。在HI- 8684
采用数字逻辑和模拟线路接收器
电路在单个设备中。
对HI - 8683也可作为第二源到
DLS- 112与原来的18引脚DIP和28引脚PLCC
封装引脚。
在HI- 8684的接收器直接连接到所述ARINC
429总线和翻译的输入信号,以正常的CMOS
的水平。内部比较器电平被设定略低于
标准的6.5伏的最小数据阈值略高于
标准的2.5伏最大的空阈值。 -10版
在HI- 8684允许外部10K的结合
W
电阻串联在每个ARINC输入为闪电
保护而不影响ARINC水平检测。
这两种产品都提供高速的8位并行总线接口,
32位的缓冲器中,并且错误检测字长度和奇偶校验。
复位引脚还提供了上电初始化。
销刀豆网络gurations
( TOP VIEW )
DATARDY
D7
D6
D5
D4
D3
D2
D1
D0
1
2
3
4
5
6
7
8
9
18
17
16
15
VCC
GAPCLK
RESET
INB
INA
错误
奇偶ENB
读
GND
HI-8683PSI
HI-8683PST
14
13
12
11
10
HI-8683
18引脚塑料SOIC - WB封装
特点
VCC
1
2
3
4
5
6
7
8
9
10
20
19
18
GAPCLK
特斯塔
TESTB
RESET
RINB ( -10 )
RINA ( -10 )
错误
奇偶ENB
读
GND
!
自动转换序列ARINC 429 , 575 &
561的数据为8位并行数据
DATARDY
D7
D6
D5
D4
D3
D2
D1
D0
!
高速并行8位数据总线
!
错误检测 - 字长度和奇偶校验
!
复位输入上电初始化
!
片上线接收器选项( HI- 8684 )
!
至少有2伏( HI- 8684 )的输入滞后
!
测试输入旁路模拟输入( HI- 8684 )
!
简体防雷与补充的能力
10千欧的外部串联电阻( HI- 8684-10 )
PLCC和DIP
HI-8684PSI
HI-8684PST
&放大器;
HI-8684PSI-10
HI-8684PST-10
17
16
15
14
13
12
11
!
塑料封装选项 - 表面贴装( SOIC )
!
军事领域可用
HI-8684
20引脚塑封SOIC - WB封装
(额外的引脚配置,请参阅第8页)
( DS8683启高)
HOLT集成电路
www.holtic.com
09/06
HI- 8683 , HI- 8684
引脚说明
信号
数据RDY
D0到D7
GND
读
奇偶ENB
错误
功能
产量
产量
动力
输入
输入
产量
描述
接收数据准备好标志。高电平表示数据是在接收可用
缓冲区。标志变为低电平时,第一个8位字节被读出。
8位并行数据总线(三态)
0V
读选通。低水平的传输接收缓冲器中的数据到数据总线
奇偶启用 - 高水平的激活奇数奇偶校验,以取代
第32 ARINC位有错误位。否则,第32 ARINC位不变
错误标志。高电平表示一个比特计数误差( ARINC-位数是
小于或大于32 )和/或奇偶校验错误,如果已启用奇偶校验检测
(奇偶校验ENB高)
正面的数字串行数据输入( HI- 8683专用)
负数字串行数据输入( HI- 8683只)
正直接ARINC串行数据输入( HI- 8684仅& HI- 8684-10 )
负直接ARINC串行数据输入( HI- 8684仅& HI- 8684-10 )
内部逻辑状态都与一个低电平初始化
用于与TESTB输入结合使用,以绕过内置的模拟线路
接收机电路( HI- 8684 & HI- 8684-10只)
用于与种皮输入结合使用,以绕过内置的模拟线路
接收机电路( HI- 8684 & HI- 8684-10只)
差距时钟。确定用于ARINC字之间所需的最小时间
检测。最小的字间隔时间为16至17个时钟周期
这个信号。
+ 5V ± 5 %电源
INA
INB
RINA/RINA-10
RINB/RINB-10
RESET
特斯塔
TESTB
GAPCLK
输入
输入
输入
输入
输入
输入
输入
输入
VCC
动力
功能说明
在HI- 8683和HI- 8684顷串行的8位并行变流
ERS 。输入的数据流串行地移位到一个输入
寄存器,进行错误检查,然后在平行传送到
一个32位的接收缓冲区。接收数据可被访问US-
荷兰国际集团4个8位并行读取操作,而在下一个串行
正在接收的数据的蒸汽。
接收器输入端
图1是两对HI - 8683和HI- 8684的框图。
这两种产品之间的差别在于对HI - 8684具有
内置线路接收器,而HI- 8683是严格意义上的数字
设备,需要一个外部ARINC线路接收器,如
霍尔特HI- 8444 , HI- 8445 , HI- 8448 , HI- 8482和HI- 8588 ,以在 -
terface的ARINC 429总线。
HI- 8684线路接收器
内置35K
W
电阻器是串联的两个RINA和
RINB ARINC 429的输入。它们连接到电平转换器
他们到GND电阻通常为10K
W
.
级传输后
LATION ,所述缓冲输入驱动一差分放大器。该
差分信号与从分频器来自水平
与VCC和GND 。标称设置对应
一个一/零幅度6.0V和3.3V的空幅度。一
有效的ARINC一/零输入设置一个锁存器和一个空重新输入
设置锁存器。
由于添加任何外部串联电阻,会影响电压
年龄译, HI- 8684-10可与25K
W
的
35K
W
需要进行适当的ARINC 429级串联电阻
检测。剩下的10K
W
需要而必须添加
可以在其他外部电路可以并入诸如轻
宁保障。除了不同的输入串联电阻
tance ,在HI- 8684和HI- 8684-10是相同的。
HOLT集成电路
2
HI- 8683 , HI- 8684
奇偶
ENB
INA
ESD
保护
CLK
错误
错误
检测
奇偶
检测
RXA
HI- 8683仅
时钟
&放大器;
数据
检测
INB
RINA-10
RINA
RINB
10KW
25KW
10KW
25KW
ESD
保护
&放大器;
LINE
接收器
RXB
数据
32位
32位
位
算
32-BIT
移
注册。
32
32-BIT
接收32
卜FF器
32-BIT
TO
8-BIT
MUX
8
D0 - D7
RINB-10
特斯塔
TESTB
HI- 8684仅
GAP
检测
字节
算
数据RDY
GAPCLK
RESET
读
图1.框图
功能说明(续)
协议检测
ARINC时钟和数据中的HI- 8683顷从派生
数字数据在INA和INB输入和两个流
所得的单/零数据移入一个32位的输入寄存器
如示于图3 。
在HI- 8684 ,单/零数据移入输入稳压
存器是从内置的任意两个数字输出创建
在线路接收器(图3)或外种皮和TESTB输入
(图4) 。
对于ARINC 561的操作, INA和INB数据流IN-
看跌必须从ARINC- 561数据,时钟和来自
与外部逻辑同步。
间隙检测
一个数据字的结束是由一个内部计数器检测出
当对于一个没有接收超时一个数据的一个或零
周期等于GAPCLK信号的16个周期。差距
检测时间可能会有所不同的16至17个周期
GAPCLK信号由于输入数据和GAPCLK是
通常不会同步输入。所要求的频率
GAPCLK是对于指定的最低限度的间隙时间的函数
被接收的ARINC-数据的类型。表1表示
可使用的各种数据的典型的频率
利率通常会遇到的。
数据总线
TYPE
429
位周期
(
s)
10
最小间隙
(s)
45
GAP时钟
兆赫
0.75
1.0
1.5
0.1
0.1
0.2
间隙检测
时间(μs )
21.3 - 22.7
16 - 17
10.7 - 11.3
160 - 170
160 - 170
80 - 85
429
575
561
69 - 133
69 - 133
69 - 133
310 - 599
310 - 599
103 - 200
表1 - 典型的间隙检测时报
HOLT集成电路
3
HI- 8683 , HI- 8684
功能说明(续)
错误检查
一次一个字间隙被检测,在输入时,该数据字稳压
存器传送给接收缓冲器,并检查ER-
RORS 。
当启用奇偶校验检测(奇偶校验ENB高)时,
接收到的字被选中为奇校验。如果存在一个奇偶
错误,则接收到的数据字的第32位被设置为高。
如果奇偶校验被禁用(奇偶ENB低)第32
该数据字的位始终为ARINC-位接收的第32个。
ERROR标志位输出被置高一接收到字的
因为以前的间隙和比特数接收
字隙小于32. ERROR标志小于或大于
是,当一个有效的ARINC字被写入复位低
接收缓冲区或复位时,低脉冲。
读取接收缓冲
当数据字被传输到接收缓冲器中,该
数据RDY引脚变为高电平。的数据字可以被读
在4个8位字节的通过脉冲READ输入低至indi-
符在图5中第一个读周期复位数据RDY
低,会使内部计数器递增到下一个8位
字节。计数器继续增加对每个读赛扬
CLE ,直到所有四个字节被读取。之间的关系
收到一条ARINC-字的每个位和4中的每一位
8位数据总线的字节中指定在图2中。
当接收到一个新的ARINC字总是覆盖
接收缓冲器。如果前一个字的第一个字节
没有被读出,则先前的数据将丢失,并且在接收
缓冲区将包含新的ARINC字。然而,如果
数据RDY引脚变为第一的读数之间的高
和第四个字节,先前读出的字节不再
有效的,因为读的字节都被覆盖了
新的ARINC字。还有,下一次读取将是第一个的
由于内部字节计数器新的ARINC字字节
总是被重置为第一个字节时,新的数据传输
ferred到接收缓冲区。
在HI- 8684内置的差分线路接收器可以是
禁用,从而允许将数据和时钟检测电路来
直接驱动带数字信号。逻辑或功能
种皮和TESTB和灰是真理表1规定。
的两个输入端可以用于测试接收机逻辑和
用于输入ARINC-429型数据来自于另一
来源/协议。参见图4为典型的测试输入的时间。
该装置应始终与RESET二份初始化
在进入测试模式之后diately清除部分字
可能已自最后一个字间隙接收。 Oth-
erwise ,可能会出现错误的条件和前32
在测试输入数据的比特可能不是正确重新
可察觉。
此外,当进入测试模式,既种皮和
TESTB应设置高,在这种状态下举行
复位后至少一个字的间隙期间( 17缺口时钟)
变高。
当退出测试模式下,测试输入要追究
低与复位初始化设备。
读
1st
2nd
3rd
4th
字节
1个字节
2字节
BYTE 3
4个字节
数据总线位数
D0 - D7
D0 - D7
D0 - D7
D0 - D7
ARINC位
ARINC 1 - ARINC 8
ARINC 9 - ARINC 16
ARINC 17 - 24 ARINC
ARINC 25 - ARINC 32
接收到的数据图2.订单
RESET
在RESET输入的低电平设置一个触发器用于初始化
内部逻辑。当RESET变高,内部
逻辑电路保持在初始化状态,直到第一字间隙是
检测防止接收部分字。
TEST MODE ( HI- 8684专用)
真值表1 。
RINA
-1.50至+ 1.50V
-3.25V到-6.50V
+ 3.25V至+ 6.50V
X
X
X
X =不关心
RINB
-1.50V至+ 1.50V
+ 3.25V至+ 6.50V
-3.25V到-6.50V
X
X
X
特斯塔
0
0
0
0
1
1
TESTB
0
0
0
1
0
1
RXA
0
0
1
0
1
0
RXB
0
1
0
1
0
0
HOLT集成电路
4