飞利浦半导体
产品speci fi cation
双JK FL IP- FL运
描述
该HEF4027B是双JK触发器是
边沿触发和功能独立设置直接
(S
D
) ,明确直接的(C
D
) ,时钟(CP)的输入和输出
(O , O) 。数据被接受时, CP为低电平,并转移
上的时钟的正向沿的输出。该
高电平有效异步清零直(C
D
),并设置直
(S
D
)是独立的,覆盖J,K和CP的输入。
的缓冲输出最佳的系统性能。
在时钟输入端施密特触发器动作使得电路
高耐性,较慢的时钟上升和下降时间。
功能表
输入
S
D
H
L
H
C
D
L
H
H
CP
X
X
X
J
X
X
X
K
X
X
X
HEF4027B
FL IP- FL OPS
输出
O
H
L
H
O
L
H
H
输入
S
D
L
L
L
L
笔记
C
D
L
L
L
L
CP
J
L
H
L
H
K
L
L
H
H
输出
O
n
+
1
H
L
O
n
O
n
+
1
L
H
O
n
没有变化
1. H =高电平状态(更多的正电压)
L =低电平状态(不积极的电压)
X =状态是无关紧要
=正向跳变
O
n
+
1
=钟后,积极过渡态
钉扎
J,K
CP
S
D
C
D
O
O
同步输入
时钟输入端(L至H边沿触发的)
异步设置,直接输入(高电平有效)
异步清零,直接输入(高电平有效)
真正的输出
互补输出
图1的功能框图。
HEF4027BP ( N) :
HEF4027BD (F ) :
HEF4027BT (D):
16引脚DIL ;塑料( SOT38-1 )
16引脚DIL ;陶瓷(陶瓷浸渍) ( SOT74 )
16引脚SO ;塑料( SOT109-1 )
( ) :封装标识北美
系列数据,我
DD
极限类触发器
见家庭音响特定阳离子
图2钢钉图。
1995年1月
2
飞利浦半导体
产品speci fi cation
双JK FL IP- FL运
HEF4027B
FL IP- FL OPS
Fig.4
波形示出设置时间,保持时间和最小时钟脉冲宽度。建立时间和保持时间是
示为正值,但也可以指定为负值。
图5显示波形的复苏时间
D
和C
D
;最小的S
D
和C
D
脉冲宽度。
应用信息
为HEF4027B应用的一些实例是:
注册
计数器
控制电路
1995年1月
5