HD74SSTV16857
1 :1的14位SSTL_2寄存缓冲器
ADE - 205-336F ( Z)
Rev.6
六月。 2001年
描述
该HD74SSTV16857是2.7 V的Vcc操作设计为2.3 V 14位寄存缓冲器和
LVCMOS复位( RESET )输入/ SSTL_2数据( D)输入和CLK输入。
从D个数据流,以Q由差分时钟引脚控制(CLK ,
CLK )
和
复位。
数据
触发在正时钟(CLK) ,与负时钟(CLK)的上升沿,必须使用
维持噪声容限。当
RESET
为低电平时,所有寄存器复位,所有输出为低。
为了确保稳定的时钟已经提供前从注册日网络斯内德输出,
RESET
必须保持
在上电时低的状态。
特点
支持LVCMOS复位( RESET )输入/ SSTL_2数据( D)输入和CLK输入
微分SSTL_2 (低压CMOS逻辑器件), CLK信号
通过建筑流优化PCB布局
套餐类型
套餐类型
TSSOP -48引脚
TVSOP -48针
封装代码
TTP-48DB
TTP-48DEV
包装SUF科幻X
T
N
大坪码
EL ( 1000个/卷)
EL ( 1000个/卷)
HD74SSTV16857
绝对最大额定值
项
电源电压
输入电压
*1
*1, 2
符号
V
CC
或V
DDQ
V
I
V
O
I
IK
I
OK
I
O
I
CC
, I
DDQ
还是我
GND
P
T
TSTG
评级
-0.5到3.6
-0.5到V
DDQ
+0.5
-0.5到V
DDQ
+0.5
±50
±50
±50
±100
115
-65到+150
单位
V
V
V
mA
mA
mA
mA
C / W
°C
条件
输出电压
输入钳位电流
输出钳位电流
连续输出电流
V
CC
, V
DDQ
或GND电流/针
最大功率耗散
在TA = 55 ° C(在静止空气中)
储存温度
注意事项:
V
I
& LT ; 0或V
I
& GT ; V
CC
V
O
& LT ; 0或V
O
& GT ; V
DDQ
V
O
= 0至V
DDQ
TSSOP
超出“绝对最大额定值”所列的应力可能会造成永久性的损害
到设备。这些压力额定值只,设备的这些功能操作或
超出“推荐工作条件”下标明的任何其他条件不
暗示。暴露在绝对最大额定条件下长时间可能会影响
器件的可靠性。
1.输入和输出负电压的评分可以在输入和输出钳位超过
电流额定值得到遵守。
2.当输出处于高状态, V该电流将只流
O
& GT ; V
DDQ
.
Rev.6号文件, 2001年6月,第15页4