HD74LVC573A
八路D型透明锁存器带3态输出
ADE-205-116B(Z)
第三版
1996年12月
描述
该HD74LVC573A有八D型产品的锁存器在一个20引脚封装三态输出。当闩锁
使能输入为高电平时, Q输出将跟随D输入。当锁存使能变低时,数据在D
输入将在输出端被保留,直到锁定高再次启用回报。当一个高逻辑电平是
施加到输出控制输入,所有输出为高阻抗状态,而不管信号是
本在其另一输入端与所述存储元件的状态。低电压和高速运转是
合适的,在电池驱动的产物(笔记本型个人计算机)和低功耗延伸的
生活中的电池长时间运行。
特点
V
CC
= 2.0 V至5.5 V
所有输入V
IH
(最大值)= 5.5 V ( @V
CC
= 0 V至5.5 V )
所有输出V
OUT
(最大值)= 5.5 V ( @V
CC
= 0 V或输出关断状态)
典型的V
OL
接地反弹< 0.8V( @V
CC
= 3.3 V , TA = 25 ° C)
典型的V
OH
下冲> 2.0 V( @V
CC
= 3.3 V , TA = 25 ° C)
高输出电流±24 MA( @V
CC
= 3.0 V至5.5 V )
功能表
输入
OC
L
L
L
H
H:
L:
X:
Z:
Q
0
:
LE
H
H
L
X
D
H
L
X
X
输出Q
H
L
Q
0
Z
高层
低层
非物质
高阻抗
建立了稳定的指示输入条件之前的Q电平。
HD74LVC573A
八路D型透明锁存器带3态输出
REJ03D0360–0400Z
(上ADE - 205-116B ( Z) )
Rev.4.00
2004年7月28日
描述
该HD74LVC573A有八D型产品的锁存器在一个20引脚封装三态输出。当锁存使能输入
为高时, Q输出将跟随D输入。当锁存使能变低,在D输入端的数据将在被保留
直到锁存器输出再次启用回报高。当一个高逻辑电平被施加到输出端的控制输入,所有
输出变为高阻抗状态,而不管是什么信号都出现在其另一输入端与所述状态
存储元件。低电压和高速运转是合适的,在电池驱动的产物(笔记本型个人
计算机)和低功耗延长电池为长时间运转的寿命。
特点
V
CC
= 2.0 V至5.5 V
所有输入V
IH
(最大值)= 5.5 V ( @V
CC
= 0 V至5.5 V )
所有输出V
OUT
(最大值)= 5.5 V ( @V
CC
= 0 V或输出关断状态)
典型的V
OL
接地反弹< 0.8V( @V
CC
= 3.3 V , TA = 25 ° C)
典型的V
OH
下冲> 2.0 V( @V
CC
= 3.3 V , TA = 25 ° C)
高输出电流±24 MA( @V
CC
= 3.0 V至5.5 V )
订购信息
套餐类型
SOP- 20引脚( JEITA )
TSSOP -20引脚
封装代码
FP–20DAV
TTP–20DAV
包
缩写
FP
T
大坪缩写
(数量)
EL ( 2000个/卷)
ELL ( 2000个/卷)
部件名称
HD74LVC573AFPEL
HD74LVC573ATELL
注:请咨询售楼处为上述方案的可用性。
功能表
输入
OC
L
L
L
H
H:
L:
X:
Z:
Q
0
:
LE
H
H
L
X
D
H
L
X
X
输出Q
H
L
Q
0
Z
高层
低层
非物质
高阻抗
建立了稳定的指示输入条件之前的Q电平。
Rev.4.00 2004年7月28日第1页8
HD74LVC573A
管脚配置
OC 1
1D 2
2D 3
3D 4
4D 5
5D 6
6D 7
7D 8
8D 9
GND 10
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
20 V
CC
19 1Q
18 2Q
17 3Q
16 4Q
15 5Q
14 6Q
13 7Q
12 8Q
11 LE
( TOP VIEW )
绝对最大额定值
项
电源电压
输入二极管电流
输入电压
输出二极管电流
输出电压
输出电流
V
CC
,接地电流/针
储存温度
符号
V
CC
I
IK
V
I
I
OK
V
O
I
O
I
CC
还是我
GND
TSTG
评级
-0.5 6.0
–50
-0.5 6.0
–50
50
-0.5到V
CC
+0.5
-0.5 6.0
±50
100
-65到+150
单位
V
mA
V
mA
V
mA
mA
°C
条件
V
I
= –0.5 V
V
O
= –0.5 V
V
O
= V
CC
+0.5 V
输出"H"或"L"
输出"Z"或V
CC
: OFF
注意:绝对最大额定值是价值观,这不能单独超出,而且,没有两个的
其可以同时实现。
Rev.4.00 2004年7月28日第2页8