HCF40182B
先行进位发生器
s
s
s
s
s
s
s
s
s
产生高速CARRY
在四个加法器或毒蛇
群体
高速运算:吨
PHL
= t
PLH
=
100 ns(典型值)在V
DD
= 10V
级联用于快速进行OVER
N位
专为使用HCF40181B
ALU
规范化,对称输出
特征
静态电流最多指定
20V
输入漏电流
I
I
=为100nA (最大值)在V
DD
= 18V牛逼
A
= 25°C
100 %测试静态电流
MEETS JEDEC的所有要求
JESD13B "STANDARD规格
为了说明的B系列CMOS
DEVICES"
DIP
SOP
订购代码
包
DIP
SOP
管
HCF40182BEY
HCF40182BM1
T&R
HCF40182M013TR
描述
HCF40182B是一个单片集成电路
在制造金属氧化物半导体
技术DIP和SOP封装。
他是一个高速先行进位发生器
能够在四个二进制期待进位的
加法器或加法器组。 HCF40182B是
级联进行跨n位全前瞻
加法器。
携带
宣传,贯彻,
和
产生进位的函数被提供作为
引脚连接
列举以下端子名称。
HCF40182B ,在结合使用时
HCF40181B算术逻辑单元(ALU) ,提供
长达全程高速先行进位功能
为n位的字。每个HCF40182B产生
前瞻(预期利差)在一组的
4个ALU 。此外,其他HCF40182Bs可以是
emplayed预测跨段进
四个先行块最多n位。
2002年9月
1/10
HCF40182B
关于CN + X输出
输入
G0
L
X
P0
X
L
所有其他组合
Cn
X
H
产量
道道通+ X
H
H
L
关于CN + Y输出
输入
G1
L
X
X
G0
X
L
X
P1
X
L
L
所有其他组合
P0
X
X
L
Cn
X
X
H
产量
道道通+ Y
H
H
H
L
关于CN + Z输出
输入
G2
L
X
X
X
G1
X
L
X
X
GO
P2
P1
P0
X
X
X
L
Cn
X
X
X
H
产量
道道通+ Z
H
H
H
H
L
X
X
X
X
L
X
L
L
L
X
L
L
所有其他组合
X:无关
CN + X = G0 + P0Cn
CN + Y = G1 + P1G0 + P1P0Cn
CN + Z = G2 + P2G1 + P2P1G0 + P2P1P0Cn
G = G3 + G3 + P3G2 + P3P2G1 + P3P2P1G0
P = P3P2P1P0
or
CN + X = Y0 + ( X0 +道道通)
CN + Y = Y1 + X1 + Y0 ( X0 +道道通)
CN + Z = Y2 + { X2 + Y1 [ X1 + Y0 ( X0 +道道通) ] }
G = Y3 + ( X3 + Y2 ) ( X3 + X2 + Y1 ) ( X3 + X2 + X1 + Y0 )
P = X3 + X2 + X1 + X0
3/10
HCF40182B
逻辑图
绝对最大额定值
符号
V
DD
V
I
I
I
P
D
T
op
T
英镑
电源电压
直流输入电压
DC输入电流
每个封装功耗
每个输出晶体管功耗
工作温度
储存温度
参数
价值
-0.5至+22
-0.5到V
DD
+ 0.5
±
10
200
100
-55到+125
-65到+150
单位
V
V
mA
mW
mW
°C
°C
绝对最大额定值超出这可能会损坏设备的价值。在这些条件下的功能操作
不是暗示。
所有电压值称为V
SS
引脚电压。
推荐工作条件
符号
V
DD
V
I
T
op
电源电压
输入电压
工作温度
参数
价值
3至20个
0到V
DD
-55至125
单位
V
V
°C
4/10