添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符G型号页 > 首字符G的型号第254页 > GS9021-CTU
GENLINX
II
GS9021
EDH协处理器
数据表
特点
根据错误检测和处理( EDH )
SMPTE RP- 165
EDH插入和提取在一个设备中
通过主机覆盖自动规范运作
接口
HVF定时信号的噪声免疫力提取
TRS插入/校正和ANC头校正
所有标准
ITU -R - 601的输出削波的有效图像区
可选的IC接口或8位并行端口进行访问
到EDH标志和器件配置位
可在专用输出引脚所有的错误标志
24位差错场计数器
BYPASS模式绕过EDH插入/更新
动态消隐控制输入
8位或10位的兼容性
高达54MHz的工作频率
无缝的标志映射与GS9020串行数字
视频输入处理器
64引脚LQFP
应用
EDH处理的SMPTE 259M串行数字接口
复合和分量标准,包括4 : 4 : 4 : 4的
540MB / S;噪声免疫数字同步和定时生成。
源,目的地,配送和测试设备;
通用, TRS格式化的空白视频流
发电机EDH 。
主机接口,可配置为8位并行接口
或IC ( IC是飞利浦公司的注册商标)系列
接口可以与微控制器通信。
该接口可以被用来读取和/或写入
一套完整的错误标志,并覆盖之前的状态标志
重新传输。有5位标志端口提供给所有的访问
在专用引脚的应用中的错误标志
微控制器未使用。自动装置
确定操作的标准,但是这可能是
通过编程接口覆盖。
订购信息
产品型号
GS9021-CFU
GS9021-CTU
64引脚LQFP托盘
64引脚LQFP封装胶带
温度
0 ° C至70℃
0 ° C至70℃
描述
该GS9021实现错误检测和处理
( EDH)根据SMPTE RP- 165 。接口向
无论是GS9002 , GS9022 GS9032或平行输入
串行数字编码器, GS9021 ,主要是所用的
传输SDI接口的结束。该GS9021提供
EDH插入和提取4sc NTSC , PAL 4sc和
所有的组件PAL和NTSC标准,其中包括4 : 2 : 2
( 13.5兆赫和18MHz的亮度取样) ,和4:4 :4:4 。
在GS9021产生噪声的免疫定时信号等
作为行同步,场消隐和场ID 。在
另外, TRS -ID校正/插入和数据都是空白
实施的所有标准。
GS9021
HOSTIF_MODE FLAG_MAP
EDH FLAG
萃取
CRC
比较/
计算
5
HVF
飞轮
TRS
发现
辅助的
校验
计算/
对照
辅助的
校验
更正
10
ITU -R - 601裁剪
TRS消隐
TRS插入/
更正
新的CRC
计算
HOST接口/
FLAG港
计数器
I2C接口
专用
FLAG港
8-BIT
并行
接口
BYPASS_EDH
10
错误标志
&放大器;
FORMAT包
MUX
10
LSB_TOP
数据总线10
反转
DOUT
CRC_MODE
R / T
IC被注册
飞利浦的商标
10
DIN
VBLANKS / L
FLYWDIS
H, V,F
FL AGS
TRS_错误
TRS
比较
BLANK_EN
CLIP_TRS
10
框图
修订日期: 1999年11月
GENNUM公司P.O. 489盒,STN 。 A,伯灵顿,安大略省,加拿大L7R 3Y3
电话: +1 ( 905 ) 632-2996传真。 +1 ( 905 ) 632-5946电邮: info@gennum.com
www.gennum.com
文件号521 - 65 - 05
绝对最大额定值
参数
电源电压
输入电压范围(任何输入)
工作温度范围
价值
-0.3V至6.0V
-0.3到V
DD
+ 0.3V
0 ° C至70℃
-55 ° C至150℃
260°C
GS9021
储存温度
焊接温度(焊接, 10秒)
DC电气特性
V
DD
= 5.0V ,T
A
= 0至70℃ ,除非另有所示。
参数
电源电压
电源电流空载
符号
V
DD
Ι
DD
条件
4.75
典型值
5.0
39
75
-
-
-
-
10
-
-
4
2
最大
5.25
-
-
0.8
-
150
1
-
0.4
-
-
-
单位
V
mA
mA
V
V
A
笔记
27MHz
54MHz
-
-
-
2.0
TTL兼容的CMOS输入
V
ILMAX
V
IHmin
Ι
IN
V
IN
= V
DD
或GND
-
-
1
2
C
IN
TTL兼容的CMOS输出
V
OLmax
V
OHmin
Ι
OUT
at
Ι
OUT
at
Ι
OUT
-
-
2.4
-
-
pF
V
V
mA
mA
3
4
笔记
1.下列输入具有内部上拉电阻: R / T 。下面输入具有内部上拉下拉电阻: FLYWIS , LSB_TOP ,
CRC_MODE , RESET , FLAG_MAP , HOSTIF_MODE和DIN [ 9 : 0 ] 。
2.所有其他投入。
3.下列输出具有4毫安驱动器(典型的) : S [ 1:0] ,佛罗里达[4: 0], DOUT [9: 0], H,V和F [2:0 ] 。
4.下列输出具有2毫安驱动程序(典型值) : P [ 7 : 0 ] 。
2
521 - 65 - 05
AC电气特性
V
DD
= 5.0V ,T
A
= 0至70℃ ,除非另有所示。
参数
输入时钟频率
时钟脉冲宽度低
时钟脉冲宽度高
输入建立时间
输入保持时间
输出的延迟时间
输出保持时间
输出建立时间
旗端口禁用时间
旗端口启用时间
IC时钟频率
主机接口设置时间
主机接口保持时间
主机接口输出
启用时间
主机接口输出
禁止时间
复位时间脉冲宽度
设备延迟
笔记
符号
条件
-
典型值
-
-
-
-
-
-
-
-
-
-
-
-
-
-
最大
54
-
-
-
-
15
-
-
15
16
400
-
-
21
单位
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
千赫
ns
ns
ns
笔记
t
PWL
t
威尔斯亲王医院
t
S
t
H
t
OD
t
OH
t
OS
t
FDIS
t
FEN
SCL
t
HS
t
HH
t
HEN
t
HDIS
t
RESET
t
LAT
与25PF负载
与10pF的负载
与10pF的负载
与10pF的负载
与25PF负载
与25PF负载
7.4
7.4
3
3
-
5
3.5
-
-
-
6
6
-
GS9021
1, 2
1, 2
2
2
2,4
与25PF负载
-
-
10
ns
100
8
-
8
-
8
ns
CLKS
3
1.请参见1.2节的信号同步和异步PCLKIN列表。
2.见图1和图2 。
3.延迟被定义为时间之间的时钟周期的数目时,该数据被锁存到设备并且当
相应的输出数据锁存到下一个设备,如图3 。
4 )基于54MHz的时钟( 18.5ns ) 。输出设置时间=时钟周期 - 输出延迟时间
3
521 - 65 - 05
引脚连接
CLIP_TRS
FLYWDIS
BLANK_EN
LSB_TOP
BYPASS_EDH
VBLANKS / L
CRC_MODE
V
DD
GND
R / T
RESET
F2
F1
F0
H
V
DIN9
DIN8
DIN7
DIN6
DIN5
DIN4
DIN3
V
DD
GND
DIN2
DIN1
DIN0
PCLKIN
P7
P6
P5
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
64 63 62 61 60 59 58 57 56 55 54 53 52 51 50 49
48
47
46
45
44
43
42
GS9021
41
顶视图
40
39
38
37
36
35
34
33
17 18 19 20 21 22 23 24 25 26 2728 29 30 31 32
SCL/P4
SDA/P3
A2/P2
A1/P1
A0/P0
读/写
A / D
CS
HOSTIF_MODE
V
DD
GND
S0
S1
FL0
FL1
FL2
GS9021
DOUT9
DOUT8
DOUT7
DOUT6
DOUT5
DOUT4
DOUT3
V
DD
GND
DOUT2
DOUT1
DOUT0
FLAG_MAP
F_R / W
FL4
FL3
引脚说明
1-7, 10-12
13
14-16
符号
DIN [9:0 ]
PCLKIN
P[7:5]
TYPE
I
I
I / O
并行数字视频数据输入。
并行时钟输入端。
在并口模式,这些是位7:5 ,主机接口的地址/数据总线。在
IC模式,必须将这些引脚设置为低电平。
在并行端口模式,这是位主机接口的地址/数据总线4 。在IC
模式,这是串行时钟输入IC接口。
在并口模式,这是在主机接口的地址/数据总线的第3位。在IC
模式,这是串行数据引脚为IC接口。
在并口模式,这些是位2:0的主机接口的地址/数据总线。在
IC模式,这些输入位,它们定义的I2C从地址的设备。
并行端口的读/写控制。高电平时,并行端口配置为
输出(读取模式)。当低,并行端口配置为输入(写
模式)。在IC模式下,该引脚必须设置为高电平。
并口的地址/数据总线控制。高电平时,并行端口用于
地址输入。当低,并行端口用于数据输入或输出。在
IC模式下,该引脚必须设置为低。
并口片选。当CS为低电平, R / W为高电平时, GS9021硬盘
地址/数据总线。当CS为低电平, R / W为低电平时,用户应该推动
地址/数据总线。当CS为高电平时,地址/数据总线处于高
阻抗状态(高 - Z) 。在IC模式下,该引脚必须设置为高电平。
主机接口模式选择。高电平时,主机接口配置为IC
模式。低电平时,主机接口配置为并行端口模式。
描述
17
SCL/P4
I / O
18
SDA/P3
I / O
19-21
A [ 2:0] / P [ 2 :0]的
I / O
22
读/写
I
23
A / D
I
24
CS
I
25
HOSTIF_MODE
I
4
521 - 65 - 05
引脚说明
28, 29
符号
S[1:0]
TYPE
I / O
描述
其中选择FF , AP ,或ANC EDH标志是否处于活动状态的EDH控制位
标志数据端口(佛罗里达州[4: 0])。在FLAG_MAP模式,在S [1 :0]引脚成为输出
(请参阅设备描述) 。
EDH标志数据端口,以允许访问所述EDH标志。
30-34
35
FL [4:0 ]
F_R / W
I / O
I
GS9021
旗端口的读/写控制。当HIGH , FL [ 4 : 0 ]被配置为输出
允许EDH标志被从设备中读取。当低,佛罗里达[4:0 ]是
配置为输入,允许EDH标志被覆盖到传出EDH
数据包。在FLAG_MAP模式下,该引脚必须设置为高电平。
FLAG_MAP模式使能。当HIGH , FLAG_MAP模式被启用。当
低, FLAG_MAP模式将被禁用。
并行数字视频数据输出。
垂直同步显示。
水平同步显示。
现场指示。 F2是MSB。
复位。当低,内部控制电路复位。
接收/发送模式选择。高电平时,器件工作在接收模式。
当低电平时,器件工作在发送模式。
CRC_MODE启用。当HIGH , CRC_MODE启用。当低,
CRC_MODE被禁用。
垂直消隐间隔的控制。对于NTSC信号,当VBLANKS / L被置为低电平
19行消隐间隔选择设置为高电平时的9号线消隐
间隔被选择。对于PAL D 2信号,当VBLANKS / L被置为低电平的17线
消隐间隔选择设置为高电平时的7号线消隐间隔
选择。对于PAL分量信号VBLANKS / L应设置为低电平。
旁路EDH控制。当高,设备允许的EDH数据包通过
通过保持不变。
数据输出LSB位置控制。当高电平时,输出的视频数据总线是
相反的,把LSB引脚48 。
消隐启用。低电平时,输入的数据被设置为相应的
消隐电平。
飞轮禁用。当高,内部飞轮被禁用。当低时,
内部飞轮被启用。
夹子和TRS补正控制。高电平时, TRS消隐, ITU -R - 601
裁剪和TRS插入功能被启用。
电源(标称+ 5V ) 。
地面上。
36
FLAG_MAP
I
37-39, 42-48
49
50
51-53
54
55
DOUT [9:0 ]
V
H
F[2:0]
RESET
R / T
O
O
O
O
I
I
58
CRC_MODE
I
59
VBLANKS / L
I
60
BYPASS_EDH
I
61
LSB_TOP
I
62
BLANK_EN
I
63
FLYWDIS
I
64
CLIP_TRS
I
8, 26, 41, 57
9, 27, 40, 56
V
DD
GND
5
521 - 65 - 05
GENLINX
II
GS9021
EDH协处理器
数据表
特点
根据错误检测和处理( EDH )
SMPTE RP- 165
EDH插入和提取在一个设备中
通过主机覆盖自动规范运作
接口
HVF定时信号的噪声免疫力提取
TRS插入/校正和ANC头校正
所有标准
ITU -R - 601的输出削波的有效图像区
可选的IC接口或8位并行端口进行访问
到EDH标志和器件配置位
可在专用输出引脚所有的错误标志
24位差错场计数器
BYPASS模式绕过EDH插入/更新
动态消隐控制输入
8位或10位的兼容性
高达54MHz的工作频率
无缝的标志映射与GS9020串行数字
视频输入处理器
64引脚LQFP
应用
EDH处理的SMPTE 259M串行数字接口
复合和分量标准,包括4 : 4 : 4 : 4的
540MB / S;噪声免疫数字同步和定时生成。
源,目的地,配送和测试设备;
通用, TRS格式化的空白视频流
发电机EDH 。
主机接口,可配置为8位并行接口
或IC ( IC是飞利浦公司的注册商标)系列
接口可以与微控制器通信。
该接口可以被用来读取和/或写入
一套完整的错误标志,并覆盖之前的状态标志
重新传输。有5位标志端口提供给所有的访问
在专用引脚的应用中的错误标志
微控制器未使用。自动装置
确定操作的标准,但是这可能是
通过编程接口覆盖。
订购信息
产品型号
GS9021-CFU
GS9021-CTU
64引脚LQFP托盘
64引脚LQFP封装胶带
温度
0 ° C至70℃
0 ° C至70℃
描述
该GS9021实现错误检测和处理
( EDH)根据SMPTE RP- 165 。接口向
无论是GS9002 , GS9022 GS9032或平行输入
串行数字编码器, GS9021 ,主要是所用的
传输SDI接口的结束。该GS9021提供
EDH插入和提取4sc NTSC , PAL 4sc和
所有的组件PAL和NTSC标准,其中包括4 : 2 : 2
( 13.5兆赫和18MHz的亮度取样) ,和4:4 :4:4 。
在GS9021产生噪声的免疫定时信号等
作为行同步,场消隐和场ID 。在
另外, TRS -ID校正/插入和数据都是空白
实施的所有标准。
GS9021
HOSTIF_MODE FLAG_MAP
EDH FLAG
萃取
CRC
比较/
计算
5
HVF
飞轮
TRS
发现
辅助的
校验
计算/
对照
辅助的
校验
更正
10
ITU -R - 601裁剪
TRS消隐
TRS插入/
更正
新的CRC
计算
HOST接口/
FLAG港
计数器
I2C接口
专用
FLAG港
8-BIT
并行
接口
BYPASS_EDH
10
错误标志
&放大器;
FORMAT包
MUX
10
LSB_TOP
数据总线10
反转
DOUT
CRC_MODE
R / T
IC被注册
飞利浦的商标
10
DIN
VBLANKS / L
FLYWDIS
H, V,F
FL AGS
TRS_错误
TRS
比较
BLANK_EN
CLIP_TRS
10
框图
修订日期: 1999年11月
GENNUM公司P.O. 489盒,STN 。 A,伯灵顿,安大略省,加拿大L7R 3Y3
电话: +1 ( 905 ) 632-2996传真。 +1 ( 905 ) 632-5946电邮: info@gennum.com
www.gennum.com
文件号521 - 65 - 05
绝对最大额定值
参数
电源电压
输入电压范围(任何输入)
工作温度范围
价值
-0.3V至6.0V
-0.3到V
DD
+ 0.3V
0 ° C至70℃
-55 ° C至150℃
260°C
GS9021
储存温度
焊接温度(焊接, 10秒)
DC电气特性
V
DD
= 5.0V ,T
A
= 0至70℃ ,除非另有所示。
参数
电源电压
电源电流空载
符号
V
DD
Ι
DD
条件
4.75
典型值
5.0
39
75
-
-
-
-
10
-
-
4
2
最大
5.25
-
-
0.8
-
150
1
-
0.4
-
-
-
单位
V
mA
mA
V
V
A
笔记
27MHz
54MHz
-
-
-
2.0
TTL兼容的CMOS输入
V
ILMAX
V
IHmin
Ι
IN
V
IN
= V
DD
或GND
-
-
1
2
C
IN
TTL兼容的CMOS输出
V
OLmax
V
OHmin
Ι
OUT
at
Ι
OUT
at
Ι
OUT
-
-
2.4
-
-
pF
V
V
mA
mA
3
4
笔记
1.下列输入具有内部上拉电阻: R / T 。下面输入具有内部上拉下拉电阻: FLYWIS , LSB_TOP ,
CRC_MODE , RESET , FLAG_MAP , HOSTIF_MODE和DIN [ 9 : 0 ] 。
2.所有其他投入。
3.下列输出具有4毫安驱动器(典型的) : S [ 1:0] ,佛罗里达[4: 0], DOUT [9: 0], H,V和F [2:0 ] 。
4.下列输出具有2毫安驱动程序(典型值) : P [ 7 : 0 ] 。
2
521 - 65 - 05
AC电气特性
V
DD
= 5.0V ,T
A
= 0至70℃ ,除非另有所示。
参数
输入时钟频率
时钟脉冲宽度低
时钟脉冲宽度高
输入建立时间
输入保持时间
输出的延迟时间
输出保持时间
输出建立时间
旗端口禁用时间
旗端口启用时间
IC时钟频率
主机接口设置时间
主机接口保持时间
主机接口输出
启用时间
主机接口输出
禁止时间
复位时间脉冲宽度
设备延迟
笔记
符号
条件
-
典型值
-
-
-
-
-
-
-
-
-
-
-
-
-
-
最大
54
-
-
-
-
15
-
-
15
16
400
-
-
21
单位
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
千赫
ns
ns
ns
笔记
t
PWL
t
威尔斯亲王医院
t
S
t
H
t
OD
t
OH
t
OS
t
FDIS
t
FEN
SCL
t
HS
t
HH
t
HEN
t
HDIS
t
RESET
t
LAT
与25PF负载
与10pF的负载
与10pF的负载
与10pF的负载
与25PF负载
与25PF负载
7.4
7.4
3
3
-
5
3.5
-
-
-
6
6
-
GS9021
1, 2
1, 2
2
2
2,4
与25PF负载
-
-
10
ns
100
8
-
8
-
8
ns
CLKS
3
1.请参见1.2节的信号同步和异步PCLKIN列表。
2.见图1和图2 。
3.延迟被定义为时间之间的时钟周期的数目时,该数据被锁存到设备并且当
相应的输出数据锁存到下一个设备,如图3 。
4 )基于54MHz的时钟( 18.5ns ) 。输出设置时间=时钟周期 - 输出延迟时间
3
521 - 65 - 05
引脚连接
CLIP_TRS
FLYWDIS
BLANK_EN
LSB_TOP
BYPASS_EDH
VBLANKS / L
CRC_MODE
V
DD
GND
R / T
RESET
F2
F1
F0
H
V
DIN9
DIN8
DIN7
DIN6
DIN5
DIN4
DIN3
V
DD
GND
DIN2
DIN1
DIN0
PCLKIN
P7
P6
P5
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
64 63 62 61 60 59 58 57 56 55 54 53 52 51 50 49
48
47
46
45
44
43
42
GS9021
41
顶视图
40
39
38
37
36
35
34
33
17 18 19 20 21 22 23 24 25 26 2728 29 30 31 32
SCL/P4
SDA/P3
A2/P2
A1/P1
A0/P0
读/写
A / D
CS
HOSTIF_MODE
V
DD
GND
S0
S1
FL0
FL1
FL2
GS9021
DOUT9
DOUT8
DOUT7
DOUT6
DOUT5
DOUT4
DOUT3
V
DD
GND
DOUT2
DOUT1
DOUT0
FLAG_MAP
F_R / W
FL4
FL3
引脚说明
1-7, 10-12
13
14-16
符号
DIN [9:0 ]
PCLKIN
P[7:5]
TYPE
I
I
I / O
并行数字视频数据输入。
并行时钟输入端。
在并口模式,这些是位7:5 ,主机接口的地址/数据总线。在
IC模式,必须将这些引脚设置为低电平。
在并行端口模式,这是位主机接口的地址/数据总线4 。在IC
模式,这是串行时钟输入IC接口。
在并口模式,这是在主机接口的地址/数据总线的第3位。在IC
模式,这是串行数据引脚为IC接口。
在并口模式,这些是位2:0的主机接口的地址/数据总线。在
IC模式,这些输入位,它们定义的I2C从地址的设备。
并行端口的读/写控制。高电平时,并行端口配置为
输出(读取模式)。当低,并行端口配置为输入(写
模式)。在IC模式下,该引脚必须设置为高电平。
并口的地址/数据总线控制。高电平时,并行端口用于
地址输入。当低,并行端口用于数据输入或输出。在
IC模式下,该引脚必须设置为低。
并口片选。当CS为低电平, R / W为高电平时, GS9021硬盘
地址/数据总线。当CS为低电平, R / W为低电平时,用户应该推动
地址/数据总线。当CS为高电平时,地址/数据总线处于高
阻抗状态(高 - Z) 。在IC模式下,该引脚必须设置为高电平。
主机接口模式选择。高电平时,主机接口配置为IC
模式。低电平时,主机接口配置为并行端口模式。
描述
17
SCL/P4
I / O
18
SDA/P3
I / O
19-21
A [ 2:0] / P [ 2 :0]的
I / O
22
读/写
I
23
A / D
I
24
CS
I
25
HOSTIF_MODE
I
4
521 - 65 - 05
引脚说明
28, 29
符号
S[1:0]
TYPE
I / O
描述
其中选择FF , AP ,或ANC EDH标志是否处于活动状态的EDH控制位
标志数据端口(佛罗里达州[4: 0])。在FLAG_MAP模式,在S [1 :0]引脚成为输出
(请参阅设备描述) 。
EDH标志数据端口,以允许访问所述EDH标志。
30-34
35
FL [4:0 ]
F_R / W
I / O
I
GS9021
旗端口的读/写控制。当HIGH , FL [ 4 : 0 ]被配置为输出
允许EDH标志被从设备中读取。当低,佛罗里达[4:0 ]是
配置为输入,允许EDH标志被覆盖到传出EDH
数据包。在FLAG_MAP模式下,该引脚必须设置为高电平。
FLAG_MAP模式使能。当HIGH , FLAG_MAP模式被启用。当
低, FLAG_MAP模式将被禁用。
并行数字视频数据输出。
垂直同步显示。
水平同步显示。
现场指示。 F2是MSB。
复位。当低,内部控制电路复位。
接收/发送模式选择。高电平时,器件工作在接收模式。
当低电平时,器件工作在发送模式。
CRC_MODE启用。当HIGH , CRC_MODE启用。当低,
CRC_MODE被禁用。
垂直消隐间隔的控制。对于NTSC信号,当VBLANKS / L被置为低电平
19行消隐间隔选择设置为高电平时的9号线消隐
间隔被选择。对于PAL D 2信号,当VBLANKS / L被置为低电平的17线
消隐间隔选择设置为高电平时的7号线消隐间隔
选择。对于PAL分量信号VBLANKS / L应设置为低电平。
旁路EDH控制。当高,设备允许的EDH数据包通过
通过保持不变。
数据输出LSB位置控制。当高电平时,输出的视频数据总线是
相反的,把LSB引脚48 。
消隐启用。低电平时,输入的数据被设置为相应的
消隐电平。
飞轮禁用。当高,内部飞轮被禁用。当低时,
内部飞轮被启用。
夹子和TRS补正控制。高电平时, TRS消隐, ITU -R - 601
裁剪和TRS插入功能被启用。
电源(标称+ 5V ) 。
地面上。
36
FLAG_MAP
I
37-39, 42-48
49
50
51-53
54
55
DOUT [9:0 ]
V
H
F[2:0]
RESET
R / T
O
O
O
O
I
I
58
CRC_MODE
I
59
VBLANKS / L
I
60
BYPASS_EDH
I
61
LSB_TOP
I
62
BLANK_EN
I
63
FLYWDIS
I
64
CLIP_TRS
I
8, 26, 41, 57
9, 27, 40, 56
V
DD
GND
5
521 - 65 - 05
查看更多GS9021-CTUPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    GS9021-CTU
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
GS9021-CTU
√ 欧美㊣品
▲10/11+
8954
贴◆插
【dz37.com】实时报价有图&PDF
查询更多GS9021-CTU供应信息

深圳市碧威特网络技术有限公司
 复制成功!