添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符G型号页 > 首字符G的型号第303页 > GS84118T-100
GS84118T/B-166/150/133/100
TQFP , BGA
商用温度
工业级温度
特点
3.3 V +10 % / - 5 %,核心供电, 2.5 V或3.3 V的I / O
供应
综合型数据比较的标签内存的应用
FT模式引脚流过或流水线操作
LBO引脚直线或交错(奔腾
TM
和X86 )连拍
模式
同步地址,数据I / O和控制输入
同步数据使能( DE )
异步输出使能( OE )
异步匹配输出使能( MOE)
字节写入( BWE )和全局写( GW )的操作
三个芯片使能轻松深度扩展信号
内部自定时写周期
JTAG测试模式符合IEEE标准1149.1
JEDEC标准的100引脚TQFP封装, 119 -BGA :
T: TQFP或B : BGA
-166
管道
3-1-1-1
溢流
通过
2-1-1-1
t
周期
t
KQ
I
DD
t
KQ
t
周期
I
DD
6.0纳秒
3.5纳秒
310毫安
8.5纳秒
10纳秒
190毫安
-150
6.6纳秒
3.8纳秒
275毫安
10纳秒
10纳秒
190毫安
-133
7.5纳秒
4.0纳秒
250毫安
11纳秒
15纳秒
140毫安
-100
10纳秒
4.5纳秒
190毫安
12纳秒
15纳秒
140毫安
256K ×18同步
缓存标签
166兆赫, 100兆赫
8.5 NS- 12 NS
3.3 V V
DD
3.3 V和2.5 V的I / O
提供输出寄存器和输出匹配寄存器,
通过FT模式引脚(引脚14 )控制。通过使用FT的
MODE引脚, I / O寄存器进行编程以执行流水线
或流经操作。流经模式减少
潜伏期。
通过使用字节写使能进行字节写操作
( BWE )输入结合两个单独的字节写入信号
BW1-2 。此外,全局写( GW)是供
写的所有字节一次。
比较周期开始作为一个读周期与输出禁用,因此
该比较数据可以加载到数据输入寄存器。
比较器比较的登记所读取的数据
输入数据和一个匹配信号生成的。匹配输出
可以是在管道或流过由控制模式
金融时报的信号。
低功耗(待机模式)通过的断言实现
在ZZ信号,或者通过停止时钟(CLK) 。存储器的数据是
在待机模式保持不变。
使用IEEE提供JTAG边界扫描接口
1149.1标准的协议。四个引脚,测试数据输入( TDI ) ,测试
数据输出( TDO ) ,测试时钟( TCK )和测试模式选择
(TMS)的-are用于进行JTAG的功能。
在GS84118工作在3.3 V电源和所有输入/
输出为3.3 V - 2.5 V , LVTTL兼容。另
输出(V
DDQ
)引脚用于使两个3.3 V或2.5 V IO
界面。
功能说明
该GS84118是256K ×18的高性能同步
SRAM集成标签的RAM比较。 2位爆
计数器包括提供突发接口奔腾
TM
和其它高性能的CPU。它被设计成用作
一个高速缓冲存储器标记的SRAM ,以及数据SRAM。地址,数据
iOS上,匹配输出,芯片使能( CE1 , CE2 , CE3 ) ,地址
控制输入( ADSP , ADSC , ADV ) ,写控制输入
( BW1 , BW2 , BWE , GW , DE)是同步的,并
由一个正沿触发时钟(CLK)控制的。
输出使能( OE ) ,匹配输出使能和电源关闭
控制( ZZ )是异步的。脉冲串可以与启动
无论是ADSP或ADSC输入。随后一阵地址
内部产生的并通过ADV控制。爆
顺序可以是交错顺序(奔腾
TM
或x86 )或
线性顺序,并且由LBO控制。
冯: 1.05 7/2001
1/30
* Pentium是英特尔公司的商标。
1999 ,千兆半导体公司
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
商标公告(如果有的话)千兆半导体公司( GSI技术)的商标。
GS84118T/B-166/150/130/100
引脚配置
NC
NC
NC
V
DDQ
V
SS
NC
NC
DQ
9
DQ
10
V
SS
V
DDQ
DQ
11
DQ
12
FT
V
DD
NC
V
SS
DQ
13
DQ
14
V
DDQ
V
SS
DQ
15
DQ
16
DQ
P2
NC
V
SS
V
DDQ
NC
NC
NC
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81
1
80
2
79
3
78
4
77
5
76
6
75
7
74
8
73
9
72
256K ×18
10
71
顶视图
11
70
12
69
13
68
14
67
15
66
16
65
17
64
18
63
19
62
20
61
21
60
22
59
23
58
24
57
25
56
26
55
27
54
28
53
29
52
30
51
31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
A
6
A
7
CE
1
CE
2
NC
NC
BW
2
BW
1
CE
3
V
DD
V
SS
CLK
GW
BWE
OE
ADSC
ADSP
ADV
A
8
A
9
A
10
NC
NC
V
DDQ
V
SS
NC
DQ
P1
DQ
8
DQ
7
V
SS
VDDQ
DQ
6
DQ
5
V
SS
NC
V
DD
ZZ
DQ
4
DQ
3
V
DDQ
V
SS
DQ
2
DQ
1
NC
NC
V
SS
V
DDQ
MATCH
DE
教育部
冯: 1.05 7/2001
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
A
3
A
2
A
1
A
0
TMS
TDI
V
SS
V
DD
TDO
TCK
A
15
A
14
A
13
A
12
A
11
A
16
A
17
2/30
1999 ,千兆半导体公司
LBO
A
5
A
4
GS84118T/B-166/150/130/100
84118 PadOut
119焊球BGA-顶视图
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
DDQ
NC
NC
DQ
B1
NC
V
DDQ
NC
DQ
B4
V
DDQ
NC
DQ
B6
V
DDQ
DQ
B8
NC
NC
NC
V
DDQ
2
A
6
E
2
A
5
NC
DQ
B2
NC
DQ
B3
NC
V
DD
DQ
B5
NC
DQ
B7
NC
DQ
P2
A
2
A
10
TMS
3
A
7
A
4
A
3
V
SS
V
SS
V
SS
B
B
V
SS
NC
V
SS
NC
V
SS
V
SS
V
SS
LBO
A
11
TDI
4
ADSP
ADSC
V
DD
NC
E
1
G
ADV
GW
V
DD
CK
NC
BW
A
1
A
0
V
DD
NC
NC
5
A
8
A
15
A
14
V
SS
V
SS
V
SS
NC
V
SS
NC
V
SS
B
A
V
SS
V
SS
V
SS
FT
A
12
TDO
6
A
9
E
3
A
16
DQ
P1
NC
DQ
A7
NC
DQ
A5
V
DD
NC
DQ
A3
MATCH
DQ
A2
教育部
A
13
A
17
TCK
7
V
DDQ
NC
NC
NC
DQ
A8
V
DDQ
DQ
A6
NC
V
DDQ
DQ
A4
NC
V
DDQ
DE
DQ
A1
NC
ZZ
V
DDQ
冯: 1.05 7/2001
3/30
1999 ,千兆半导体公司
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
GS84118T/B-166/150/130/100
TQFP引脚说明
引脚位置
37, 36, 35, 34, 33, 32, 100, 99, 82, 81, 80, 48,
47, 46, 45, 44, 49, 50
89
87
93
94
88
92, 97, 98
86
83
84, 85
58, 59, 62 ,63, 68, 69, 72, 73, 8, 9, 12, 13, 18,
19, 22, 23
74, 24
53
51
52
64
14
31
38
39
42
43
15, 41, 65, 91
5,10,17, 21, 26, 40, 55, 60, 67, 71,
76, 90
4, 11, 20, 27, 54, 61, 70, 77
1, 2, 3, 6, 7, 16, 25, 28, 29, 30,56, 57, 66, 75,
78, 79, 95, 96
符号
A0–A17
CLK
BWE
BW1
BW2
GW
CE1 , CE2 , CE3
OE
ADV
ADSP , ADSC
DQ1–DQ16
DQP1–DQP2
MATCH
教育部
DE
ZZ
FT
LBO
TMS
TDI
TDO
TCK
V
DD
V
SS
V
DDQ
NC
描述
地址输入信号,输入注册的,必须满足
建立和保持时间,指定的
第11页。
时钟输入信号
字节写使能信号,该字节的写使能信号
需要被使用的4字节的写入信号的一个组合
对于写操作发生。
数据输出1直通8个字节的写信号
数据输出9至16字节写入信号
全局写使能
芯片使
OUTPUT ENABLE
突发地址进展
地址状态信号
数据输入和输出引脚
奇偶输入和输出引脚
匹配输出
匹配输出使能
数据使能,数据输入寄存器,只有当DE更新
是活动的。
功率降低控制应用中的ZZ将导致低
待机功耗。
流经或管道模式
线性顺序连拍模式
测试模式选择
测试数据
测试数据输出
测试时钟
3.3 V电源
2.5 V / 3.3 V输出电源
无连接
冯: 1.05 7/2001
4/30
1999 ,千兆半导体公司
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
GS84118T/B-166/150/130/100
PBGA引脚说明
引脚位置
P4 ,N4, R 2, C 3, B3,C2 ,A2,A3 ,A5,A6 ,T6 ,C5
R 6 ,T5 ,T2,T3 ,B5, C 6 -C
K4
M4
L5
G3
H4
E4 ,B2,B6
F4
G4
A4,B4
P7, N6 ,L6, K7, H6, G7 ,F6, E7, D 1, E 2 ,G 2, H 1,
K 2 ,L 1, M 2 ,Nl
D6 , P2
M6
P6
N7
T7
R5
R3
U2
U3
U5
U4
C4 ,J2, J4 ,J6 R4
D3 ,D5, E3 ,E5, F3 ,F5, H3 ,H5, K3 ,K5, M3 ,M5,
N3 ,N5 ,P3, P5
A 1, A 7 , F 1, F 7 , J1, J7 ,M1, M7 ,U1, U7
B1 ,B7, C1 ,C7, D2,D4 ,D7, E1, E6 ,F2, G1 ,G5
G6 ,H2 ,H7 ,J3, J5 ,K1, K6 ,L2,L3 ,L4, L7 ,N2
P1, RR1 ,R 7, T 1, T 4 , U6
符号
A0–A17
CLK
BWE
BW1
BW2
GW
CE1 , CE2 , CE3
OE
ADV
ADSP , ADSC
DQ1–DQ16
DQP1–DQP2
MATCH
教育部
DE
ZZ
FT
LBO
TMS
TDI
TDO
TCK
V
DD
V
SS
V
DDQ
NC
描述
地址输入信号,输入注册的,必须满足
建立和保持时间,指定的
第11页。
时钟输入信号
字节写使能信号,该字节的写使能信号需要
用的写四个字节的写信号一个组合
发生的操作。
数据输出1直通8个字节的写信号
数据输出9至16字节写入信号
全局写使能
芯片使
OUTPUT ENABLE
突发地址进展
地址状态信号
数据输入和输出引脚
奇偶输入和输出引脚
匹配输出
匹配输出使能
当DE为数据使能,数据输入寄存器仅更新
活跃的。
功率降低控制应用中的ZZ将导致低
待机功耗。
流经或管道模式
线性顺序连拍模式
测试模式选择
测试数据
测试数据输出
测试时钟
3.3 V电源
2.5 V / 3.3 V输出电源
无连接
冯: 1.05 7/2001
5/30
1999 ,千兆半导体公司
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
GS84118T/B-166/150/133/100
TQFP , BGA
商用温度
工业级温度
特点
3.3 V +10 % / - 5 %,核心供电, 2.5 V或3.3 V的I / O
供应
综合型数据比较的标签内存的应用
FT模式引脚流过或流水线操作
LBO引脚直线或交错(奔腾
TM
和X86 )连拍
模式
同步地址,数据I / O和控制输入
同步数据使能( DE )
异步输出使能( OE )
异步匹配输出使能( MOE)
字节写入( BWE )和全局写( GW )的操作
三个芯片使能轻松深度扩展信号
内部自定时写周期
JTAG测试模式符合IEEE标准1149.1
JEDEC标准的100引脚TQFP封装, 119 -BGA :
T: TQFP或B : BGA
-166
管道
3-1-1-1
溢流
通过
2-1-1-1
t
周期
t
KQ
I
DD
t
KQ
t
周期
I
DD
6.0纳秒
3.5纳秒
310毫安
8.5纳秒
10纳秒
190毫安
-150
6.6纳秒
3.8纳秒
275毫安
10纳秒
10纳秒
190毫安
-133
7.5纳秒
4.0纳秒
250毫安
11纳秒
15纳秒
140毫安
-100
10纳秒
4.5纳秒
190毫安
12纳秒
15纳秒
140毫安
256K ×18同步
缓存标签
166兆赫, 100兆赫
8.5 NS- 12 NS
3.3 V V
DD
3.3 V和2.5 V的I / O
提供输出寄存器和输出匹配寄存器,
通过FT模式引脚(引脚14 )控制。通过使用FT的
MODE引脚, I / O寄存器进行编程以执行流水线
或流经操作。流经模式减少
潜伏期。
通过使用字节写使能进行字节写操作
( BWE )输入结合两个单独的字节写入信号
BW1-2 。此外,全局写( GW)是供
写的所有字节一次。
比较周期开始作为一个读周期与输出禁用,因此
该比较数据可以加载到数据输入寄存器。
比较器比较的登记所读取的数据
输入数据和一个匹配信号生成的。匹配输出
可以是在管道或流过由控制模式
金融时报的信号。
低功耗(待机模式)通过的断言实现
在ZZ信号,或者通过停止时钟(CLK) 。存储器的数据是
在待机模式保持不变。
使用IEEE提供JTAG边界扫描接口
1149.1标准的协议。四个引脚,测试数据输入( TDI ) ,测试
数据输出( TDO ) ,测试时钟( TCK )和测试模式选择
(TMS)的-are用于进行JTAG的功能。
在GS84118工作在3.3 V电源和所有输入/
输出为3.3 V - 2.5 V , LVTTL兼容。另
输出(V
DDQ
)引脚用于使两个3.3 V或2.5 V IO
界面。
功能说明
该GS84118是256K ×18的高性能同步
SRAM集成标签的RAM比较。 2位爆
计数器包括提供突发接口奔腾
TM
和其它高性能的CPU。它被设计成用作
一个高速缓冲存储器标记的SRAM ,以及数据SRAM。地址,数据
iOS上,匹配输出,芯片使能( CE1 , CE2 , CE3 ) ,地址
控制输入( ADSP , ADSC , ADV ) ,写控制输入
( BW1 , BW2 , BWE , GW , DE)是同步的,并
由一个正沿触发时钟(CLK)控制的。
输出使能( OE ) ,匹配输出使能和电源关闭
控制( ZZ )是异步的。脉冲串可以与启动
无论是ADSP或ADSC输入。随后一阵地址
内部产生的并通过ADV控制。爆
顺序可以是交错顺序(奔腾
TM
或x86 )或
线性顺序,并且由LBO控制。
冯: 1.05 7/2001
1/30
* Pentium是英特尔公司的商标。
1999 ,千兆半导体公司
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
商标公告(如果有的话)千兆半导体公司( GSI技术)的商标。
GS84118T/B-166/150/130/100
引脚配置
NC
NC
NC
V
DDQ
V
SS
NC
NC
DQ
9
DQ
10
V
SS
V
DDQ
DQ
11
DQ
12
FT
V
DD
NC
V
SS
DQ
13
DQ
14
V
DDQ
V
SS
DQ
15
DQ
16
DQ
P2
NC
V
SS
V
DDQ
NC
NC
NC
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81
1
80
2
79
3
78
4
77
5
76
6
75
7
74
8
73
9
72
256K ×18
10
71
顶视图
11
70
12
69
13
68
14
67
15
66
16
65
17
64
18
63
19
62
20
61
21
60
22
59
23
58
24
57
25
56
26
55
27
54
28
53
29
52
30
51
31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
A
6
A
7
CE
1
CE
2
NC
NC
BW
2
BW
1
CE
3
V
DD
V
SS
CLK
GW
BWE
OE
ADSC
ADSP
ADV
A
8
A
9
A
10
NC
NC
V
DDQ
V
SS
NC
DQ
P1
DQ
8
DQ
7
V
SS
VDDQ
DQ
6
DQ
5
V
SS
NC
V
DD
ZZ
DQ
4
DQ
3
V
DDQ
V
SS
DQ
2
DQ
1
NC
NC
V
SS
V
DDQ
MATCH
DE
教育部
冯: 1.05 7/2001
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
A
3
A
2
A
1
A
0
TMS
TDI
V
SS
V
DD
TDO
TCK
A
15
A
14
A
13
A
12
A
11
A
16
A
17
2/30
1999 ,千兆半导体公司
LBO
A
5
A
4
GS84118T/B-166/150/130/100
84118 PadOut
119焊球BGA-顶视图
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
DDQ
NC
NC
DQ
B1
NC
V
DDQ
NC
DQ
B4
V
DDQ
NC
DQ
B6
V
DDQ
DQ
B8
NC
NC
NC
V
DDQ
2
A
6
E
2
A
5
NC
DQ
B2
NC
DQ
B3
NC
V
DD
DQ
B5
NC
DQ
B7
NC
DQ
P2
A
2
A
10
TMS
3
A
7
A
4
A
3
V
SS
V
SS
V
SS
B
B
V
SS
NC
V
SS
NC
V
SS
V
SS
V
SS
LBO
A
11
TDI
4
ADSP
ADSC
V
DD
NC
E
1
G
ADV
GW
V
DD
CK
NC
BW
A
1
A
0
V
DD
NC
NC
5
A
8
A
15
A
14
V
SS
V
SS
V
SS
NC
V
SS
NC
V
SS
B
A
V
SS
V
SS
V
SS
FT
A
12
TDO
6
A
9
E
3
A
16
DQ
P1
NC
DQ
A7
NC
DQ
A5
V
DD
NC
DQ
A3
MATCH
DQ
A2
教育部
A
13
A
17
TCK
7
V
DDQ
NC
NC
NC
DQ
A8
V
DDQ
DQ
A6
NC
V
DDQ
DQ
A4
NC
V
DDQ
DE
DQ
A1
NC
ZZ
V
DDQ
冯: 1.05 7/2001
3/30
1999 ,千兆半导体公司
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
GS84118T/B-166/150/130/100
TQFP引脚说明
引脚位置
37, 36, 35, 34, 33, 32, 100, 99, 82, 81, 80, 48,
47, 46, 45, 44, 49, 50
89
87
93
94
88
92, 97, 98
86
83
84, 85
58, 59, 62 ,63, 68, 69, 72, 73, 8, 9, 12, 13, 18,
19, 22, 23
74, 24
53
51
52
64
14
31
38
39
42
43
15, 41, 65, 91
5,10,17, 21, 26, 40, 55, 60, 67, 71,
76, 90
4, 11, 20, 27, 54, 61, 70, 77
1, 2, 3, 6, 7, 16, 25, 28, 29, 30,56, 57, 66, 75,
78, 79, 95, 96
符号
A0–A17
CLK
BWE
BW1
BW2
GW
CE1 , CE2 , CE3
OE
ADV
ADSP , ADSC
DQ1–DQ16
DQP1–DQP2
MATCH
教育部
DE
ZZ
FT
LBO
TMS
TDI
TDO
TCK
V
DD
V
SS
V
DDQ
NC
描述
地址输入信号,输入注册的,必须满足
建立和保持时间,指定的
第11页。
时钟输入信号
字节写使能信号,该字节的写使能信号
需要被使用的4字节的写入信号的一个组合
对于写操作发生。
数据输出1直通8个字节的写信号
数据输出9至16字节写入信号
全局写使能
芯片使
OUTPUT ENABLE
突发地址进展
地址状态信号
数据输入和输出引脚
奇偶输入和输出引脚
匹配输出
匹配输出使能
数据使能,数据输入寄存器,只有当DE更新
是活动的。
功率降低控制应用中的ZZ将导致低
待机功耗。
流经或管道模式
线性顺序连拍模式
测试模式选择
测试数据
测试数据输出
测试时钟
3.3 V电源
2.5 V / 3.3 V输出电源
无连接
冯: 1.05 7/2001
4/30
1999 ,千兆半导体公司
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
GS84118T/B-166/150/130/100
PBGA引脚说明
引脚位置
P4 ,N4, R 2, C 3, B3,C2 ,A2,A3 ,A5,A6 ,T6 ,C5
R 6 ,T5 ,T2,T3 ,B5, C 6 -C
K4
M4
L5
G3
H4
E4 ,B2,B6
F4
G4
A4,B4
P7, N6 ,L6, K7, H6, G7 ,F6, E7, D 1, E 2 ,G 2, H 1,
K 2 ,L 1, M 2 ,Nl
D6 , P2
M6
P6
N7
T7
R5
R3
U2
U3
U5
U4
C4 ,J2, J4 ,J6 R4
D3 ,D5, E3 ,E5, F3 ,F5, H3 ,H5, K3 ,K5, M3 ,M5,
N3 ,N5 ,P3, P5
A 1, A 7 , F 1, F 7 , J1, J7 ,M1, M7 ,U1, U7
B1 ,B7, C1 ,C7, D2,D4 ,D7, E1, E6 ,F2, G1 ,G5
G6 ,H2 ,H7 ,J3, J5 ,K1, K6 ,L2,L3 ,L4, L7 ,N2
P1, RR1 ,R 7, T 1, T 4 , U6
符号
A0–A17
CLK
BWE
BW1
BW2
GW
CE1 , CE2 , CE3
OE
ADV
ADSP , ADSC
DQ1–DQ16
DQP1–DQP2
MATCH
教育部
DE
ZZ
FT
LBO
TMS
TDI
TDO
TCK
V
DD
V
SS
V
DDQ
NC
描述
地址输入信号,输入注册的,必须满足
建立和保持时间,指定的
第11页。
时钟输入信号
字节写使能信号,该字节的写使能信号需要
用的写四个字节的写信号一个组合
发生的操作。
数据输出1直通8个字节的写信号
数据输出9至16字节写入信号
全局写使能
芯片使
OUTPUT ENABLE
突发地址进展
地址状态信号
数据输入和输出引脚
奇偶输入和输出引脚
匹配输出
匹配输出使能
当DE为数据使能,数据输入寄存器仅更新
活跃的。
功率降低控制应用中的ZZ将导致低
待机功耗。
流经或管道模式
线性顺序连拍模式
测试模式选择
测试数据
测试数据输出
测试时钟
3.3 V电源
2.5 V / 3.3 V输出电源
无连接
冯: 1.05 7/2001
5/30
1999 ,千兆半导体公司
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
GS84118T/B-166/150/133/100
TQFP , BGA
商用温度
工业级温度
特点
3.3 V +10 % / - 5 %,核心供电, 2.5 V或3.3 V的I / O
供应
综合型数据比较的标签内存的应用
FT模式引脚流过或流水线操作
LBO引脚直线或交错(奔腾
TM
和X86 )连拍
模式
同步地址,数据I / O和控制输入
同步数据使能( DE )
异步输出使能( OE )
异步匹配输出使能( MOE)
字节写入( BWE )和全局写( GW )的操作
三个芯片使能轻松深度扩展信号
内部自定时写周期
JTAG测试模式符合IEEE标准1149.1
JEDEC标准的100引脚TQFP封装, 119 -BGA :
T: TQFP或B : BGA
-166
管道
3-1-1-1
溢流
通过
2-1-1-1
t
周期
t
KQ
I
DD
t
KQ
t
周期
I
DD
6.0纳秒
3.5纳秒
310毫安
8.5纳秒
10纳秒
190毫安
-150
6.6纳秒
3.8纳秒
275毫安
10纳秒
10纳秒
190毫安
-133
7.5纳秒
4.0纳秒
250毫安
11纳秒
15纳秒
140毫安
-100
10纳秒
4.5纳秒
190毫安
12纳秒
15纳秒
140毫安
256K ×18同步
缓存标签
166兆赫, 100兆赫
8.5 NS- 12 NS
3.3 V V
DD
3.3 V和2.5 V的I / O
提供输出寄存器和输出匹配寄存器,
通过FT模式引脚(引脚14 )控制。通过使用FT的
MODE引脚, I / O寄存器进行编程以执行流水线
或流经操作。流经模式减少
潜伏期。
通过使用字节写使能进行字节写操作
( BWE )输入结合两个单独的字节写入信号
BW1-2 。此外,全局写( GW)是供
写的所有字节一次。
比较周期开始作为一个读周期与输出禁用,因此
该比较数据可以加载到数据输入寄存器。
比较器比较的登记所读取的数据
输入数据和一个匹配信号生成的。匹配输出
可以是在管道或流过由控制模式
金融时报的信号。
低功耗(待机模式)通过的断言实现
在ZZ信号,或者通过停止时钟(CLK) 。存储器的数据是
在待机模式保持不变。
使用IEEE提供JTAG边界扫描接口
1149.1标准的协议。四个引脚,测试数据输入( TDI ) ,测试
数据输出( TDO ) ,测试时钟( TCK )和测试模式选择
(TMS)的-are用于进行JTAG的功能。
在GS84118工作在3.3 V电源和所有输入/
输出为3.3 V - 2.5 V , LVTTL兼容。另
输出(V
DDQ
)引脚用于使两个3.3 V或2.5 V IO
界面。
功能说明
该GS84118是256K ×18的高性能同步
SRAM集成标签的RAM比较。 2位爆
计数器包括提供突发接口奔腾
TM
和其它高性能的CPU。它被设计成用作
一个高速缓冲存储器标记的SRAM ,以及数据SRAM。地址,数据
iOS上,匹配输出,芯片使能( CE1 , CE2 , CE3 ) ,地址
控制输入( ADSP , ADSC , ADV ) ,写控制输入
( BW1 , BW2 , BWE , GW , DE)是同步的,并
由一个正沿触发时钟(CLK)控制的。
输出使能( OE ) ,匹配输出使能和电源关闭
控制( ZZ )是异步的。脉冲串可以与启动
无论是ADSP或ADSC输入。随后一阵地址
内部产生的并通过ADV控制。爆
顺序可以是交错顺序(奔腾
TM
或x86 )或
线性顺序,并且由LBO控制。
冯: 1.05 7/2001
1/30
* Pentium是英特尔公司的商标。
1999 ,千兆半导体公司
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
商标公告(如果有的话)千兆半导体公司( GSI技术)的商标。
GS84118T/B-166/150/130/100
引脚配置
NC
NC
NC
V
DDQ
V
SS
NC
NC
DQ
9
DQ
10
V
SS
V
DDQ
DQ
11
DQ
12
FT
V
DD
NC
V
SS
DQ
13
DQ
14
V
DDQ
V
SS
DQ
15
DQ
16
DQ
P2
NC
V
SS
V
DDQ
NC
NC
NC
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81
1
80
2
79
3
78
4
77
5
76
6
75
7
74
8
73
9
72
256K ×18
10
71
顶视图
11
70
12
69
13
68
14
67
15
66
16
65
17
64
18
63
19
62
20
61
21
60
22
59
23
58
24
57
25
56
26
55
27
54
28
53
29
52
30
51
31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
A
6
A
7
CE
1
CE
2
NC
NC
BW
2
BW
1
CE
3
V
DD
V
SS
CLK
GW
BWE
OE
ADSC
ADSP
ADV
A
8
A
9
A
10
NC
NC
V
DDQ
V
SS
NC
DQ
P1
DQ
8
DQ
7
V
SS
VDDQ
DQ
6
DQ
5
V
SS
NC
V
DD
ZZ
DQ
4
DQ
3
V
DDQ
V
SS
DQ
2
DQ
1
NC
NC
V
SS
V
DDQ
MATCH
DE
教育部
冯: 1.05 7/2001
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
A
3
A
2
A
1
A
0
TMS
TDI
V
SS
V
DD
TDO
TCK
A
15
A
14
A
13
A
12
A
11
A
16
A
17
2/30
1999 ,千兆半导体公司
LBO
A
5
A
4
GS84118T/B-166/150/130/100
84118 PadOut
119焊球BGA-顶视图
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
DDQ
NC
NC
DQ
B1
NC
V
DDQ
NC
DQ
B4
V
DDQ
NC
DQ
B6
V
DDQ
DQ
B8
NC
NC
NC
V
DDQ
2
A
6
E
2
A
5
NC
DQ
B2
NC
DQ
B3
NC
V
DD
DQ
B5
NC
DQ
B7
NC
DQ
P2
A
2
A
10
TMS
3
A
7
A
4
A
3
V
SS
V
SS
V
SS
B
B
V
SS
NC
V
SS
NC
V
SS
V
SS
V
SS
LBO
A
11
TDI
4
ADSP
ADSC
V
DD
NC
E
1
G
ADV
GW
V
DD
CK
NC
BW
A
1
A
0
V
DD
NC
NC
5
A
8
A
15
A
14
V
SS
V
SS
V
SS
NC
V
SS
NC
V
SS
B
A
V
SS
V
SS
V
SS
FT
A
12
TDO
6
A
9
E
3
A
16
DQ
P1
NC
DQ
A7
NC
DQ
A5
V
DD
NC
DQ
A3
MATCH
DQ
A2
教育部
A
13
A
17
TCK
7
V
DDQ
NC
NC
NC
DQ
A8
V
DDQ
DQ
A6
NC
V
DDQ
DQ
A4
NC
V
DDQ
DE
DQ
A1
NC
ZZ
V
DDQ
冯: 1.05 7/2001
3/30
1999 ,千兆半导体公司
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
GS84118T/B-166/150/130/100
TQFP引脚说明
引脚位置
37, 36, 35, 34, 33, 32, 100, 99, 82, 81, 80, 48,
47, 46, 45, 44, 49, 50
89
87
93
94
88
92, 97, 98
86
83
84, 85
58, 59, 62 ,63, 68, 69, 72, 73, 8, 9, 12, 13, 18,
19, 22, 23
74, 24
53
51
52
64
14
31
38
39
42
43
15, 41, 65, 91
5,10,17, 21, 26, 40, 55, 60, 67, 71,
76, 90
4, 11, 20, 27, 54, 61, 70, 77
1, 2, 3, 6, 7, 16, 25, 28, 29, 30,56, 57, 66, 75,
78, 79, 95, 96
符号
A0–A17
CLK
BWE
BW1
BW2
GW
CE1 , CE2 , CE3
OE
ADV
ADSP , ADSC
DQ1–DQ16
DQP1–DQP2
MATCH
教育部
DE
ZZ
FT
LBO
TMS
TDI
TDO
TCK
V
DD
V
SS
V
DDQ
NC
描述
地址输入信号,输入注册的,必须满足
建立和保持时间,指定的
第11页。
时钟输入信号
字节写使能信号,该字节的写使能信号
需要被使用的4字节的写入信号的一个组合
对于写操作发生。
数据输出1直通8个字节的写信号
数据输出9至16字节写入信号
全局写使能
芯片使
OUTPUT ENABLE
突发地址进展
地址状态信号
数据输入和输出引脚
奇偶输入和输出引脚
匹配输出
匹配输出使能
数据使能,数据输入寄存器,只有当DE更新
是活动的。
功率降低控制应用中的ZZ将导致低
待机功耗。
流经或管道模式
线性顺序连拍模式
测试模式选择
测试数据
测试数据输出
测试时钟
3.3 V电源
2.5 V / 3.3 V输出电源
无连接
冯: 1.05 7/2001
4/30
1999 ,千兆半导体公司
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
GS84118T/B-166/150/130/100
PBGA引脚说明
引脚位置
P4 ,N4, R 2, C 3, B3,C2 ,A2,A3 ,A5,A6 ,T6 ,C5
R 6 ,T5 ,T2,T3 ,B5, C 6 -C
K4
M4
L5
G3
H4
E4 ,B2,B6
F4
G4
A4,B4
P7, N6 ,L6, K7, H6, G7 ,F6, E7, D 1, E 2 ,G 2, H 1,
K 2 ,L 1, M 2 ,Nl
D6 , P2
M6
P6
N7
T7
R5
R3
U2
U3
U5
U4
C4 ,J2, J4 ,J6 R4
D3 ,D5, E3 ,E5, F3 ,F5, H3 ,H5, K3 ,K5, M3 ,M5,
N3 ,N5 ,P3, P5
A 1, A 7 , F 1, F 7 , J1, J7 ,M1, M7 ,U1, U7
B1 ,B7, C1 ,C7, D2,D4 ,D7, E1, E6 ,F2, G1 ,G5
G6 ,H2 ,H7 ,J3, J5 ,K1, K6 ,L2,L3 ,L4, L7 ,N2
P1, RR1 ,R 7, T 1, T 4 , U6
符号
A0–A17
CLK
BWE
BW1
BW2
GW
CE1 , CE2 , CE3
OE
ADV
ADSP , ADSC
DQ1–DQ16
DQP1–DQP2
MATCH
教育部
DE
ZZ
FT
LBO
TMS
TDI
TDO
TCK
V
DD
V
SS
V
DDQ
NC
描述
地址输入信号,输入注册的,必须满足
建立和保持时间,指定的
第11页。
时钟输入信号
字节写使能信号,该字节的写使能信号需要
用的写四个字节的写信号一个组合
发生的操作。
数据输出1直通8个字节的写信号
数据输出9至16字节写入信号
全局写使能
芯片使
OUTPUT ENABLE
突发地址进展
地址状态信号
数据输入和输出引脚
奇偶输入和输出引脚
匹配输出
匹配输出使能
当DE为数据使能,数据输入寄存器仅更新
活跃的。
功率降低控制应用中的ZZ将导致低
待机功耗。
流经或管道模式
线性顺序连拍模式
测试模式选择
测试数据
测试数据输出
测试时钟
3.3 V电源
2.5 V / 3.3 V输出电源
无连接
冯: 1.05 7/2001
5/30
1999 ,千兆半导体公司
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。
查看更多GS84118T-100PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    GS84118T-100
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:2881793588 复制

电话:0755-88291559
联系人:陈泽强
地址:深圳市福田区华强北深南中路2068号华能大厦23楼2312-2313-2318
GS84118T-100
GSI
2443+
23000
一级代理专营,原装现货,价格优势
QQ: 点击这里给我发消息 QQ:1002316308 复制 点击这里给我发消息 QQ:515102657 复制
电话:0755-83777708/83777607/82799993
联系人:朱咸华
地址:美驻深办公室:深圳市福田区华强北上步工业区201栋4楼A18室/ 分公司:深圳华强北深纺大厦C座西7楼/ 市场部:华强北新亚洲电子市场3B047展销柜
GS84118T-100
GSI
25+23+
25500
原厂原装,无铅现货
绝对原装正品现货/优势渠道商、原盘原包原盒!
QQ: 点击这里给我发消息 QQ:2355507163 复制 点击这里给我发消息 QQ:2355507165 复制

电话:755-83616256 // 83210909
联系人:王小姐
地址:深圳市福田区华强北街道华能大厦2502室(亚太地区XILINX(赛灵思)、ALTERA(阿特拉)专业分销商!)
GS84118T-100
GSI
22+
8523
TQFP
【绝对自己现货】100%全新原装正品,欢迎查询!!
QQ: 点击这里给我发消息 QQ:2355507163 复制 点击这里给我发消息 QQ:2355507169 复制

电话:755-83210909 / 83616256
联系人:夏先生
地址:深圳市福田区华强北街道华能大厦2502室(亚太地区XILINX(赛灵思)、ALTERA(阿特拉)专业分销商!)
GS84118T-100
GSI主营品牌
22+
3840
QFP100
★正规进口原厂正品★绝对优势热卖★
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:何小姐
地址:海淀区中关村大街32号和盛嘉业大厦10层1008室
GS84118T-100
GSI
21+
54
QFP-100
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:2752732883 复制 点击这里给我发消息 QQ:240616963 复制

电话:18922887426/0755-25165869
联系人:曾先生/刘小姐
地址:深圳福田区中航路华乐大厦625室
GS84118T-100
GSI
24+
19889
SOP/DIP
★原装现货,特价低卖!
QQ: 点击这里给我发消息 QQ:1346082250 复制 点击这里给我发消息 QQ:758462395 复制 点击这里给我发消息 QQ:3422402642 复制
电话:0755-82778126
联系人:曾先生
地址:深圳市福田区华强北上步工业区501栋317室 ★★诚信经营★★
GS84118T-100
GSI
21+
7600
QFP
★★一级分销商,正品
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:刘经理
地址:北京市海淀区中关村大街32号和盛嘉业大厦10层1008
GS84118T-100
GSI
14+
2500
QFP-100
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:2850388356 复制 点击这里给我发消息 QQ:2850388351 复制
电话:0755-83039139
联系人:邓小姐
地址:深圳市福田区福华路29号16G(深圳市华美锐科技有限公司)
GS84118T-100
GSI TECHNOLOGY
1220
原装正品热卖
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
GS84118T-100
√ 欧美㊣品
▲10/11+
7919
贴◆插
【dz37.com】实时报价有图&PDF
查询更多GS84118T-100供应信息

深圳市碧威特网络技术有限公司
 复制成功!