初步
GS8324Z18(B/C)/GS8324Z36(B/C)/GS8324Z72(C)
GS8324Z18 /七十二分之三十六209焊球BGA引脚说明
引脚位置
W6 , V6
W7 , W5 , V9 , V8 , V7 , V5 , V4 , V3 , U8 , U6 , U4 ,
A3,A5 ,A7, B7, A9, U7
B5
C7
L11 ,M11, N11 ,P11, L10, M10, N10 ,P10, R10
A10, B10 ,C10, D10 ,A11, B11 ,C11, D11 , E11
J 1 , H 1, G 1, F 1, J 2 ,H 2, G 2, F 2 ,E2
W2 ,V2, U2 ,T2, W1 ,V1, U1 ,T1 ,R1
W10 , V10 , U10 , T10 , W11 , V11 , U11 , T11 , R11
J11 , H11 , G11 , F11 , J10 , H10 , G10 , F10 , E10
A2,B2, C2,D2 , A1,B1, C1,D1, E1的
被分割成L1,M1 ,N1, P1 ,L 2, M 2 ,N 2, P 2, R 2
L11 ,M11, N11 ,P11, L10, M10, N10 ,P10, R10
A10, B10 ,C10, D10 ,A11, B11 ,C11, D11 , E11
J 1 , H 1, G 1, F 1, J 2 ,H 2, G 2, F 2 ,E2
W2 ,V2, U2 ,T2, W1 ,V1, U1 ,T1 ,R1
L11 ,M11, N11 ,P11, L10, M10, N10 ,P10, R10
J 1 , H 1, G 1, F 1, J 2 ,H 2, G 2, F 2 ,E2
C9 , B8
B3 , C4
8 , B 9 , B 4, C 3 -C
B5
C7
W10 , V10 , U10 , T10 , W11 , V11 , U11 , T11 , R11
J11 , H11 , G11 , F11 , J10 , H10 , G10 , F10 , E10
A2,B2, C2,D2 , A1,B1, C1,D1, E1的
被分割成L1,M1 ,N1, P1 ,L 2, M 2 ,N 2, P 2, R 2, C 8 , B 9 ,
B4 , C3
B3 , C4
C5, D4,D5, D7,D8 , K1,K2, K4, K8 ,K9 ,K10 ,
K11 ,T4,T5 , T7,T8 ,U3, U5 , U9
K3
C6
A8
A4
D6
A6
冯: 1.00 10/2001
符号
A
0
, A
1
An
A
19
A
20
DQ
A1
-DQ
A9
DQ
B1
-DQ
B9
DQ
C1
-DQ
C9
DQ
D1
-DQ
D9
DQ
E1
-DQ
E9
DQ
F1
-DQ
F9
DQ
G1
-DQ
G9
DQ
H1
-DQ
H9
DQ
A1
-DQ
A9
DQ
B1
-DQ
B9
DQ
C1
-DQ
C9
DQ
D1
-DQ
D9
DQ
A1
-DQ
A9
DQ
B1
-DQ
B9
B
A
, B
B
B
C
,B
D
B
E
, B
F
, B
G
,B
H
NC
NC
TYPE
I
I
I
I
描述
地址字段的LSB和地址计数器预置输入。
地址输入
地址输入( X36 / X18版本)
地址输入( X18版)
I / O
数据输入和输出引脚( X72版)
I / O
数据输入和输出引脚( X36版)
I / O
I
I
I
—
—
数据输入和输出引脚( X18版)
字节写使能为DQ
A
, DQ
B
的I / O ;低电平有效
字节写使能为DQ
C
, DQ
D
的I / O ;低电平有效
( X72 / X36版本)
字节写使能为DQ
E
, DQ
F
, DQ
G
, DQ
H
的I / O ;低电平有效
( X72版)
无连接( X72版)
无连接( X72 / X36版本)
NC
—
无连接( X36 / X18版本)
NC
NC
CK
E
1
E
3
E
2
G
ADV
5/46
—
—
I
I
I
I
I
I
无连接( X18版)
无连接
时钟输入信号;高电平有效
芯片使能;低电平有效
芯片使能;低电平有效( X72 / X36版本)
芯片使能;高电平有效( X72 / X36版本)
输出使能;低电平有效
突发地址计数器提前启用
2001 ,千兆半导体公司
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。