PROLINX
GS7032
数字视频串行器
数据表
特点
SMPTE 259M -C标准( 270MB / S)
串行的8位或10位数据
最少的外部元件(无环路滤波器
所需的组件)
隔离,双输出,可调节的电缆驱动器
3.3V和5.0V CMOS / TTL兼容的输入
锁定检测指示
SMPTE争夺和NRZI编码旁路选项
EDH支持, GS9001 , GS9021
无铅并符合RoHS标准
应用
SMPTE 259M -C并行视频串行接口
摄像机,录像机,信号发生器;通用并行到串行
转换。
订购信息
产品型号
GS7032 - CVM
GS7032 - CVME3
包
44引脚TQFP
44引脚TQFP
温度
0 ° C至70℃
0 ° C至70℃
无铅并符合RoHS标准
No
是的
描述
该GS7032的设计和编码序列SMPTE
125M比特的并行数字视频信号以及其它8位
或10位的并行格式。该设备将执行以下
功能:
同步检测
并行到串行转换
9
4
数据加扰(使用X + X + 1的算法)
GS7032
10X并行时钟乘法
转换NRZ到NRZI串行数据
该GS7032设有270M / BS的数据速率与单个压控振荡器
电阻器。其他功能还包括一个锁定检测输出, NRZI
编码和SMPTE加扰器旁路,同步检测
禁用和隔离双输出电缆驱动器适合
用于驱动75Ω负载。
同步检测DISABLE ( SYNC DIS )
RESET
绕行
10
数据
IN
(PD0-PD9)
10
输入
LATCH
SYNC
检测
2
10
并行
串行
变流器
&放大器;
NRZ到NRZI
SDO
SDO
串行
数字
输出
8
SMPTE
SCRAMBLER
RESET
绕行
S
CLK
/10
并行时钟
INPUT ( PCLKIN )
S
CLK
P
负载
PLL
环路带宽
CONTROL ( LBWC )
MUTE(静音)
LOCK
检测
( LOCK DET )
R
VCO +
R
VCO-
框图
修订日期: 2005年5月
GENNUM公司P.O. 489盒,STN 。 A,伯灵顿,安大略省,加拿大L7R 3Y3
电话: +1 ( 905 ) 632-2996传真。 +1 ( 905 ) 632-5946电邮: info@gennum.com
www.gennum.com
文件编号14583 - 04
绝对最大额定值
参数
电源电压(V
S
= V
CC
-V
EE
)
输入电压范围(任何输入)
直流输入电流(任一输入)
功耗(V
CC
= 5.25V)
θ
J- á
θ
J-
最高芯片温度
工作温度范围
存储温度范围
焊接温度(焊接, 10秒)
价值
5.5V
V
EE
& LT ; V
IN
& LT ; V
CC
5mA
GS7032
1200mW
42.5°C/W
6.4°C/W
125°C
0°C
≤
T
A
≤
70°C
-65°C
≤
T
S
≤
150°C
260°C
DC电气特性
V
CC
= 5V, V
EE
= 0V ,T
A
= 0° - 70℃ ,除非另有说明。
参数
正电源电压
电源(系统电源)
电源电流
符号
V
CC
P
Ι
CC
条件
工作范围
V
CC
= 5.0V ,T = 25°C ( 2个输出)
V
CC
= 5.25V ( 2个输出)
V
CC
= 5.0V ,T = 25°C ( 2个输出)
民
4.75
-
-
-
2.4
-
-
2.4
-
-
-
典型值
5.00
550
-
110
-
-
-
-
-
-
-
最大
5.25
-
160
-
-
0.8
8.0
-
0.8
5.0
0.4
单位
V
mW
mA
mA
V
V
A
V
V
A
V
笔记
TEST
水平
3
5
1
3
3
数据&时钟输入
( PD [ 9:0] PCLKIN )
SYNC DIS
V
IH
V
IL
Ι
L
逻辑输入高( WRT V
EE
)
逻辑输入低电平( WRT V
EE
)
输入电流
输入高电平( WRT到V
EE
)
逻辑输入低电平( WRT到V
EE
)
输入电流
下沉500μA
逻辑输入电平
(绕道, RESET )
V
IH
V
IL
Ι
L
3
锁定检测输出
测试水平
V
OL
1
1.生产试验在室温和标称电源电压与保护频带用于电源和温度范围。
使用相关于室温和标称电源电压与保护频带用于供给和温度范围2.生产测试
测试。
3.生产试验在室温和标称电源电压。
4.质量保证样品测试。
5.计算结果的基础上等级1,2或3 。
6.未经测试。通过设计仿真保证。
7.未经测试。基于对标称零件特性。
8.未测试。基于同类产品的现有设计/特性数据。
2 9
14583 - 04
引脚连接
SYNC DIS
R
VCO +
R
VCO-
LF +
LBWC
LF-
V
EE
44 43 42 41 40 39 38 37 36 35
NC
V
EE1
V
CC1
34
33
32
31
30
29
V
EE
PD9
PD8
PD7
PD6
PD5
PD4
PD3
PD2
PD1
PD0
PCLKIN
1
2
3
4
5
6
7
8
9
10
11
12 13 14 15 16 17 18 19 20 21 22
RESET
NC
绕行
NC
V
EE
NC
NC
V
EE
SDO
SDO
V
EE
GS7032
GS7032
顶视图
28
27
26
25
24
23
RSV1
LOCK
NC
RSV2
V
CC3
引脚说明
数
1-10
11
12
13
14
15, 19, 21, 27,
28, 30, 32, 37
16
17
18
20
22
23, 26, 29
24, 25
31
符号
PD9 - PD0
PCLKIN
V
EE3
V
CC3
RSV2
NC
TYPE
I
I
-
-
I
I
描述
CMOS或TTL兼容的并行数据输入。 PD0是LSB和PD9是MSB。
CMOS或TTL兼容并行时钟输入。
最负电源连接的并行数据和时钟输入。
最积极的电源连接并行数据和时钟输入。
保留引脚。不要连接。
无连接。
RSV1
V
CC2
V
EE2
LOCK
R
SET
V
EE
SDO , SDO
绕行
I
-
-
O
I
-
O
I
保留引脚。始终连接到V
CC
.
最积极的电源连接的内部逻辑电路和数字电路。
最负电源连接的内部逻辑电路和数字电路。
TTL电平是高的时,内部PLL被锁定。
外部电阻器用于设置数据输出幅度为SDO和SDO 。
屏蔽大多数的负电源连接(未连接) 。
初级,电流模式, 75Ω电缆驱动输出(逆和真)
当高, SMPTE加扰和NRZ编码器旁路。
4 9
14583 - 04
V
CC2
V
EE2
R
SET
V
EE3
NC
NC
引脚说明
数
33
34
35
36, 38
39, 43
40
符号
RESET
V
CC1
V
EE1
R
VCO
+, R
VCO
-
V
EE
LBWC
TYPE
I
-
-
I
-
I
重置密码器时有效。
最积极的电源连接的模拟电路。
最负电源连接的模拟电路。
描述
GS7032
差分VCO ,设置VCO频率电流设置电阻。
最负电源连接(底物) 。
TTL电平环路带宽控制的调整PLL带宽进行优化,以实现最低
抖动。如果引脚设置为接地环路带宽BW
民
。如果引脚悬空,
环路带宽大约为3的BW
民
如果引脚连接到V
CC
环路带宽
approximately10 BW
民
差分环路滤波器引脚,以优化在低环路带宽环路传输性能
(北卡罗莱纳州,如果不使用)。
同步检测禁用。逻辑高电平禁用同步检测。逻辑低电平允许8位操作
通过映射000-003为000和3FC - 3FF到3FF 。
41, 42
LF + , LF-
I
44
SYNC DIS
I
5 9
14583 - 04