添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符G型号页 > 首字符G的型号第62页 > GMM2739230EPTG-7K
8Mx72位
PC100 / PC133 SDRAM DIMM注册
基于8Mx8 SDRAM与LVTTL , 4银行& 4K刷新
GMM2739230EPTG
描述
该GMM2739230EPTG是8M X 72bits
同步动态RAM模块
这是9组装件8M X 8位
在54引脚TSOP II同步DRAM
包, 2个16位的48个引脚注册
TSSOP封装,一个时钟分配PLL
在24引脚SOP和一个2048位的EEPROM中8
安装在一个168引脚引脚TSSOP封装
与去耦的印刷电路板
电容器。该GMM2739230EPTG是
用于施加到所述系统进行了优化它
需要高密度,大容量的
如计算机的主存储器和一个
图象存储器系统,以及其他的
这是要求紧凑的尺寸。
该GMM2739230EPTG提供了常见的
数据输入和输出。
特点
* PC133 / PC100 / PC66兼容
-7(143MHz)/-75(133MHz)/8(125MHz)
-7K(PC100,2-2-2)/7J(PC100,3-2-2)
* 3.3V +/- 0.3V电源
*最大时钟频率
100/125/133/143 MHz的
* LVTTL接口
*突发的读/写操作和突发读取/
单一写操作的能力
*可编程的突发长度;
1 , 2 , 4 , 8 ,全页
*可编程的突发序列
顺序/交错
*全页突发长度的能力
顺序突发
突发停止功能
*可编程CAS延时; 2,3
* CKE断电模式
*输入/输出数据屏蔽
* 4096刷新周期/ 64ms的
*自动刷新/自刷新功能
*串行存在检测与EEPROM
GMM2739230EPTG
(双面)
引脚名称
CK0 , 1 ,2,3
CKE0
S0, 2
RAS
CAS
WE
A0 ~ A11
BA0,1
雷杰
DQ0 63
CB0 7
DQMB0 7
V
CC
V
SS
NC
V
REF
SDA
SCL
SA0 2
WP
DU
时钟输入
时钟使能
芯片选择
行地址选通
列地址选通
写使能
地址输入
银行地址输入
注册启用
数据输入/输出
校验位
数据输入/输出面膜
电源内部电路
地上的内部电路
无连接
电源为参考
串行数据输入/输出
串行时钟
地址在EEPROM
写保护的SPD
不要使用
( TOP)
(底部)
这份文件是一个普通的产品说明,如有变更,恕不另行通知。海力士半导体公司不承担任何
负责使用说明电路。没有专利许可。
修订版1.1 / Apr.01
1
GMM2739230EPTG
引脚配置
符号
符号
符号
符号
符号
符号
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
V
SS
DQ0
DQ1
DQ2
DQ3
V
CC
DQ4
DQ5
DQ6
DQ7
DQ8
V
SS
DQ9
DQ10
DQ11
DQ12
DQ13
V
CC
DQ14
DQ15
CB0
CB1
V
SS
NC
NC
V
CC
WE
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
DQMB1
S0
DU
V
SS
A0
A2
A4
A6
A8
A10/AP
BA1
V
CC
V
CC
CK0
V
SS
DU
S2
DQMB2
DQMB3
DU
V
CC
NC
NC
CB2
CB3
V
SS
DQ16
DQ17
57
58
59
60
61
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
DQ18
DQ19
V
CC
DQ20
NC
*CKE1
V
SS
DQ21
DQ22
DQ23
V
SS
DQ24
DQ25
DQ26
DQ27
V
CC
DQ28
DQ29
DQ30
DQ31
V
SS
CK2
NC
WP
SDA
SCL
V
CC
85
86
87
88
89
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
V
SS
DQ32
DQ33
DQ34
DQ35
V
CC
DQ36
DQ37
DQ38
DQ39
DQ40
V
SS
DQ41
DQ42
DQ43
DQ44
DQ45
V
CC
DQ46
DQ47
CB4
CB5
V
SS
NC
NC
V
CC
CAS
113 DQMB5 141
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
*S1
RAS
V
SS
A1
A3
A5
A7
A9
BA0
A11
V
CC
CK1
*A12
V
SS
CKE0
*S3
142
143
144
145
147
148
149
150
151
152
153
154
155
156
157
DQ50
DQ51
V
CC
DQ52
NC
雷杰
V
SS
DQ53
DQ54
DQ55
V
SS
DQ56
DQ57
DQ58
DQ59
V
CC
DQ60
DQ61
DQ62
DQ63
V
SS
CK3
NC
SA0
SA1
SA2
V
CC
62 *V
REF
, NC 90
146 *V
REF
, NC
130 DQMB6 158
131 DQMB7 159
132
133
134
135
136
137
138
139
*A13
V
CC
NC
NC
CB6
CB7
V
SS
DQ48
DQ49
160
161
162
163
164
165
166
167
168
28 DQMB0
112 DQMB4 140
*这些引脚没有这个模块中使用
修订版1.1 / Apr.01
2
GMM2739230EPTG
框图
S0
DQMB0
DQ 0
DQ 1
DQ 2
DQ 3
DQ 4
DQ 5
DQ 6
DQ 7
DQMB1
DQ 8
DQ 9
DQ 10
DQ 11
DQ 12
DQ 13
DQ 14
DQ 15
DQM
DQ 0
DQ 1
DQ 2
DQ 3
DQ 4
DQ 5
DQ 6
DQ 7
DQM
DQ 0
DQ 1
DQ 2
DQ 3
DQ 4
DQ 5
DQ 6
DQ 7
DQM
DQ 0
DQ 1
DQ 2
DQ 3
DQ 4
DQ 5
DQ 6
DQ 7
DQM
DQ 0
DQ 1
DQ 2
DQ 3
DQ 4
DQ 5
DQ 6
DQ 7
DQM
DQ 0
DQ 1
DQ 2
DQ 3
DQ 4
DQ 5
DQ 6
DQ 7
10ohm
CK0
CS
DQMB4
DQ 32
DQ 33
DQ 34
DQ 35
DQ 36
DQ 37
DQ 38
DQ 39
U0
DQM
DQ 0
DQ 1
DQ 2
DQ 3
DQ 4
DQ 5
DQ 6
DQ 7
DQM
DQ 0
DQ 1
DQ 2
DQ 3
DQ 4
DQ 5
DQ 6
DQ 7
DQM
DQ 0
DQ 1
DQ 2
DQ 3
DQ 4
DQ 5
DQ 6
DQ 7
DQM
DQ 0
DQ 1
DQ 2
DQ 3
DQ 4
DQ 5
DQ 6
DQ 7
CS
U5
CS
DQMB5
CS
U1
CS
DQMB6
DQ 40
DQ 41
DQ 42
DQ 43
DQ 44
DQ 45
DQ 46
DQ 47
U6
CS
CB0
CB1
CB2
CB3
CB4
CB5
CB6
CB7
S2
DQMB2
DQ 16
DQ 17
DQ 18
DQ 19
DQ 20
DQ 21
DQ 22
DQ 23
DQMB3
DQ 24
DQ 25
DQ 26
DQ 27
DQ 28
DQ 29
DQ 30
DQ 31
U2
DQ 48
DQ 49
DQ 50
DQ 51
DQ 52
DQ53
DQ 54
DQ 55
CS
DQMB7
DQ 56
DQ 57
DQ 58
DQ 59
DQ 60
DQ 61
DQ 62
DQ 63
CS
A0 A11 , BA0,1
U7
CS
U3
U8
U0 - U8
U0 - U8
U4
RAS
CAS
CKE0 , DQMB0 7
WE
S0,2
注册
U0 - U8
U0 - U8
U0 - U8
U0 - U8
VCC
PLL
10ohm
12pF
PCK
雷杰
10kohm
12pF
CK1,2,3
SCL
V
CC
V
SS
修订版1.1 / Apr.01
电容
2 0.0022uF每SDRAM 1 0.22uF
串行PD
A0
A1
WP
A2
SDA
VSS
47kohm
U0 ~ U8
U0 ~ U8
SA0 SA1 SA2
3
GMM2739230EPTG
引脚说明
引脚名称
CK0 , 1 ,2,3
(输入引脚)
CKE0
(输入引脚)
描述
CK是主时钟输入到该引脚。的另一个输入信号是
在CK上升沿简称。
该引脚确定下一CK是否是有效的。如果CKE是
高,接下来的CK上升沿是有效的。如果CKE是低电平,下一个对照
上升沿无效。该引脚用于掉电和时钟
挂起模式。
当S为低电平时,命令输入周期变为有效。当S是
高,所有的输入将被忽略。然而,内部操作(存储体激活,
脉冲串操作等)被保持。
虽然这些引脚名称相同的常规
DRAM中,它们的功能以不同的方式。这些引脚定义操作
命令(读,写等)取决于该组合的
电压电平。有关详细信息,请参阅命令操作部分。
行地址( AX0到AX11 )由A0在确定A11级
银行主动指挥CK周期的上升沿。列地址是
由A0在读决心A8级别或写命令周期CK
上升沿。这列地址变成突发存取开始
地址。 A10定义了预充电模式。当A10 =高在
预充电命令周期,两家银行预充电。但是,当A10 =
低的预充电命令周期,只有被选中的行
BA0预充电。
BA0,1是银行选择信号。如果BA0是低和BA1是高,银行0
选择。如果BA0是高和BA1是低,银行1被选中。如果是BA0
低和BA1是高,银行2被选中。如果BA0是高和BA1是
高,银行3被选中。
数据输入和输出,从这些引脚。这些引脚是相同的
那些的一个传统的DRAM 。数据不被锁存到寄存器中。
DQMB控制输入/输出缓冲器。
读操作:如果DQMB为高电平时,输出缓冲器变成高阻抗。
如果DQMB为低电平时,输出缓冲区变低-Z 。
写操作:如果DQMB为高电平时,先前的数据被保持(即新数据
未写) 。如果DQMB为低时,数据被写入。
加上3.3V 。 (V
CC
是内部电路)
接地连接。 (V
SS
是内部电路)
如果雷杰输入为高电平,允许DIMM在`注册mode`操作。
如果雷杰输入为低电平时,允许将DIMM `缓冲mode`操作。
无连接引脚。
4
S0, 2
(输入引脚)
RAS , CAS和WE
(输入引脚)
A0 ~ A11
(输入引脚)
BA0,1
(输入引脚)
DQ0 DQ63
CB0 CB7
( I / O引脚)
DQMB0 DQMB7
(输入引脚)
V
CC
V
SS
雷杰
(寄存器使能引脚)
NC
修订版1.1 / Apr.01
GMM2739230EPTG
绝对最大额定值
参数
任何引脚相对于V电压
SS
电源电压相对于V
SS
短路输出电流
功耗
工作温度
储存温度
注:1。对于V
SS
符号
V
T
V
CC
I
OUT
P
T
TOPR
TSTG
价值
-0.5 VCC + 0.5
( <
=4.6
(最大值) )
-0.5到+4.6
50
1.0
0至+70
-55到+125
单位
V
V
mA
W
C
C
1
1
建议的直流工作条件(大= 0 + 70℃
)
参数
电源电压
V
SS
, V
SSQ
输入高电压
输入低电压
注:1.所有的电压被称为V
SS
.
2. V
IH
(最大) = 5.6伏脉冲宽度
& LT ;
=3ns
3. V
IL
(分钟) = -2.0V脉冲宽度
& LT ;
=3ns
V
IH
V
IL
0
2.0
-0.3
0
Vcc+0.3
0.8
V
V
V
1, 2
1,3
符号
V
CC
, V
CCQ
3.0
最大
3.6
单位
V
1
注册DIMM操作
1.所有的控制和地址信号被登记在-DIMM的寄存器中,由一个周期,因此延迟了
到达的SDRAM 。但数据没有在登记册上登记。
2. CAS延迟时间定义了当一个READ指令登记在时钟上升沿来延迟
当从该读取命令中的数据变得可用时的输出。不要混淆DIMM
CAS等待时间与SDRAM的CAS等待时间是一个时钟以下。
修订版1.1 / Apr.01
5
查看更多GMM2739230EPTG-7KPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    GMM2739230EPTG-7K
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
GMM2739230EPTG-7K
√ 欧美㊣品
▲10/11+
10412
贴◆插
【dz37.com】实时报价有图&PDF
查询更多GMM2739230EPTG-7K供应信息

深圳市碧威特网络技术有限公司
 复制成功!