GM82C765B
GM82C765B
FLOPPY DISK子系统控制器
概述
该GM82C765B是CMOS LSI器件,接口连接一台主机
微处理器软盘驱动器。它集成的功能
格式器/控制器,数据分离。写预补偿,数据传输率
选择,时钟发生器,大电流输出驱动器, TTL
兼容施密特触发器接收器。该GM82C765B由一个
微处理器接口,一个微程序和一个磁盘驱动器接口。
该GM82C765B的主微处理器接口支持
12MHz时,无需使用等待状态的286微处理器总线。所有输入
主微处理器内的是施密特触发器,除了数据总线,
XTAL ,主机输出水槽12毫安。
输出驱动能力为20 LSTTL负载,可直接
互连总线结构,而无需使用缓冲器或收发器。
在盘驱动器接口,所述GM82C765B包括数据分离该
已被设计为解决在软盘高性能误差率
驱动器,并且包含了所有必要的逻辑以实现经典第二顺序
类型2,锁相环表现。写预补偿包括,
除了通常的格式化,编码,解码,步进电机控制,
和状态检测功能,适用于PC / XT和PC / AT的应用,
设备提供的中断和DMA请求的资格。
该GM82C765B的磁盘驱动器接口直接连接到高达
四个驱动器。所有驱动器相关的输入是施密特触发器和驱动
输出为开漏和水槽48毫安。
该GM82C765B使用两个时钟输入端,提供了必要的
用于内部定时信号。 16MHz的振荡器控制的数据传输速率
500 , 250和125kbps的/秒,而一个9.6MHz振荡器控制
在使用PC / AT设计300Kbit / s的数据速率。
两个晶振电路可用于44引脚PLCC
封装,而TTL时钟输入必须使用40针时提供
DIP封装。
在PLCC版本的GM82C765B引脚17和40 ,这是
在GM82C765B的DIP版本中不使用,成为
DCHGEN
(磁盘
变化使能)和
DCHG
(磁盘更改)分别。两者都是活跃
低。
DCHGEN
提供对于所使用的这些设计选项
原来GM82C765B部分在哪里
DCHG
不存在直接进
芯片。
该GM82C765B有八个内部寄存器。 8位主体地位
寄存器包含GM82C765B的状态信息,并可以是
存取的任何时间。系统的控制下也另外四个状态寄存器
给不同的状态和错误信息。控制寄存器提供
该锁存器中使用的两个LSB支持逻辑以选择所需的数据速率
控制内部时钟的生成。操作代替注册
在软盘子系统中使用的标准锁存端口。
IBM PC兼容格式
(单,双密度)
- 软盘控制
芯片业务
- 在PC AT模式下,提供了所需
信号资质DMA通道
- BIOS兼容,双速
主轴驱动支持
集成了格式化/控制器/数据
分离,写预补偿,
数据速率选择,时钟
代,和驱动器接口
驱动器和接收到一个芯片
多部门和多轨转移
能力。
直接软驱接口
没有需要的缓冲区
- 48毫安片输出驱动器
- 施密特触发器线路接收器
增强型主机接口:
- 支持12MHz的, 286 U型处理器
- 可驱动20输入通道的
负载
地址标记检测circuitary
内部软盘控制器
片上时钟发生器
两个TTL时钟输入40 -DIP
两个晶振电路的
44四, PLCC
用户可编程步进跟踪
速度和磁头载入/卸载时间
驱动多达四软盘或微
软盘驱动器
数据传送的DMA或者非DMA
模式
并行查找操作上达
四个驱动器
内部上电复位电路
兼容的读/写访问
注册8或12MHz的286
微处理器0等待状态。
DMA时序修正。
低功耗CMOS , + 5V电源
特点
1
GM82C765B
引脚配置
RD
WR
CS
AO
DACK
TC
DB0
DB1
DB2
DB3
DB4
DB5
DB6
DB7
DMA
IRQ
LDOR
LDCR
RST
RDD
1
2
3
4
5
6
7
8
9
10
GM82C765B
11
12
13
14
15
16
17
18
19
20
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
21
VCC
IDX
特罗奥
DS4 。 , MO2
WP
RPM , RWC
高密度脂蛋白
MO2 。 DS4
MO1 , DS3
DS2
VSS
DS1
步
DIRC
WD
WE
HS
PCVAL
CLK1
DRV
CLK2
DBO
DB1
高密度脂蛋白
DS3 。 , MO1
步
VSS
DS2
DIR
39 38 37
DCHG
WP
特罗奥
IDX
VCC
RD
WR
CS
A0
CACK
TC
7
8
40
41
42
43
44
1
2
3
4
5
6
36 35 34 33 32 31 30 29
28
27
26
25
24
GM82C765B PL
23
22
21
20
19
18
HS
PCVAL
XT1
XT1
DRV
XT2
XT2
RDD
RST
LDCR
LDOR
9 10 11 12 13 14 15 16 17
DB2
DB4
DB3
DB6
DB5
DMA
DB7
WD
DCHGEN
IRQ
1.引脚说明
针无
DIP PLCC
1
2
3
4
1
2
3
4
DACK
MNEMOMIC
RD
WR
CS
信号名称
读
写
I / O
I
ST
I
ST
I
ST
I
ST
功能
控制信号传输的数据或状态上
由GM82C765B数据总线
锁存数据控制信号形成总线进入
GM82C765B缓冲寄存器。
当0 (低) ,允许选择的
RD
or
WR
从主机操作
地址线选择的数据(= 1)或状态(= 0)
信息
(在A0 =逻辑0
WR
是非法的)
所用的DMA控制器,以从传输数据
在GM82C765B到总线上。逻辑等同于
CS
和A0 = 1 。在特殊或PC AT模式下,该
信号被从操作合格通过DMAEN
注册。
芯片选择
A0
地址线
DMA
ACKNOWLEDG ê
5
5
( condinued下页)
2
GM82C765B
针
DIP
PLCC
MENMO
-MIC
信号
名字
I / O
功能
这个信号表示GM82C765B该数据传输是
完整的。如果DMA的操作模式被选择为
命令执行, TC将合格
DACK
但
不是在编程的I / O执行。在PC AT或特殊
模式,通过资格
DACK
要求运营
模式,通过资格
DACK
要求运营
电阻信号DMAEN为逻辑真。也是注意
在PC AT模式下, TC将合格
DACK
无论是在
DMA或非DMA主机操作。可编程I / O的PC
AT模式将导致一个异常终止错误处
完成一个指令。
8位双向,三态,数据总线。
D0是最低显著位(LSB) 。
D7是最显著位(MSB)
DMA请求的数据字节传输。
在特殊或PC AT模式下,该引脚为三态,通过启用
从操作寄存器的DMAEN信号。该引脚
驱动于相应的模式。
中断请求指示完成命令
执行或数据传输请求(在非DMA模式) 。
通常驱动基本模式。在特殊或PC AT模式,
该引脚为三态,从该DMAEN信号启动
操作反抗者。
这个输入必须为逻辑= 0 ,使
DCHG
输入
在销40的状态期间,要放置在DB7
RD
= 0
LDCR
= 0内部上拉。
地址译码使操作的负载
反抗者。内部与门
WR
创建频闪
其中锁存两个LSB从数据总线进入
操作反抗者。
地址译码它能使控制的负载
反抗者。内部与门
WR
创建频闪
其中锁存两个LSR从海图巴士进入
控制反抗者。
复位控制器,将微定在闲置。复位
设备输出。放入底座模式,而不是PC AT或特殊
模式。
这是从磁盘驱动器的原始的串行比特流。每
脉冲的下降沿表示的一个磁通转换
编码数据。
44引脚PLCC晶振驱动输出应该是
悬空如果在使用23针的TTL输入。
用于非标准数据速率晶振输入。它
可以驱动一个TTL电平信号
用于非标准数据传输速率的TTL电平的时钟输入是
9.6MHz为300 KBS电视台,并且只能从所选择的
控制寄存器。 44引脚PLCC * XT2 ( PIN23 )
6
6
TC
终奌站
算
I
ST
7-14
7-14
DBO通
DB7
DMA
数据总线0
THRU
数据总线7
直接
内存
ACCESS
I / O
BI
O
BI
15
15
16
16
IRQ
打断
请求
O
BI
17
DCHGEN
DISK
变化
启用
负载
操作
注册
负载
CINTROL
注册
I
ST
I
ST
I
ST
I
ST
I
ST
O
N
I
N
I
N
17
18
LDOR
18
19
LDCR
19
20
20
21
22
23
RST
RESET
读盘
数据
XTAL 2
RDD
XT 2
XT2
CLK2
XTAL2
CLOCK2
21
( condinued下页)
3
GM82C765B
驱动型输入指示装置,一个两速
主轴电动机时使用的逻辑是O.在此情况下,
第二时钟输入将永远不会被选中,且必须
接地。
44引脚PLCC晶振驱动器输出应
悬空,如果在使用26针的TTL输入。
晶振输入需要16MHz的晶振。这
振荡器用于所有标准的数据速率,并且可以是
驱动一个TTL电平信号。
TTL电平的时钟输入端,用于产生所有内部
定时标准的数据速率。频率必须
为16MHz ±0.1% ,并且可以40/60四十○分之六十占空比。
*
XT1的44 - PLCC (PIN 26 )
预补偿值来选择输入。该引脚
判定写入预补偿的使用量
在软盘上的内轨道。逻辑1 =为125ns ,
逻辑0 = 187nS
高电流驱动( HCD )输出选择头(面)
正被读出或写入的软盘。逻辑1
= 0侧逻辑0 = 1侧。
这HCD输出为真,低电平有效,只是之前
写在软盘上。这允许电流流
通过写入头。
这HCD输出
写数据
。每个失败的边缘
该编码数据脉冲流引起磁通转换
在介质上。
这HCD输出确定头部的方向
步进电机。逻辑1 =向外运动。逻辑0 =
向内运动。
这HCD输出发出一个低电平脉冲,每个
追踪来追踪头部的动作。
这
30
33
DS1
22
24
DRV
驱动器类型
I
ST
O
ST
I
N
I
N
25
26
XI1
XTAL1
XT1
XTAL1
23
CLK1
CLOCK1
24
27
PCVAL
PRECOMPEN -偿
价值
HEAD
SELECT
I
ST
O
HCD
O
HCD
O
HCD
O
HCD
O
HCD
25
28
HS
26
29
WE
写使能
27
30
WD
写数据
28
31
DIRC
方向
29
32
步进脉冲
步
控制
DRIVE SELECT1
O
HCD
31
34
VSS
地
32
35
DS2
DRIVE SELECT2
O
HCD
33
36
MO1
,
DS3
电机1
DRIVE选择三
O
HCD
输出,当低电平有效,是
DRIVE SELECT1
在PC AT模式,使界面
在磁盘驱动器。这个信号来自于运营
注册。在基地或特殊模式,这个输出是排名第1
四个解码单元选择,如在设备指定
命令语法。
地
这HCD输出,当低电平有效,是
DRIVE SELECT2
在PC AT模式,使
接口的磁盘驱动器。这个信号来自
操作寄存器。在基地或特殊模式,这
输出#四个解码单元选择2 ,如
在设备命令语法指定。
这HCD输出,当低电平有效,是MOTOR ON
启用对磁盘驱动器#1,在个人计算机AT模式。该信号
来自操作将在底座或
特殊模式,这个输出是#四个解码单元3
如在设备命令语法指定的选择。
HCD
4
GM82C765B
针无
DIP PLCC
34
37
MNEMOMIC
信号名称
MO2
,
DS4
电机2
DRIVE SELECT 4
I / O
O
HCD
功能
这HCD输出,当低电平有效,是MOTOR ON
使磁盘驱动器# 2中,在个人计算机AT模式。该信号
来自业务注册。在基本或特殊
模式,这个输出是#四个解码单元4
如在设备命令语法指定选择
此HCD输出,低电平有效时,使头
要对媒体加载所选驱动器。
这HCD输出,当主动洛杉矶,导致
当位密度
减小写入电流
增大朝向内侧轨道,成为活性
当tracks>28被访问。这个条件是有效
用于基本或特殊模式,并指示了当
写入预补偿是必要的。在PC AT
模式下,此信号将被激活时,CR0 = 1
这种ST输入状态检测从驱动器,显示
低电平有效推动门打开或软盘
自去年驱动器的选择也可能发生变化。
这施密特触发器( ST )输入检测状态从
磁盘驱动器,表示低电平有效,当软盘
写
保护
35
36
38
39
高密度脂蛋白
RWC
转
HEAD
装
减少
写
当前
,
革命
每分钟
O
HCD
O
HCD
40
DCHG
DISK
变化
写
保护
TRACK 00
I
ST
I
ST
I
ST
I
ST
37
41
WP
38
42
TR00
39
43
IDX
指数
40
注意:
44
VCC
+ 5V DC
这种ST输入检测从磁盘驱动器的状态显示
当磁头定位在所述有源低
最外层轨道,
TRACK 00
这种ST输入状态检测从磁盘驱动器,
表示低电平有效,当磁头定位在
标记索引孔的轨道的开始。
输入电源。
N - 正常输入,输出焊盘
BI - 双向I / O焊盘
ST - 施密特触发器输入板
HCD - 开漏高电流驱动输出焊盘
5
GM82C765B
GM82C765B
FLOPPY DISK子系统控制器
概述
该GM82C765B是CMOS LSI器件,接口连接一台主机
微处理器软盘驱动器。它集成的功能
格式器/控制器,数据分离。写预补偿,数据传输率
选择,时钟发生器,大电流输出驱动器, TTL
兼容施密特触发器接收器。该GM82C765B由一个
微处理器接口,一个微程序和一个磁盘驱动器接口。
该GM82C765B的主微处理器接口支持
12MHz时,无需使用等待状态的286微处理器总线。所有输入
主微处理器内的是施密特触发器,除了数据总线,
XTAL ,主机输出水槽12毫安。
输出驱动能力为20 LSTTL负载,可直接
互连总线结构,而无需使用缓冲器或收发器。
在盘驱动器接口,所述GM82C765B包括数据分离该
已被设计为解决在软盘高性能误差率
驱动器,并且包含了所有必要的逻辑以实现经典第二顺序
类型2,锁相环表现。写预补偿包括,
除了通常的格式化,编码,解码,步进电机控制,
和状态检测功能,适用于PC / XT和PC / AT的应用,
设备提供的中断和DMA请求的资格。
该GM82C765B的磁盘驱动器接口直接连接到高达
四个驱动器。所有驱动器相关的输入是施密特触发器和驱动
输出为开漏和水槽48毫安。
该GM82C765B使用两个时钟输入端,提供了必要的
用于内部定时信号。 16MHz的振荡器控制的数据传输速率
500 , 250和125kbps的/秒,而一个9.6MHz振荡器控制
在使用PC / AT设计300Kbit / s的数据速率。
两个晶振电路可用于44引脚PLCC
封装,而TTL时钟输入必须使用40针时提供
DIP封装。
在PLCC版本的GM82C765B引脚17和40 ,这是
在GM82C765B的DIP版本中不使用,成为
DCHGEN
(磁盘
变化使能)和
DCHG
(磁盘更改)分别。两者都是活跃
低。
DCHGEN
提供对于所使用的这些设计选项
原来GM82C765B部分在哪里
DCHG
不存在直接进
芯片。
该GM82C765B有八个内部寄存器。 8位主体地位
寄存器包含GM82C765B的状态信息,并可以是
存取的任何时间。系统的控制下也另外四个状态寄存器
给不同的状态和错误信息。控制寄存器提供
该锁存器中使用的两个LSB支持逻辑以选择所需的数据速率
控制内部时钟的生成。操作代替注册
在软盘子系统中使用的标准锁存端口。
IBM PC兼容格式
(单,双密度)
- 软盘控制
芯片业务
- 在PC AT模式下,提供了所需
信号资质DMA通道
- BIOS兼容,双速
主轴驱动支持
集成了格式化/控制器/数据
分离,写预补偿,
数据速率选择,时钟
代,和驱动器接口
驱动器和接收到一个芯片
多部门和多轨转移
能力。
直接软驱接口
没有需要的缓冲区
- 48毫安片输出驱动器
- 施密特触发器线路接收器
增强型主机接口:
- 支持12MHz的, 286 U型处理器
- 可驱动20输入通道的
负载
地址标记检测circuitary
内部软盘控制器
片上时钟发生器
两个TTL时钟输入40 -DIP
两个晶振电路的
44四, PLCC
用户可编程步进跟踪
速度和磁头载入/卸载时间
驱动多达四软盘或微
软盘驱动器
数据传送的DMA或者非DMA
模式
并行查找操作上达
四个驱动器
内部上电复位电路
兼容的读/写访问
注册8或12MHz的286
微处理器0等待状态。
DMA时序修正。
低功耗CMOS , + 5V电源
特点
1
GM82C765B
引脚配置
RD
WR
CS
AO
DACK
TC
DB0
DB1
DB2
DB3
DB4
DB5
DB6
DB7
DMA
IRQ
LDOR
LDCR
RST
RDD
1
2
3
4
5
6
7
8
9
10
GM82C765B
11
12
13
14
15
16
17
18
19
20
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
21
VCC
IDX
特罗奥
DS4 。 , MO2
WP
RPM , RWC
高密度脂蛋白
MO2 。 DS4
MO1 , DS3
DS2
VSS
DS1
步
DIRC
WD
WE
HS
PCVAL
CLK1
DRV
CLK2
DBO
DB1
高密度脂蛋白
DS3 。 , MO1
步
VSS
DS2
DIR
39 38 37
DCHG
WP
特罗奥
IDX
VCC
RD
WR
CS
A0
CACK
TC
7
8
40
41
42
43
44
1
2
3
4
5
6
36 35 34 33 32 31 30 29
28
27
26
25
24
GM82C765B PL
23
22
21
20
19
18
HS
PCVAL
XT1
XT1
DRV
XT2
XT2
RDD
RST
LDCR
LDOR
9 10 11 12 13 14 15 16 17
DB2
DB4
DB3
DB6
DB5
DMA
DB7
WD
DCHGEN
IRQ
1.引脚说明
针无
DIP PLCC
1
2
3
4
1
2
3
4
DACK
MNEMOMIC
RD
WR
CS
信号名称
读
写
I / O
I
ST
I
ST
I
ST
I
ST
功能
控制信号传输的数据或状态上
由GM82C765B数据总线
锁存数据控制信号形成总线进入
GM82C765B缓冲寄存器。
当0 (低) ,允许选择的
RD
or
WR
从主机操作
地址线选择的数据(= 1)或状态(= 0)
信息
(在A0 =逻辑0
WR
是非法的)
所用的DMA控制器,以从传输数据
在GM82C765B到总线上。逻辑等同于
CS
和A0 = 1 。在特殊或PC AT模式下,该
信号被从操作合格通过DMAEN
注册。
芯片选择
A0
地址线
DMA
ACKNOWLEDG ê
5
5
( condinued下页)
2
GM82C765B
针
DIP
PLCC
MENMO
-MIC
信号
名字
I / O
功能
这个信号表示GM82C765B该数据传输是
完整的。如果DMA的操作模式被选择为
命令执行, TC将合格
DACK
但
不是在编程的I / O执行。在PC AT或特殊
模式,通过资格
DACK
要求运营
模式,通过资格
DACK
要求运营
电阻信号DMAEN为逻辑真。也是注意
在PC AT模式下, TC将合格
DACK
无论是在
DMA或非DMA主机操作。可编程I / O的PC
AT模式将导致一个异常终止错误处
完成一个指令。
8位双向,三态,数据总线。
D0是最低显著位(LSB) 。
D7是最显著位(MSB)
DMA请求的数据字节传输。
在特殊或PC AT模式下,该引脚为三态,通过启用
从操作寄存器的DMAEN信号。该引脚
驱动于相应的模式。
中断请求指示完成命令
执行或数据传输请求(在非DMA模式) 。
通常驱动基本模式。在特殊或PC AT模式,
该引脚为三态,从该DMAEN信号启动
操作反抗者。
这个输入必须为逻辑= 0 ,使
DCHG
输入
在销40的状态期间,要放置在DB7
RD
= 0
LDCR
= 0内部上拉。
地址译码使操作的负载
反抗者。内部与门
WR
创建频闪
其中锁存两个LSB从数据总线进入
操作反抗者。
地址译码它能使控制的负载
反抗者。内部与门
WR
创建频闪
其中锁存两个LSR从海图巴士进入
控制反抗者。
复位控制器,将微定在闲置。复位
设备输出。放入底座模式,而不是PC AT或特殊
模式。
这是从磁盘驱动器的原始的串行比特流。每
脉冲的下降沿表示的一个磁通转换
编码数据。
44引脚PLCC晶振驱动输出应该是
悬空如果在使用23针的TTL输入。
用于非标准数据速率晶振输入。它
可以驱动一个TTL电平信号
用于非标准数据传输速率的TTL电平的时钟输入是
9.6MHz为300 KBS电视台,并且只能从所选择的
控制寄存器。 44引脚PLCC * XT2 ( PIN23 )
6
6
TC
终奌站
算
I
ST
7-14
7-14
DBO通
DB7
DMA
数据总线0
THRU
数据总线7
直接
内存
ACCESS
I / O
BI
O
BI
15
15
16
16
IRQ
打断
请求
O
BI
17
DCHGEN
DISK
变化
启用
负载
操作
注册
负载
CINTROL
注册
I
ST
I
ST
I
ST
I
ST
I
ST
O
N
I
N
I
N
17
18
LDOR
18
19
LDCR
19
20
20
21
22
23
RST
RESET
读盘
数据
XTAL 2
RDD
XT 2
XT2
CLK2
XTAL2
CLOCK2
21
( condinued下页)
3
GM82C765B
驱动型输入指示装置,一个两速
主轴电动机时使用的逻辑是O.在此情况下,
第二时钟输入将永远不会被选中,且必须
接地。
44引脚PLCC晶振驱动器输出应
悬空,如果在使用26针的TTL输入。
晶振输入需要16MHz的晶振。这
振荡器用于所有标准的数据速率,并且可以是
驱动一个TTL电平信号。
TTL电平的时钟输入端,用于产生所有内部
定时标准的数据速率。频率必须
为16MHz ±0.1% ,并且可以40/60四十○分之六十占空比。
*
XT1的44 - PLCC (PIN 26 )
预补偿值来选择输入。该引脚
判定写入预补偿的使用量
在软盘上的内轨道。逻辑1 =为125ns ,
逻辑0 = 187nS
高电流驱动( HCD )输出选择头(面)
正被读出或写入的软盘。逻辑1
= 0侧逻辑0 = 1侧。
这HCD输出为真,低电平有效,只是之前
写在软盘上。这允许电流流
通过写入头。
这HCD输出
写数据
。每个失败的边缘
该编码数据脉冲流引起磁通转换
在介质上。
这HCD输出确定头部的方向
步进电机。逻辑1 =向外运动。逻辑0 =
向内运动。
这HCD输出发出一个低电平脉冲,每个
追踪来追踪头部的动作。
这
30
33
DS1
22
24
DRV
驱动器类型
I
ST
O
ST
I
N
I
N
25
26
XI1
XTAL1
XT1
XTAL1
23
CLK1
CLOCK1
24
27
PCVAL
PRECOMPEN -偿
价值
HEAD
SELECT
I
ST
O
HCD
O
HCD
O
HCD
O
HCD
O
HCD
25
28
HS
26
29
WE
写使能
27
30
WD
写数据
28
31
DIRC
方向
29
32
步进脉冲
步
控制
DRIVE SELECT1
O
HCD
31
34
VSS
地
32
35
DS2
DRIVE SELECT2
O
HCD
33
36
MO1
,
DS3
电机1
DRIVE选择三
O
HCD
输出,当低电平有效,是
DRIVE SELECT1
在PC AT模式,使界面
在磁盘驱动器。这个信号来自于运营
注册。在基地或特殊模式,这个输出是排名第1
四个解码单元选择,如在设备指定
命令语法。
地
这HCD输出,当低电平有效,是
DRIVE SELECT2
在PC AT模式,使
接口的磁盘驱动器。这个信号来自
操作寄存器。在基地或特殊模式,这
输出#四个解码单元选择2 ,如
在设备命令语法指定。
这HCD输出,当低电平有效,是MOTOR ON
启用对磁盘驱动器#1,在个人计算机AT模式。该信号
来自操作将在底座或
特殊模式,这个输出是#四个解码单元3
如在设备命令语法指定的选择。
HCD
4
GM82C765B
针无
DIP PLCC
34
37
MNEMOMIC
信号名称
MO2
,
DS4
电机2
DRIVE SELECT 4
I / O
O
HCD
功能
这HCD输出,当低电平有效,是MOTOR ON
使磁盘驱动器# 2中,在个人计算机AT模式。该信号
来自业务注册。在基本或特殊
模式,这个输出是#四个解码单元4
如在设备命令语法指定选择
此HCD输出,低电平有效时,使头
要对媒体加载所选驱动器。
这HCD输出,当主动洛杉矶,导致
当位密度
减小写入电流
增大朝向内侧轨道,成为活性
当tracks>28被访问。这个条件是有效
用于基本或特殊模式,并指示了当
写入预补偿是必要的。在PC AT
模式下,此信号将被激活时,CR0 = 1
这种ST输入状态检测从驱动器,显示
低电平有效推动门打开或软盘
自去年驱动器的选择也可能发生变化。
这施密特触发器( ST )输入检测状态从
磁盘驱动器,表示低电平有效,当软盘
写
保护
35
36
38
39
高密度脂蛋白
RWC
转
HEAD
装
减少
写
当前
,
革命
每分钟
O
HCD
O
HCD
40
DCHG
DISK
变化
写
保护
TRACK 00
I
ST
I
ST
I
ST
I
ST
37
41
WP
38
42
TR00
39
43
IDX
指数
40
注意:
44
VCC
+ 5V DC
这种ST输入检测从磁盘驱动器的状态显示
当磁头定位在所述有源低
最外层轨道,
TRACK 00
这种ST输入状态检测从磁盘驱动器,
表示低电平有效,当磁头定位在
标记索引孔的轨道的开始。
输入电源。
N - 正常输入,输出焊盘
BI - 双向I / O焊盘
ST - 施密特触发器输入板
HCD - 开漏高电流驱动输出焊盘
5