622 Mbit / s的
复用器/解复用器
芯片组
GD16131/GD16132
概述
该GD16131 , 32 : 4 /四路8 : 1 MUX和
在GD16132 , 4:32 /四路1 : 8多路解复用器
旨在用于在2.5 Gbit / s的传输
任务系统。高速接口
面被设计成容纳在
该GD16554的要求( 4:1 MUX)
和GD16543 (1:4 DEMUX)既
符合CCITT规格的
2.5 Gbit / s的SDH STM- 16 。该GD16131
和GD16162照顾接口
高速装置之间differen-
TiAl基ECL电平I / O的622 Mbit / s的和
在较低的感光度CMOS门阵列
78 Mbit / s的。因此,他们是双电源供电
真正的设备之间的ECL电平转换
和TTL 。
该GD16131和GD16132由
作为四个相同的8位和一个块
时钟驱动器电路。的8位数据块是
实现为移位寄存器来获得
该方法的最佳速度/功率比
技术的使用。这也意味着容易
小延迟BE-时钟分配
补间输入和输出信号。
为GD16131的622 Mbit / s的数据
输出被重新定时,在芯片边缘到
砍下延迟时钟到数据输出,
让反方向的时钟。
从而芯片上的延迟,除了输出
缓冲负载有关的延迟,保持BE-
低1纳秒。一个622 MHz的输出时钟
关闭正时相对于所述数据的输出
还允许同向计时。上
这两个MUX和DEMUX ,细分
78 MHz的时钟也被重新定时的
芯片的边缘,从削减延迟
622 MHz的输入时钟。的相位关系
低速数据和subdi-之间
vided输出时钟可选择四种
阶段。
该GD16131和GD16132是封装
年龄在68引脚多层陶瓷
( MLC )封装,从而产生极佳的高
高速信号住宿和热敏
发作条件。该芯片组被设计
为之间的操作温度
–5
°C
和85
°C,
外壳温度。
随着1.3的功率消耗W的典型
为GD16131和GD16132 ,只
很少或没有散热片是必需的。
位命名约定
并行端口引脚的命名是由
假设传输比特为了IN-
折痕开始位置D0,D1, ...,
D31.
特点
GD16131
l
l
四8 : 1 MUX
所有的高速I / O是差,
ECL电平。
所有低速I / O是TTL电平,
输出驱动10 pF的78兆赫。
细分输出时钟到数据厘清
化选择的四个阶段。
双电源: +5 V, -5.2 V.
68引脚MLC扁平封装。
在单面高速销
包装,便于PCB布线。
功耗: 1.3 W的典型。
l
l
l
l
l
l
GD16132
l
l
四路1 : 8多路解复用器
所有的高速I / O是差,
ECL电平。
所有低速I / O是TTL电平,
输出驱动10 pF的78兆赫。
细分输出时钟到数据
有关选择四个阶段。
双电源: +5 V, -5.2 V.
68引脚MLC扁平封装。
在单面高速销
包装,便于PCB布线。
功耗: 1.3 W的典型。
l
D0
D4
:
D24
D28
D1
D5
:
D25
D29
D2
D6
:
D26
D30
D3
D7
:
D27
D31
D0
D4
:
D24
D28
D1
D5
:
D25
D29
D2
D6
:
D26
D30
D3
D7
:
D27
D31
VEE
VDD
VCC
CKIP
CKIN
SEL1
SEL2
RESET
DO0P
DO0N
DI0P
DI0N
l
DO1P
DO1N
DI1P
DI1N
l
l
l
DO2P
DO2N
DI2P
DI2N
DO3P
DO3N
VTT
VEE
VDD
VCC
DI3P
DI3N
l
CKOP
CKON
CKIP
CKIN
SEL1
SEL2
RESET
时钟
发电机
CKOUT
时钟
发电机
CKOUT
数据手册Rev :12
功能说明
GD16131 - MUX
移出的第一位为1的最低数目。
第一个内部8 : 1 MUX的GD16131位服务
0-4-8-12-16-20-24-28 。相邻的输入引脚的引脚输出去
到相同的MUX 。
GD16132 - 解复用
接收的第一位被移出的最低引脚数量。
8 DEMUX的GD16132驱动器:在4个内部1的第一
输出0-4-8-12-16-20- 24-28 。邻近的输出引脚去
同样的解复用。
引脚列表 - GD16131
记忆:
D0 .. D31
针编号:
22, 32, 56, 66, 23,
33, 54, 64, 24, 36,
53, 63, 25, 37, 50,
62, 27, 39, 49, 61,
28, 40, 47, 59, 29,
41, 46, 58, 30, 42,
45, 57
10, 11
7, 8
5, 6
2, 3
12, 13
15, 16
44
19, 20
引脚类型:
TTL IN
描述:
并行数据输入端口MUX 。
DO0P , DO0N
DO1P , DO1N
DO2P , DO2N
DO3P , DO3N
CKIP , CKIN
CKOP , CKON
CKOUT
SEL1,SEL2
ECL输出
从MUX差分串行数据输出。
在ECL
ECL输出
TTL OUT
TTL IN
差分时钟输入, 622兆赫。
差分时钟输出与定时相关的数据输出,
622兆赫。
细分输出时钟, 78兆赫。最大负载10 pF的。
CKOUT时钟相位选择:
SEL2 SEL1
0
0
T
DEL
= 0°
0
1
T
DEL
= 270° (-90)°
1
0
T
DEL
= 180°
1
1
T
DEL
= 90°
测试复位。并不需要上电时,该设备是自同步的
nising 。复位仅用于测试。
0 V电源的核心和ECL I / O。
RESET
VDD
67
4, 9, 14, 21, 26, 31,
38, 43, 48, 55, 60,
65
18, 52
1, 34, 51
17, 35, 68
TTL IN
PWR
VCC
VEE
NC
PWR
PWR
+5 V电源的核心和TTL I / O。所有电源引脚都必须
连接。去耦应靠近包体。
-5.2V电源核心和ECL I / O。所有电源引脚都必须
连接。去耦应靠近包体。
没有连接
数据手册Rev :12
GD16131/GD16132
第11 2
引脚列表 - GD16132
记忆:
D0 .. D31
针编号:
29, 41, 45, 57, 28,
40, 46, 58, 27, 39,
47, 59, 25, 37, 49,
61, 24, 36, 50, 62,
23, 33, 53, 63, 22,
32, 54, 64, 20, 30,
56, 66
10, 11
12, 13
2, 3
5, 6
7, 8
42
16, 15
引脚类型:
TTL OUT
描述:
从解复用器输出的并行数据。最大负载10 pF的。
DI0P , DI0N
DI1P , DI1N
DI2P , DI2N
DI3P , DI3N
CKIP , CKIN
CKOUT
SEL1,SEL2
在ECL
差分串行数据输入。
在ECL
TTL OUT
TTL IN
差分时钟输入, 622兆赫。
细分输出时钟, 78兆赫。最大负载10 pF的。
CKOUT时钟相位选择:
SEL2 SEL1
0
0
T
DEL
= 0°
0
1
T
DEL
= 270° (-90)°
1
0
T
DEL
= 180°
1
1
T
DEL
= 90°
测试复位。并不需要上电时,该设备是自同步的
nising 。复位仅用于测试。
0 V电源的核心和ECL I / O。
RESET
VDD
67
4, 9, 14, 21, 26, 31,
38, 43, 48, 55, 60,
65
1, 34, 35, 52, 68
17, 51
18, 19, 44
TTL IN
PWR
VCC
VEE
NC
PWR
PWR
+5 V电源的核心和TTL I / O。所有电源引脚都必须
连接。去耦应靠近包体。
-5.2V电源核心和ECL I / O。所有电源引脚都必须
连接。去耦应靠近包体。
未连接。
数据手册Rev :12
GD16131/GD16132
第11 3