www.fairchildsemi.com
FMS3818
三路视频D / A转换器
3× 8位, 180 MS / s的
特点
±2.5 %增益匹配
±0.5 LSB线性误差
内部带隙基准电压源
低突波能量
单3.3伏电源
描述
该FMS3818是一种低成本的三D / A转换器,量身定制
科幻吨图形和视频应用中,速度是至关重要的。
CMOS电平输入被转换成模拟电流输出
可以驱动25-37.5Ω负荷相当于双重termi-
转换后的50-75Ω负载。下面的SYNC输入的同步电流
定时被添加到我
OG
输出。 BLANK将覆盖
RGB输入,设置I
OG
, I
OB
我
OR
电流为零时,
空白= L。虽然适合于许多应用
内部1.25V的参考电压可以通过重写
V
REF
输入。
很少的外部组件是必需的,只是目前的
基准电阻器,电流输出负载电阻器,旁路
电容和去耦电容。
包是一个48引脚LQFP封装。制造技术
CMOS 。性能是从0到70℃的保证。
应用
PC图形
视频信号转换
- RGB
YC
B
C
R
- 复合,Y ,C
框图
SYNC
空白
SYNC
I
OS
G
7-0
8
8位D / A
变流器
IO
G
B
7-0
8
8位D / A
变流器
IO
B
R
7-0
CLK
8
8位D / A
变流器
IO
R
COMP
R
REF
V
REF
+1.25V
REF
REV 。 1.2.3 2004年12月
FMS3818
数据表
功能说明
内的FMS3818是三个相同的8位D / A
转换器,每一个电流源输出。外部负载
需要这些电流转换为电压输出。
数据输入RGB
7-0
在空白的输入将被覆盖。
SYNC = H激活从我目前的同步
OS
对于同步导通
绿色视频信号。
V
DDA
I
OS
SYNC
G
7-0
V
DDA
BLANK门的D / A输入。如果为空= H时, D / A
输入控制的输出电流要添加到输出
消隐电平。如果为空= L ,数据输入和基座
被禁用。
D / A输出
每个D / A的输出是一个电流源,从V
DDA
供应量。
在目前的单位表示,从GBR转型
数据电流为
如下所示:
G = G
7-0
& BLANK + SYNC * 112
B = B
7-0
& BLANK
R = R
7-0
& BLANK
典型的LSB当前步骤是73.2 μA 。
V
DDA
B
7-0
以获得一个电压输出,电阻器必须连接到
地面上。输出电压取决于该外部电阻
参考电压,并且所述增益设定电阻的值
TOR连接的R之间
REF
和GND 。
要实现双端接的75Ω传输线,
分流75Ω的电阻应放在靠近模拟
输出引脚。与封端的75Ω线路连接到
模拟输出,所述FMS3818电流源上的负载
37.5.
该FMS3818也可以与一个单一的75欧姆操作
终端电阻。为了降低输出电压摆幅的
所希望的范围内,则R的标称值
REF
电阻应
加倍。
V
DDA
R
7-0
图1. FMS3818电流源结构
参考电压
满刻度电流是电流I的倍数
SET
通过
外部电阻,R
SET
连接R的
REF
引脚和
GND 。 R两端的电压
SET
是基准电压V
REF
,
这可以从1.25伏特内部衍生
带隙基准或外部基准电压源
连接到V
REF
。为了减少噪音,一个0.1μF的电容
应连接V之间
REF
和地面。
I
SET
被镜像到每个GBR输出电流源。
为了减少噪音,一个0.1μF的电容应连接
之间的COMP引脚和模拟电源电压V
DDA
.
数字输入
传入的GBR的数据被登记在的上升沿
时钟输入, CLK 。模拟输出遵循的上升沿
经过延时,T CLK
DO
.
SYNC和BLANK
SYNC和BLANK输入控制输出电平(图1
和表1)中的CRT回扫的D / A变换器的
间隔。 BLANK力的D / A输出消隐
而SYNC = L电平关断的电流源,我
OS
就是说
连接到绿色的D / A转换器。 SYNC = H加一
256分之112分数的满量程电流的绿色输出。
SYNC = L熄灭同步头同步电流。
电源和接地
所需的功率是单+3.3伏电源。为了最大限度地减少
电源引起的噪音,模拟+ 3.3V应该是
连接到V
DDD
和V
DDA
0.1和0.01 μF销
去耦电容器放置在邻近各V
DD
引脚或
对引脚。
高转换率的数字数据,使电容耦合到
任何D / A转换器的潜在问题的输出。自从
数字信号包含的高频分量
CLK信号,以及将视频输出信号,所得到的
数据馈入常的样子谐波失真或
降低的信号对噪声的性能。所有接地引脚应
被连接到一个共同的实心接地平面最好
性能。
REV 。 1.2.3 2004年12月
数据: 700毫伏最大。
同步: 307毫伏
图2.标称输出电平
2
FMS3818
数据表
引脚说明
针
名字
CLK
引脚数
26
价值
CMOS
引脚功能说明
时钟输入。
像素数据被登记在CLK的上升沿。 CLK
应通过一个专门的缓冲器来驱动,以避免反射引起的抖动,
过冲和下冲。
红,绿,蓝像素数据输入。
RGB数字输入
注册在CLK的上升沿。
时钟和数据输入
R
7-0
G
7-0
B
7-0
控制
SYNC
47-40
9-2
23-16
11
CMOS
CMOS
同步脉冲输入。
把SYNC低,禁用电流源
叠加在我的同步脉冲
OG
输出。 SYNC和像素数据是
注册在CLK的上升沿。 SYNC不覆盖任何其他
数据,并应在消隐间隔期间只使用。如果同步脉冲
不需要, SYNC应该连接到GND 。
消隐输入。
当BLANK为低,像素数据输入被忽略,
在D / A转换器的输出被驱动到消隐电平。空白
注册在CLK的上升沿。
红色,绿色和蓝色电流输出。
电流源输出可
开车VESA VSIS和RS- 343A / SMPTE- 170M兼容级别为
双端接75欧姆线路。同步脉冲可以被添加到绿色
输出。当SYNC为高电平时,电流加到我
OG
是:
IO
S
= 2.33 (V
REF
/ R
REF
)
空白
10
CMOS
视频输出
I
OR
I
OG
I
OB
33
32
29
0.700 V
p-p
参考电压
V
REF
35
+1.25 V
参考电压输入/输出。
内部1.25V参考电压
可在此引脚。外部1.25伏的参考可以被应用到
该引脚覆盖内部参考。去耦V
REF
至GND
一个0.1μF的陶瓷电容是必需的。
电流设置电阻器节点。
每个D / A的满量程输出电流
转换器是由连接在所述电阻器的值确定
R
REF
和GND 。的R标称值
REF
被发现的:
R
REF
= 5.31 (V
REF
/I
FS
)
在那里我
FS
为满量程输出电流(安培)从
D / A转换器(不同步) 。 Sync是0.439我
FS
.
的D / A满量程电流,也可以从计算:
I
FS
= V
FS
/R
L
其中,V
FS
是满刻度电压电平且R
L
是总的电阻性负载
(欧姆)上的每个D / A变换器。
COMP
34
0.1 F
补偿电容节点。
0.1μF陶瓷电容必须
连接COMP和V之间
DD
稳定内部偏置电路。
R
REF
36
348
4
REV 。 1.2.3 2004年12月