EFST
初步
F49L004UA / F49L004BA
4兆位( 512K ×8 )
只有3V CMOS闪存
1.产品特点
单电源电压2.7V - 3.6V
!
快速访问时间: 70/90 NS
!
兼容JEDEC标准
- 引脚,封装和软件命令
与单电源闪存兼容
!
低功耗
- 20毫安典型工作电流
- 0.2uA的典型待机电流
!
万最低编程/擦除周期
!
命令寄存器架构
- 字节编程( 9US典型值)
- 扇区擦除(部门结构: 1个16 KB , 2个8 KB ,
1个32 KB ,七64 KB)
!
自动擦除(芯片&部门)和自动编程
- 任何部门的结合可以被删除
同时,芯片擦除也有提供。
- 自动编程,并在指定的验证数据
地址
!
擦除暂停/删除恢复
- 挂起或恢复擦除扇区,使
在另一扇区的读/程序
!
!
!
!
!
!
!
!
就绪/忙( RY /
BY
)
- RY /
BY
输出引脚检测程序或擦除
操作完成
编程或擦除检测结束
- 数据查询
- 翻转位
硬件复位
- 硬件引脚(
RESET
)复位内部状态机
到读模式
扇区保护/ unprotection的
- 硬件保护/撤消部门的任意组合
从编程或擦除操作。
低V
CC
写禁止等于或小于2.0V
BOOT扇区架构
- U =上引导扇区
- B =底部引导扇区
可用的软件包:
- 40针TSOPI
- 32引脚PLCC
2.订购信息
部件号
F49L004UA-70T
F49L004UA-70N
F49L004BA-70T
F49L004BA-70N
BOOT
上
上
底部
底部
速度
70纳秒
70纳秒
70纳秒
70纳秒
包
TSOPI
PLCC
TSOPI
PLCC
部件号
F49L004UA - 90牛逼
F49L004UA-90N
F49L004BA-90T
F49L004BA-90N
BOOT
上
上
底部
底部
速度
90纳秒
90纳秒
90纳秒
90纳秒
包
TSOPI
PLCC
TSOPI
PLCC
3.概述
该F49L004UA / F49L004BA是4兆,只有3V
CMOS闪存设备组织成512K字节的8
位。该器件采用标准的40引脚TSOP和
32引脚PLCC 。它被设计为编程和擦除
无论是在系统中,可以在标准EPROM编程器。
随着70纳秒90纳秒的F49L004UA /访问时间
F49L004BA允许高速操作
微处理器。该设备有独立的芯片使能
CE
,写使能
WE
和输出使能
OE
控制。
EFST的存储设备可靠地存储内存中的数据,即使
经过100,000编程和擦除周期。
该F49L004UA / F49L004BA完全是引脚和
命令设置为4 JEDEC标准兼容
兆位闪存设备。命令写入
采用标准的微处理器写命令寄存器
计时。
该F49L004UA / F49L004BA设有一个扇区擦除
架构。该设备的存储器阵列被划分成一个
16K字节, 2字节8 , 1个32字节,七64
千字节。部门可以单独或成组被删除
在不影响其他部门的数据。多个部门
擦除和整片擦除功能提供
灵活地修改设备中的数据。
该部门保护/撤消功能禁用这两个
中的任意组合编程和擦除操作
内存部门。这可以在系统来实现,或
通过编程设备。
低V
CC
探测器禁止写操作上的损失
力。编程或擦除结束被检测
Ready / Busy状态引脚, DQ7数据查询,或通过
切换位我拥有的DQ6 。一旦编程或擦除
周期已经成功地完成,该装置
内部复位到读模式。
精英闪存存储技术公司
出版日期: 2003年08月
修订: 0.2
1/46
EFST
4.1 40针TSOP I
A16
A15
A14
A13
A12
A11
A9
A8
WE
RESET
NC
RY / BY
A18
A7
A6
A5
A4
A3
A2
A1
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
初步
F49L004UA / F49L004BA
4.引脚配置
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
21
A17
VSS
NC
NC
A10
DQ 7
DQ 6
DQ 5
DQ 4
VCC
VCC
NC
DQ 3
DQ 2
DQ 1
DQ 0
OE
VSS
CE
A0
4.2 32引脚PLCC
A15
3
A16
A18
V
CC
A17
A12
4
A7
A6
A5
A4
A3
A2
A1
A0
DQ 0
WE
2
1 32 31 30
5
6
7
8
9
10
11
12
13
14 15 16 1 7 18 19 2 0
DQ 1
DQ 2
GND
DQ 3
DQ 4
DQ 5
DQ 6
29
28
27
26
25
24
23
22
21
A14
A13
A8
A9
A11
OE
A10
CE
DQ 7
4.3引脚说明
符号
A0~A18
DQ0~DQ7
CE
OE
WE
RESET
RY / BY
V
CC
GND
引脚名称
地址输入
数据输入/输出
芯片使能
OUTPUT ENABLE
写使能
RESET
就绪/忙
电源
地
功能
提供的内存地址。
输出数据时,读取和接收数据时写入。
输出处于三态时, OE或CE为高电平。
要激活设备时, CE为低。
到栅极上的数据输出缓冲器。
要控制写操作。
硬件复位引脚/扇区保护撤消( 40 - TSOP )
要检查设备运行状态( 40 TSOP )
提供电源
精英闪存存储技术公司
出版日期: 2003年08月
修订: 0.2
2/46
EFST
7.1设备操作
初步
F49L004UA / F49L004BA
7.功能描述
本节描述的要求和用途
该设备的总线操作,这是启动了
通过内部命令寄存器。该
寄存器是由存储在锁存器的
命令,在需要的地址和数据信息
要执行的命令。的内容
寄存器作为输入来
机。状态机
功能的设备的。
F49L004BA各种功能
表3中。
内部状态
输出决定了
该F49L004UA /
总线操作的
表3. F49L004UA / F49L004BA操作模式选择
地址
描述
CE
OE WE
RESET
A18 A12
|
|
A13 A10
A9
A8
|
A7
X
艾因
艾因
X
X
A6
A5
|
A2
A1 A0
DQ0~DQ7
Reset(3)
读
写
输出禁用
待机
部门保护( 2 )
部门撤消( 2 )
临时机构撤消
自动选择
注意事项:
X
L
L
L
V
CC
±
0.3V
L
L
X
X
L
H
H
X
H
H
X
X
H
L
H
X
L
L
X
L, Vss的±
0.3V(4)
H
H
H
V
CC
±
0.3V
V
ID
V
ID
V
ID
见表4
SA
SA
X
X
X
X
高Z
DOUT
DIN
高Z
高Z
L
H
X
X
H
H
L
L
DIN
DIN
DIN
X
X
艾因
1.
L =逻辑低= V
IL
,H =逻辑高电平= V
IH
, X =无所谓, SA =扇区地址,V
ID
= 11.5V至12.5V 。
AIN =地址在, DIN =数据输入,状态DOUT =数据输出。
2.扇区保护和解除保护功能也可以通过编程设备来实现。
3.
RESET
引脚40 - TSOP封装专用型。
4.请参阅“复位模式”一节。
精英闪存存储技术公司
出版日期: 2003年08月
修订: 0.2
5/46