初步的技术数据
EVAL-AD766XCB/AD767XCB
操作EVAL - AD766XCB / AD767XCB
该EVAL - AD766XCB / AD767XCB是一个四层板
精心布局和测试,以展示特定的高
在AD766X / AD767X的精度性能。图1
显示评估板的原理图。的布局
董事会给出:
顶面丝印 - 图2
顶面层 - 图3
地面层 - 图4
屏蔽层 - 图5
底面层 - 图6
底侧丝印 - 图7 。
该EVAL - AD766XCB / AD767XCB是一个灵活的设计,
使得在许多不同的电路板,以供用户选择CON-
音型。每一个选择跳线的说明/开关
在表II中列出的和可用的测试点中列出
表Ⅲ。另外,在位置A的开关的(按钮U3
侧)定义了一个低的水平。
该EVAL- AD766XCB / AD767XCB被配置在工厂
0至2.5 V ADC的输入范围为AD7660 , AD7664 ,
和AD7675 / 7677分之7676和+/- 5V为AD7663 / 7665 /
7671 ;前端放大器的U6和U7设置为1的增益,
通过EVAL-控制板供电,并且
板载
CNVST
发电使用。
板载或外接
CNVST
也可以使用。当一个外部
最终
CNVST
信号时,该信号应该具有非常低的
抖动和锐边得到的最佳噪声性能
的一部分。同时,建议使用板载
CNVST
代它是通过将MCLK信号进行
( 20MHZ )由表I中显示的数字,它们是烯
羊羔中的软件。对ADC的BUSY引脚活动
导通该LED 。
表一。
CNVST
GENERATION
器P1 。当从串口读取模式
AD766X / AD767X被使用时,外部串行时钟SCLK
适用于ADC处于半MCLK频率。
电源和接地
该评估板的地平面被分成两
部分:用于数字接口电路和一个模拟的平面
登录平面模拟输入和外部基准
电路。为了获得高分辨率的性能,该主板
目的是要确保所有的数字地面返回路径做
不穿越模拟地返回路径。
该EVAL - AD766XCB / AD767XCB有三个电源
块:用单5V电源VA ( SJ1 )的AD766X / AD767X
和基准电压电路,一个数字5V电源VL( SJ2 )
用于数字接口电路和所述数字部分
ADC和一个可选择的+/- 12V (使用+/- 15V的可能性
与对照BRD2 )或+/- 5V电源为模拟信号CON-
王益光电路( SJ3 ) 。所有电源去耦至地
与10μF钽电容和0.1μF陶瓷电容。
模拟输入范围
模拟前端放大器电路的U6和U7允许
灵活的配置的改变,例如正的或负
增益,输入范围缩放,滤波,又多了一个直流成分
新界东北,采用不同的运算放大器和用品。
图1示出与所用的前端结构的运算放大器
在AD7660 / 7663 /七千六百六十五分之七千六百六十四/七千六百七十五分之七千六百七十一/ 7677分之7676 。
在一些应用中,希望使用一个双极或更宽
模拟输入范围一样,例如, ± 10V , ± 5V ,± 2.5V ,或
0到+ 5V 。对于AD76XX部分不直接拥有
这些输入范围,如AD7660 / 7675分之7664 / 7677分之7676 ,
由的输入驱动器电路的简单修改
EVAL - AD766XCB / AD767XCB ,双极性和更广泛的输入
范围可用于在没有任何性能下降。
需要和得到的满量程范围分量的值
示于表Ⅳ和表五。
在工厂, U6的模拟输入被设定在中间电平
( R6 = R7 = 590)为AD7660 / 7675分之7664 / 7677分之7676 。为
AD7663 /七千六百七十一分之七千六百六十五,R 7为未连接,以保持
输入在0V (中间电平) 。这样的过渡噪声测试
没有任何其它设备。一个FFT的测试可以这样做
施加非常低的失真的交流电源。
EVAL -CONTROL板接口
该EVAL - AD766XCB / AD767XCB接口的进行评价,
控制BRD2通过96路连接器。
RUNNING的EVAL - AD766X / AD767XCB软件
软件简介
该EVAL - AD766XCB / AD767XCB自带的软件
分析AD766X / AD767X 。通过EVAL- CON-
TROL BRD2 1可以执行的直方图来确定代码
转换噪声和快速傅立叶变换( FFT的)到
确定的信号 - 噪声比(SNR),信号 - 噪音 -
加失真( SNRD )和总谐波失真
( THD ) 。前端PC软件具有四个屏幕作为
如图8,9,10和11。图8是设置屏幕
其中,输入电压范围,采样率,采样数
被选中。图9是直方图的屏幕,其允许
代码分发的直流输入,并计算平均值
REV 。 PRK
– 2 –
和标准偏差。
部分
AD7660
AD7662/68
AD7663
AD7664/50
AD7665
AD7671
AD7675
AD7676
AD7677
分频系数
200
40
80
35
35
20
200
35
20
吞吐率
100KSPS
500KSPS
250KSPS
571KSPS
571KSPS
1MSPS
100KSPS
571KSPS
1MSPS
转换数据可在上U3的输出总线的BD ,上
40针连接器P2 ,并在96针连接器P3 。
此外, BD数据更新的下降沿/上升沿
DBUSY
和BBUSY在P3 ,低电平时BD数据有效的
大约20纳秒,缓解跨向屋宇署数据延迟
脸上。时并行或串行读出ADC的模式
时,该数据可用此并行总线上。当串行
ADC的读取模式时,串行接口信号
ADC的缓冲和可在20针连接