添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符E型号页 > 首字符E的型号第910页 > EVAL-AD7671CB
初步的技术数据
=
初步的技术数据
特点
多功能模拟信号调理电路
板载参考,晶体振荡器和缓冲器
16位并行输出缓冲
最适用于DSP和数据采集卡接口
模拟和数字样机区
EVAL -CONTROL BOARD兼容性
PC软件用于控制和数据分析
评估板AD766X / AD767X
EVAL-AD766XCB/AD767XCB
该EVAL - AD766XCB / AD767XCB非常适合与使用
无论是Analog Devices公司的EVAL -控制板,或作为
单机评估板。该设计提供了灵活性
施加外部控制信号和能够产生的
在并行缓冲输出16位转换结果。
板载组件包括AD780 ,一个+ 2.5V超高
精密带隙基准,信号调理电路
两个运算放大器和数字逻辑。与主板接口
96路连接器的EVAL -CONTROL板,
用于串行输出接口20针的IDC连接器,以及一个40-
为并行输出数据引脚的IDC连接器。 SMB连接器
被提供给低噪声的模拟信号源,一个外部
最终主时钟和外部启动/转换输入。
订购指南
概述
该EVAL - AD766XCB / AD767XCB是一个评估板
对于AD766X / AD767X的16位A / D转换器系列。该
AD766X / AD767X系列(见产品列表订购指南)
是一种高速,逐次逼近型基础架构
具有非常高的性能, 16位ADC,低功耗的家庭
这从一个单一的+ 5V电源以100ksps的操作
1MSPS吞吐率范围,灵活的并行或串行
界面。该AD766X / AD767X评估板设计
展示ADC的性能,并提供了一种简单
理解接口,适用于各种系统的应用程序。一
在AD766X / AD767X的完整描述是可用
ADI公司AD766X / AD767X数据表和应
利用该评估板时查询。
评估板型号
EVAL-AD7650CB
EVAL-AD7660CB
EVAL-AD7662CB
EVAL-AD7663CB
EVAL-AD7664CB
EVAL-AD7665CB
EVAL-AD7668CB
EVAL-AD7671CB
EVAL-AD7675CB
EVAL-AD7676CB
EVAL-AD7677CB
EVAL -CONTROL BRD2
产品
AD7650AST
AD7660AST
AD7662YST
AD7663AST
AD7664AST
AD7665AST
AD7668YST
AD7671AST
AD7675AST
AD7676AST
AD7677AST
控制器板
功能框图
+/-5 V
CNVST
REF 2.5V
AD780
REF
CNVST
+/-12 V
+5 V
VL
AUX_IN
信号
空调
AD766x
or
AD767x
IN
数字逻辑
数据
40
康涅狄格州
96
康涅狄格州
IN
MCLK
20
康涅狄格州
配置开关
MCLK
时钟
REV 。 PRK
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
www.analog.com
传真: 781 / 326-8703
ADI公司, 2001
初步的技术数据
EVAL-AD766XCB/AD767XCB
操作EVAL - AD766XCB / AD767XCB
该EVAL - AD766XCB / AD767XCB是一个四层板
精心布局和测试,以展示特定的高
在AD766X / AD767X的精度性能。图1
显示评估板的原理图。的布局
董事会给出:
顶面丝印 - 图2
顶面层 - 图3
地面层 - 图4
屏蔽层 - 图5
底面层 - 图6
底侧丝印 - 图7 。
该EVAL - AD766XCB / AD767XCB是一个灵活的设计,
使得在许多不同的电路板,以供用户选择CON-
音型。每一个选择跳线的说明/开关
在表II中列出的和可用的测试点中列出
表Ⅲ。另外,在位置A的开关的(按钮U3
侧)定义了一个低的水平。
该EVAL- AD766XCB / AD767XCB被配置在工厂
0至2.5 V ADC的输入范围为AD7660 , AD7664 ,
和AD7675 / 7677分之7676和+/- 5V为AD7663 / 7665 /
7671 ;前端放大器的U6和U7设置为1的增益,
通过EVAL-控制板供电,并且
板载
CNVST
发电使用。
板载或外接
CNVST
也可以使用。当一个外部
最终
CNVST
信号时,该信号应该具有非常低的
抖动和锐边得到的最佳噪声性能
的一部分。同时,建议使用板载
CNVST
代它是通过将MCLK信号进行
( 20MHZ )由表I中显示的数字,它们是烯
羊羔中的软件。对ADC的BUSY引脚活动
导通该LED 。
表一。
CNVST
GENERATION
器P1 。当从串口读取模式
AD766X / AD767X被使用时,外部串行时钟SCLK
适用于ADC处于半MCLK频率。
电源和接地
该评估板的地平面被分成两
部分:用于数字接口电路和一个模拟的平面
登录平面模拟输入和外部基准
电路。为了获得高分辨率的性能,该主板
目的是要确保所有的数字地面返回路径做
不穿越模拟地返回路径。
该EVAL - AD766XCB / AD767XCB有三个电源
块:用单5V电源VA ( SJ1 )的AD766X / AD767X
和基准电压电路,一个数字5V电源VL( SJ2 )
用于数字接口电路和所述数字部分
ADC和一个可选择的+/- 12V (使用+/- 15V的可能性
与对照BRD2 )或+/- 5V电源为模拟信号CON-
王益光电路( SJ3 ) 。所有电源去耦至地
与10μF钽电容和0.1μF陶瓷电容。
模拟输入范围
模拟前端放大器电路的U6和U7允许
灵活的配置的改变,例如正的或负
增益,输入范围缩放,滤波,又多了一个直流成分
新界东北,采用不同的运算放大器和用品。
图1示出与所用的前端结构的运算放大器
在AD7660 / 7663 /七千六百六十五分之七千六百六十四/七千六百七十五分之七千六百七十一/ 7677分之7676 。
在一些应用中,希望使用一个双极或更宽
模拟输入范围一样,例如, ± 10V , ± 5V ,± 2.5V ,或
0到+ 5V 。对于AD76XX部分不直接拥有
这些输入范围,如AD7660 / 7675分之7664 / 7677分之7676 ,
由的输入驱动器电路的简单修改
EVAL - AD766XCB / AD767XCB ,双极性和更广泛的输入
范围可用于在没有任何性能下降。
需要和得到的满量程范围分量的值
示于表Ⅳ和表五。
在工厂, U6的模拟输入被设定在中间电平
( R6 = R7 = 590)为AD7660 / 7675分之7664 / 7677分之7676 。为
AD7663 /七千六百七十一分之七千六百六十五,R 7为未连接,以保持
输入在0V (中间电平) 。这样的过渡噪声测试
没有任何其它设备。一个FFT的测试可以这样做
施加非常低的失真的交流电源。
EVAL -CONTROL板接口
该EVAL - AD766XCB / AD767XCB接口的进行评价,
控制BRD2通过96路连接器。
RUNNING的EVAL - AD766X / AD767XCB软件
软件简介
该EVAL - AD766XCB / AD767XCB自带的软件
分析AD766X / AD767X 。通过EVAL- CON-
TROL BRD2 1可以执行的直方图来确定代码
转换噪声和快速傅立叶变换( FFT的)到
确定的信号 - 噪声比(SNR),信号 - 噪音 -
加失真( SNRD )和总谐波失真
( THD ) 。前端PC软件具有四个屏幕作为
如图8,9,10和11。图8是设置屏幕
其中,输入电压范围,采样率,采样数
被选中。图9是直方图的屏幕,其允许
代码分发的直流输入,并计算平均值
REV 。 PRK
– 2 –
和标准偏差。
部分
AD7660
AD7662/68
AD7663
AD7664/50
AD7665
AD7671
AD7675
AD7676
AD7677
分频系数
200
40
80
35
35
20
200
35
20
吞吐率
100KSPS
500KSPS
250KSPS
571KSPS
571KSPS
1MSPS
100KSPS
571KSPS
1MSPS
转换数据可在上U3的输出总线的BD ,上
40针连接器P2 ,并在96针连接器P3 。
此外, BD数据更新的下降沿/上升沿
DBUSY
和BBUSY在P3 ,低电平时BD数据有效的
大约20纳秒,缓解跨向屋宇署数据延迟
脸上。时并行或串行读出ADC的模式
时,该数据可用此并行总线上。当串行
ADC的读取模式时,串行接口信号
ADC的缓冲和可在20针连接
初步的技术数据
EVAL-AD766XCB/AD767XCB
图10是FFT的屏幕,其中在执行FFT
捕获到的数据,计算出信号与噪声比(信噪比) ,
信号 - 噪声加失真比(SINAD )和总- Har-
首一失真( THD ) 。图11是在时域中
输出的表示。当车载
CNVST
代的情况下,一个同步的FFT可以通过以下方式实现
同步与FSYNC信号的外部交流发电机
( TP11 ),它是由2 MCLK的精确划分。
软件安装
- 上的Setup.exe从CD -ROM双击并按照
安装说明。
注:该软件仅适用于Windows 95/98下运行。
表II 。跳线的说明
跨接器
默认位置
指定与控制
板(厂
设置)
功能
JP1
A
选择前端放大器U6的正电源。当JP1是位置
化A,将+ 12V电源由控制电路板被应用到JP3否则VS +上
SJ3被使用。
选择前端放大器U6的负电源。当JP2是位置
灰A,从控制板上的-12V供电被加到JP4否则VS-上
SJ3被使用。
选择前端放大器U6的正电源。当JP3是位置
灰A, + 5V电源由控制电路板,否则使用JP1输出使用。
选择前端放大器U6的负电源。当JP4是位置
灰A,从控制板上的-5V电源使用,否则JP2输出使用。
选择的主时钟MCLK信号。当JP5在位置A,对信号
J4否则使用板载20 MHz的时钟被用作MCLK信号。 MCLK
信号被用来产生主板上的
CNVST
信号与外部串行时钟
SCLK 。
选择的RDC (转换过程中读取) 。当开关的按钮是接近
J4连接器(非A位置),并且当选择串行读取模式下,数据
在转换过程中被读出,否则将数据变换后读取。 JP6没有
在并行读取模式下使用。
选择PD (掉电) 。当开关的按钮是接近J4连接
器(不是A位置) , ADC处于掉电模式。
备用开关。
选择RESET的。当开关的按钮是接近J4连接器(未甲
位置)时,ADC复位。
选择SER / PAR (串行/并行读模式)。当开关的按钮
靠近J4连接器(非A位置)时,数据被读出在串行模式,否则
数据被并行读取模式。
选择业主立案法团/ 2C (编码) 。当开关的按钮是接近J4连接器
(不是A位置) ,该ADC采用标准二进制编码,否则三三两两完井
精神疾病编码被使用。
选择WARP的。当开关的按钮是接近J4连接器(未甲
位置)时, ADC使用的WARP模式是最快的一个。与AD7660 ,
JP12是备用开关。
–3–
JP2
A
JP3
A
JP4
A
JP5
NOT A
JP6
A, U3方
JP7
A, U3方
JP8
JP9
A, U3方
A, U3方
JP10
A, U3方
JP11
不是A , SJ4方
JP12
A, U3方
REV PRK
初步的技术数据
EVAL-AD766XCB/AD767XCB
表II 。跳线的说明
跨接器
默认位置
指定与控制
板(厂
设置)
功能
JP13
A, U3方
选择的冲动。当开关的按钮是接近J4连接器
(非A位置)时, ADC使用的IMPULSE模式是模式与
最低的功耗。与AD7660 , JP13是备用开关。
TEST1 。工厂只使用,它是往下拉。
TEST0 。工厂只使用,它是往下拉。
选择EXT / INT的(使用内部或外部串行时钟) 。时的按钮
该开关是接近J4连接器(非A位置)和串行读出时
模式被选择时,数据被读出与从所产生的外部串行时钟SCLK
主时钟MCLK ,否则该数据被读出与ADC的串行时钟。当
外部串行时钟读取模式被选择时, MCLK必须足够快,以便能够
在正常读取数据的AD766X数据资料解释。 JP16有没有用
并行读取模式。
INVSYNC选择的( SYNC有效电平) 。当开关的按钮靠近
为J4连接器(不是A位置),当主串行读取模式本身是
lected ,同步信号为低电平有效。 JP17在并行读取模式下不使用或不
从串行读取模式。
选择INVSCLK的( SCLK有效沿) 。当开关的按钮靠近
到J4连接器(非A位置),并且当选择串行读取模式,
INVSCLK高。 JP18在并行读取模式没有用的。
选择
CNVST
信号。当JP19在位置A,在J3的信号用来
否则板上
CNVST
代被使用。 MCLK信号是用来产生
板上
CNVST
信号。
选择REF信号。当JP20在位置A,裁判缓冲。当
JP20是不是在位置A ,裁判没有缓冲。
JP14
JP15
JP16
A, U3方
A, U3方
A, U3方
JP17
A, U3方
JP18
A, U3方
JP19
NOT A
JP20
NOT A
表Ⅲ。 EVAL - AD766XCB / AD767XCB测试点
测试点
可用信号
表Ⅳ中。元件值比。输入范围( AD7660 )
输入范围
± 10V
± 5V
0至-5V
R1
8k
8k
8k
R3
1k
2k
8k
R6
8k
6.67k
0
R7
10k
10k
TP1
TP2
TP3
TP4
TP5
TP6
TP7
TP8
TP9
TP10
TP11
TP12
TP13
TP14
TP15
TP16
DGND
DGND
SIG +
AGND
REF
RD
CS
AGND
CNVST
F
SYNC
OVDD
DVDD
VANA1
AGND
数字地
数字地
ADC的模拟输入
模拟地接近SIG +
ADC参考输入
ADC的BUSY信号
ADC
RD
信号
ADC
CS
信号
模拟地靠近REF
ADC
CNVST
信号
MCLK除以2
ADC数字输出电源
ADC数字内核电源
ADC模拟电源
模拟地接近显
ADC的模拟输入
表五,元件值比。输入范围( AD7664 )
输入范围
± 10V
± 5V
0至-5V
R1
2k
2k
1k
R3
250
500
1k
R6
8k
6.67k
0
R7
10k
10k
–4–
REV 。 PRK
初步的技术数据
EVAL-AD766XCB/AD767XCB
测试方法
直方图
使用EVAL - AD766XCB / AD767XCB AS待机动
ALONE评估板
来执行的直方图测试,施加直流信号加到输入。它您可以使用的选项
建议进行过滤,以使所述直流电流源的噪声的COM EVAL- AD766XCB / AD767XCB作为一个独立评估的信号
兼容与ADC的。 C26提供了这种筛选。
板。这种方法不需要在控制板上,也不会
它需要使用伴随软件。数字输出
AC测试
现在将可在P 1( 20针连接器,用于在串行使用
以执行一个AC测试中,应用的正弦信号给
模式)或P2( 40针连接器,用于在并行模式下使用)。 CER的
评估板。低失真,大于100dB ,需要
泰恩修改,必须作出在黑板上,让合适的
以使器件的真实评价。一种可能性是过滤
评估板的操作。请参考表二获得
来自AC源的输入信号。有没有建议
跳线位置进行独立操作。当待机动
带通滤波器,但应考虑采取的选择。
独自一人,
CNVST
可以是外部施加或产生
另外,在满量程输入范围是超过几
在内部,根据表Ⅰ。
VPP ,建议您使用板载放大器
放大信号,从而防止过滤器从扭曲
请参考图1 ,以获得数据输出引脚上的
输入信号。
连接器。
请参考图8,9,10和11看到的屏幕
软件。
数据被更新的BUSY下降沿。
BCS
BWR
是输入到FPGA ,并且连接到P1和P2。
BCS ,
控制低,
BWR
是高的,这是
通过板上的上拉/下拉定义的默认值
电阻器,所述数据总线BD上提供的P2连接器是
启用。
供热董事会独立使用
SJ1是模拟电源。连接VA +到+ 5V和AGND至
GND 。 SJ2是数字电源。 SJ2要求相同的值
SJ1和SJ2分别可连接至SJ1 。 SJ3是用于供应
前端放大器( U6 ) 。连接+ 12V至+ VS , GND为
AGND和-12V至VS- 。
软件简介
该AD16bit.exe是它允许你分析软件
该AD766X的不同性能特征,
AD767X , AD97X和AD67X 16位ADC系列。该软
洁具可以测试直方图,以及执行
不同的交流测试。
设置要求
- 评估控制板2 ( ADSP2189 )
- 评估板
- 电源(AC 15V / 1A的来源,可以从买
ADI )
- 并口电缆(提供评价控制
板)
- 交流电源(低失真)
- 直流电源(低噪音)
- 带通滤波器(根据您的信号频率值,低
失真)
REV PRK
–5–
a
特点
吞吐量
1 MSPS (经模式)
800 kSPS时(正常模式)
INL : 2.5 LSB(最大值) (满量程的0.0038 % )
16位分辨率,无失码
S / (N + D ) 90 dB典型值@ 250千赫
总谐波失真: -100 dB典型值@ 250千赫
模拟输入电压范围
双极性: 10 V , 5 V , 2.5 V
单极性: 0 V至10 V , 0 V至5 V , 0 V至2.5 V
AC和DC规格
无流水线延迟
并行( 8/16位)和串行5 V / 3 V接口
SPI
/ QSPI / MICROWIRE / DSP兼容
采用5 V单电源供电
功耗
112 mW的典型
15瓦@ 100 SPS
掉电模式:7瓦最大
包装: 48引脚四方扁平封装( LQFP )
包装: 48引脚芯片级( LFCSP )
引脚到引脚的AD7665 / AD7664的兼容升级
应用
数据采集
通讯
仪器仪表
频谱分析
医疗器械
过程控制
概述
IND(4R)
INC(4R)
INB(2R)
INA (R)的
INGND
16位, 1 MSPS ADC CMOS
AD7671
功能框图
AVDD AGND REF REFGND
4R
4R
2R
R
交换的
CAP DAC
并行16
接口
PD
RESET
时钟
控制逻辑和
校准电路
DVDD
DGND
AD7671
串行
PORT
OVDD
OGND
SER / PAR
D[15:0]
CS
RD
OB/2C
BYTESWAP
冲动
CNVST
选择的PulSAR
类型/ kSPS时
迪FF erential
真双极性
真差分
18-Bit
同时/
多通道
100–250
AD7660
AD7663
AD7675
AD7678
500–570
AD7650
AD7664
AD7665
AD7676
AD7679
AD7654
800–1000
AD7671
AD7677
AD7674
AD7655
该AD7671是一款16位, 1 MSPS ,电荷再分配SAR ,
模拟 - 数字转换器,采用单5V电源
供应量。它包含了一个高速16位采样ADC ,一个电阻
输入分频器,允许不同的输入范围,内部
转换时钟,纠错电路,以及串行
和并行系统接口端口。
该AD7671是硬件工厂校准,并comprehen-
sively测试,以确保这样的交流参数作为信号 - 噪声比
信噪比(SNR)和总谐波失真(THD) ,除
增益,偏置和线性度较传统的直流参数。
它具有很高的采样速率模式(经编) ,快速模式
(普通),用于异步转换速率应用,而且,对于
低功耗应用中,低功耗模式(脉冲),其中
功率缩放与吞吐量。
它采用ADI公司的高性能制造, 0.6微米
CMOS工艺,并采用48引脚LQFP和一个小
48引脚LFCSP封装,从-40∞C至+ 85∞C操作。
产品亮点
版本B
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯该
可能是由于它的使用。没有获发牌照以暗示或以其他方式
在ADI公司的任何专利或专利权。商标
注册商标是其各自公司的财产。
1.快速吞吐量
的AD7671是非常高的速度(1 MSPS,并经模式
和800 kSPS时在正常模式下) ,电荷再分配, 16位
SAR ADC 。
2.单电源供电
在AD7671采用单5V电源,消散
仅112 mW的典型,甚至更低时,降低吞吐量
用于与低功耗模式(脉冲)和一个加电
掉电模式。
3.卓越的INL
在AD7671具有2.5的最大积分非线性LSB
无失16位代码。
4.串行或并行接口
多功能并行( 8位或16位)或2线串行接口
安排与两个3 V或5 V逻辑兼容。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
www.analog.com
传真: 781 / 326-8703
2003 ADI公司保留所有权利。
AD7671–SPECIFICATIONS
( -40°C至+ 85°C , AVDD = DVDD = 5 V , OVDD = 2.7 V至5.25 V ,除非另有说明。 )
参数
决议
模拟量输入
电压范围
共模输入电压
模拟输入CMRR
输入阻抗
吞吐速度
完整的周期
吞吐率
转换之间的时间
完整的周期
吞吐率
完整的周期
吞吐率
DC精度
积分非线性误差
无失码
过渡噪声
双极性零误差
2
, T
给T
最大
2
条件
16
典型值
最大
单位
V
IND
– V
INGND
V
INGND
f
IN
= 100千赫
±
4 REF , 0 V至4 REF ,
±
2 REF (见表一)
–0.1
+0.5
74
见表一
1
1000
1
1.25
800
1.5
666
+2.5
0.7
–45
–0.1
–0.38
–0.18
–0.76
+45
+0.1
+0.38
+0.18
+0.76
V
dB
在经模式
在经模式
在经模式
在正常模式下
在正常模式下
在脉冲模式
在脉冲模式
1
0
0
–2.5
16
ms
kSPS时
ms
ms
kSPS时
ms
kSPS时
最低位
1
最低位
最低位
% FSR的
% FSR的
% FSR的
% FSR的
最低位
dB
3
dB
dB
dB
dB
dB
dB
兆赫
ns
ps的均方根
ns
V
mA
±
5 V范围,正常或
脉冲模式
其他范围或模式
双极满量程误差,T
给T
最大
单极性零误差
2
, T
给T
最大
单极性满量程误差
2
, T
给T
最大
电源灵敏度
AC精度
信号 - 噪声
无杂散动态范围
总谐波失真
信号与(噪声+失真)
-3 dB的输入带宽
采样动态
孔径延迟
孔径抖动
瞬态响应
参考
外部参考电压范围
外部参考电流消耗
数字输入
逻辑电平
V
IL
V
IH
I
IL
I
IH
数字输出
数据格式
流水线延迟
V
OL
V
OH
AVDD = 5 V
±
5%
f
IN
= 20千赫
f
IN
250千赫
f
IN
250千赫
f
IN
= 20千赫
f
IN
250千赫
f
IN
= 20千赫
f
IN
= 250千赫, -60 dB输入
±
9.5
90
90
100
–100
–100
90
30
9.6
2
5
89
–96
88.5
满量程步骤
2.3
1 MSPS吞吐量
2.5
200
250
AVDD - 1.85
–0.3
+2.0
–1
–1
+0.8
DVDD + 0.3
+1
+1
V
V
mA
mA
I
SINK
= 1.6毫安
I
来源
= –570
mA
并行或串行16位
转换结果立即可用
转换完成后,
0.4
OVDD - 0.6
V
V
–2–
版本B
AD7671
参数
电源
指定的性能
AVDD
DVDD
OVDD
工作电流
5
AVDD
DVDD
6
OVDD
6
功耗
6, 7
9
条件
典型值
最大
单位
4.75
4.75
2.7
1 MSPS吞吐量
5
5
5.25
5.25
5.25
4
V
V
V
mA
mA
mA
mW
mW
mW
mW
∞C
666 kSPS的吞吐
8
100 SPS吞吐量
8
1 MSPS吞吐量
5
15
7.2
37
84
15
112
95
125
7
+85
在掉电模式
温度范围
10
指定的性能
T
给T
最大
–40
笔记
1
LSB表示最低有效位。与
±
5 V输入范围,一个LSB为152.588
毫伏。
2
见规格部分定义。这些规范不包括从外部引用错误的贡献。
3
以dB为单位,所有规格均参考满量程输入FS 。测试用的输入信号,在0.5分贝以下满刻度,除非另有规定。
4
最大应该是最低的5.25 V至DVDD + 0.3 V.
5
在经模式。
6
经过测试,在并行读取模式。
7
测试了0 V至5 V范围和V
IN
– V
INGND
= 0 V参见功耗部分。
8
在脉冲模式。
9
随着OVDD DVDD + 0.3 V以下,并分别被迫DVDD或DGND ,所有数字输入。
10
联系工厂扩展级温度范围。
特定网络阳离子如有更改,恕不另行通知。
表一,模拟量输入配置
输入电压
范围
±
4 REF
2
±
2 REF
±
REF
0 V至REF 4
0 V至REF 2
0 V至REF
IND(4R)
V
IN
V
IN
V
IN
V
IN
V
IN
V
IN
INC(4R)
INGND
V
IN
V
IN
V
IN
V
IN
V
IN
INB(2R)
INGND
INGND
V
IN
INGND
V
IN
V
IN
INA (R)的
REF
REF
REF
INGND
INGND
V
IN
输入
阻抗
1
1.63千瓦
948
W
711
W
948
W
711
W
注3
笔记
1
典型的模拟输入阻抗。
2
提供REF = 3V时,在该范围内,输入应限制在-11 V至12 V.
3
对于该范围的输入为高阻抗。
时序特定网络阳离子
参数
( -40°C至+ 85°C , AVDD = DVDD = 5 V , OVDD = 2.7 V至5.25 V ,除非另有说明。 )
符号
t
1
t
2
t
3
t
4
t
5
t
6
t
7
t
8
t
9
2
10
0.75/1/1.25
250
10
5
1/1.25/1.5
典型值
最大
单位
ns
ms
ns
ms
ns
ns
ms
ns
ns
参阅图11和12
脉宽转换
转换之间的时间
(经模式/普通模式/脉冲模式)
CNVST
低到繁忙的延迟
繁忙的所有模式除了在主后,串行读
转换模式(经模式/普通模式/脉冲模式)
孔径延迟
转换结束繁忙的低延迟
转换时间(扭曲模式/普通模式/脉冲模式)
采集时间
复位脉冲宽度
版本B
注1
30
0.75/1/1.25
–3–
AD7671
时序特定网络阳离子
(续)
参数
符号
t
10
t
11
t
12
t
13
t
14
t
15
t
16
t
17
t
18
t
19
t
20
t
21
t
22
t
23
t
24
t
25
t
26
t
27
t
28
t
29
t
30
t
31
t
32
t
33
t
34
t
35
t
36
t
37
典型值
最大
0.75/1/1.25
单位
ms
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ms
ms
ns
ns
ns
ns
ns
ns
ns
ns
参见图13,图14 ,图15,图16(并行接口模式)
CNVST
低到数据有效延迟
(经模式/普通模式/脉冲模式)
数据有效繁忙低延迟
总线访问请求到数据有效
总线释放时间
参见图17和图18 (主串行接口模式)
2
CS
低到SYNC有效延迟
CS
低到内部SCLK有效延迟
CS
低到SDOUT延迟
CNVST
低到SYNC延迟时间(转换期间读取)
(经模式/普通模式/脉冲模式)
SYNC断言到SCLK第一边沿延迟
3
内部SCLK周期
3
内部SCLK高
3
内部SCLK LOW
3
SDOUT有效建立时间
3
SDOUT有效保持时间
3
SCLK最后一个边沿来同步延迟
3
CS
HIGH到SYNC HI -Z
CS
高到内部SCLK HI -Z
CS
高到SDOUT HI -Z
在主串繁忙的转换后阅读
3
CNVST
低到同步断言延迟
(经模式/普通模式/脉冲模式)
掌握转换后串行读
SYNC拉高繁忙低延迟
参见图19和21 (从串行接口模式)
外部SCLK建立时间
外部SCLK有效沿到SDOUT延迟
SDIN建立时间
SDIN保持时间
外部SCLK周期
外部SCLK高
外部SCLK LOW
20
5
40
15
10
10
10
25/275/525
4
25
15
9.5
4.5
2
3
40
10
10
10
见表二
0.75/1/1.25
25
5
3
5
5
25
10
10
16
笔记
1
仅在经编模式下,转换之间的最大间隔时间为1毫秒;否则,没有所需的最大时间。
2
在串行接口模式时,SYNC ,SCLK和SDOUT的时序与最大载荷C定义
L
10 pF的;否则,负载为60 pF的最大值。
3
在串行主在转换模式下读取。见表II转换后主机读取模式。
特定网络阳离子如有更改,恕不另行通知。
表II中。的串行时钟时序主机读取转换后
DIVSCLK[1]
DIVSCLK[0]
SYNC到SCLK第一边沿延迟最少
内部SCLK周期最短
内部SCLK周期最大
内部SCLK较高的最低
内部SCLK较低的最低
SDOUT有效建立时间最短
SDOUT有效保持时间最短
SCLK最后一个边沿到SYNC延迟最小化
繁忙的宽度最大(经编)
繁忙的最大宽度(正常)
繁忙的最大宽度(脉冲)
特定网络阳离子如有更改,恕不另行通知。
0
0
t
18
t
19
t
19
t
20
t
21
t
22
t
23
t
24
t
28
t
28
t
28
4
25
40
15
9
4.5
2
3
1.5
1.75
2
0
1
20
50
70
25
24
22
4
60
2
2.25
2.5
1
0
20
100
140
50
49
22
30
140
3
3.25
3.5
1
1
20
200
280
100
99
22
89
300
5.25
5.5
5.75
单位
ns
ns
ns
ns
ns
ns
ns
ns
ms
ms
ms
版本B
–4–
AD7671
绝对最大额定值
1
模拟输入
IND
2
, INC。
2
, INB
2
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -11 V至+30 V
INA ,楼盘, INGND , REFGND , AGND
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 - 0.3 V至AVDD + 0.3 V
接地电压差
AGND , DGND , OGND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
±
0.3 V
电源电压
AVDD , DVDD , OVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至+7 V
为AVDD DVDD , AVDD为OVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。
±
7 V
DVDD至OVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至+7 V
数字输入。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V至DVDD + 0.3 V
内部功耗
3
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 700毫瓦
内部功耗
4
. . . . . . . . . . . . . . . . . . . . . . 2.5 W
结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 150℃
存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 -65∞C至+ 150∞C
铅温度范围
(焊接10秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 300℃
笔记
1
注意,超出上述绝对最大额定值可能会导致永久性的
损坏设备。这是一个压力只有额定值。该装置的功能操作
在这些或任何上述其他条件的操作章节中所示
本规范是不是暗示。暴露在绝对最大额定值条件
长时间可能会影响器件的可靠性。
2
见模拟输入部分。
3
规范是设备在自由空气中: 48引脚LQFP :
q
JA
= 91 ° C / W ,
q
JC
= 30 ° C / W 。
4
规范是设备在自由空气中: 48引脚LFCSP封装:
q
JA
= 26 ° C / W 。
引脚配置
ST- 48和CP- 48
REFGND
REF
36
AGND
35
CNVST
34
PD
33
RESET
32
CS
31
RD
30
DGND
29
28
D15
27
D14
26
D13
25
D12
13 14 15 16 17 18 19 20 21 22 23 24
IND(4R)
INC(4R)
INB(2R)
INA (R)的
48 47 46 45 44 43 42 41 40 39 38 37
AGND
1
AVDD
2
NC
3
BYTESWAP
4
OB/2C
5
6
冲动
7
SER / PAR
8
D0
9
D1
10
D2/DIVSCLK[0]
11
D3/DIVSCLK[1]
12
NC =无连接
销1
识别码
AD7671
顶视图
(不按比例)
D7/RDC/SDIN
OGND
D4/EXT/INT
D5/INVSYNC
D6/INVSCLK
DVDD
DGND
D8/SDOUT
INGND
NC
NC
NC
NC
NC
1.6mA
I
OL
输出
1.4V
C
L
60pF
*
2V
500 A
I
OH
0.8V
t
延迟
*
IN
t
延迟
2V
0.8V
2V
0.8V
串行接口模式下, SYNC ,SCLK和
SDOUT正时,最大负载情况确定
C
L
; 10pF的作者否则,负载为60pF最大。
图1.负载电路的数字接口时序,
SDOUT , SYNC , SCLK输出,C
L
= 10 pF的
图2.电压参考电平的时序
订购指南
模型
AD7671AST
AD7671ASTRL
AD7671ACP
AD7671ACPRL
EVAL-AD7671CB
1
EVAL -CONTROL BRD2
2
温度范围
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
包装说明
四方扁平封装( LQFP )
四方扁平封装( LQFP )
芯片级( LFCSP )
芯片级( LFCSP )
评估板
控制器板
封装选项
ST-48
ST-48
CP-48
CP-48
笔记
1
这种板可以被用作一个独立的评估板,或与EVAL -CONTROL BRD2配合用于评估/演示。
2
此板允许PC控制,并与CB标志后缀的ADI评估板进行通信。
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。虽然
在AD7671具有专用ESD保护电路,永久性的损害可能发生
设备受到高能静电放电。因此,适当的ESD防范措施
建议避免性能下降或功能丧失。
版本B
–5–
D11/RDERROR
OVDD
D9/SCLK
D10/SYNC
查看更多EVAL-AD7671CBPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    EVAL-AD7671CB
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
EVAL-AD7671CB
√ 欧美㊣品
▲10/11+
9133
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
EVAL-AD7671CB
√ 欧美㊣品
▲10/11+
8493
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:2881291855 复制

电话:0755-82524647
联系人:邝小姐
地址:广东省深圳市福田区华强北路宝华大厦A座A813
EVAL-AD7671CB
ADI
23+
5000
N/A
绝对全新原装!欢迎来电咨询!
查询更多EVAL-AD7671CB供应信息

深圳市碧威特网络技术有限公司
 复制成功!