添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符E型号页 > 首字符E的型号第626页 > EVAL-AD7450CB
初步的技术数据
a
初步的技术数据
特点
高吞吐量: 1MSPS
指定V
DD
3 V和5 V
低功耗的最大吞吐量:
在833kSPS 3 mW的典型值,3 V电源
在1MSPS 8 mW的典型值,5 V电源
全差分模拟输入
宽输入带宽:
70分贝SINAD在300kHz输入频率
灵活的功耗/串行时钟速度管理
无流水线延迟
高速串行接口 - SPI
TM
/ QSPI
TM
/
微丝
TM
/ DSP兼容
省电模式:最大1μA
8引脚μSOIC和SOIC封装
应用
传感器接口
电池供电系统
数据采集系统
便携式仪表
电机控制
通讯
概述
差分输入, 1MSPS ,
12位ADC,在μSO -8和S0-8
AD7450
功能框图
VDD
VIN +
VIN-
VREF
T / H
12位逐次
近似
ADC
SCLK
AD7450
控制
逻辑
SDATA
CS
GND
该AD7450是一款12位,高速,低功耗,演替
西伯逼近(SAR)的模拟 - 数字转换器
具有全差分模拟输入。它的工作
单3 V或5 V电源供电,吞吐量
率分别高达833kSPS或1MSPS 。
该器件内置一个低噪声,宽带宽, differen-
TiAl金属跟踪和保持放大器( T / H) ,可处理
输入频率超过1MHz的与-3dB点
为20MHz的典型。参考电压为
AD7450从外部施加于V
REF
PIN码,即可
多种多样从100毫伏至2.5 V取决于功率
供应,满足不同应用。在为参考值
EnCE的电压决定了共模电压范围
零件。有了这个真正的差分输入结构和
可变基准电压输入时,用户可以选择各种
输入范围和偏置点。
转换过程和数据采集控制
运用
CS
和串行时钟允许设备以交换
面对与微处理器或DSP 。所述输入信号是
采样的下降沿
CS
和转化率
同时在此处启动。
MICROWIRE是美国国家半导体公司的商标。
SPI和QSPI是Motorola,Inc.的商标。
这部分采用SAR架构,确保了有
无流水线延迟。
在AD7450采用先进的设计技术来实现
极低的功耗在高吞吐量。
产品亮点
1.Operation与3 V或5 V电源供电。
2,高吞吐量,低功耗。
用3V电源时, AD7450提供3mW的典型功耗
消费833kSPS的吞吐量。
3.Fully差分模拟输入。
4.Flexible的功耗/串行时钟速度管理。
的转化率是由串行时钟确定,
允许功率被减小的转换时间
通过串行时钟速度的增加减少。这
部分还具有关断模式,以最大限度地提高电源
效率较低的吞吐速率。
5.Variable参考电压输入。
6.No流水线延迟。
的采样时刻通过7.Accurate控制
CS
输入
与一次性转换控制。
8. ENOB > 8位典型具有100mV参考
.
REV 。 PRJ 27/02/02
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯
这可能是由于它的使用。没有获发牌照以暗示或
否则,在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
www.analog.com
传真: 781 / 326-8703
ADI公司, 2002年
初步的技术数据
AD7450 - 规格参数
参数
动态性能
信号(噪声+失真)比
( SINAD )
2
总谐波失真( THD )
2
峰值谐波或杂散噪声
2
互调失真( IMD )
2
二阶条款
三阶条款
孔径延迟
3
孔径抖动
3
全功率带宽
3
共模抑制比
( CMRR )
2
DC精度
决议
积分非线性( INL )
2
微分非线性( DNL )
2
零代码错误
2
正增益误差
2
负增益误差
2
模拟量输入
满量程输入范围
绝对输入电压
V
IN +
V
IN-
直流漏电流
输入电容
参考输入
V
REF
输入电压
70
-80
-80
-78
-78
10
50
20
2.5
待定
1
( V
DD
= 2.7V至3.3V ,女
SCLK
= 15MHz的,女
S
= 833kHz ,V
REF
= 1.25 V;
V
DD
= 4.75V至5.25V ,女
SCLK
= 18MHz时,女
S
= 1MHz时, V
REF
= 2.5 V;
V
CM 3
= V
REF
; T
A
= T
给T
最大
除非另有说明)。
单位
测试条件/评论
F
IN
= 300kHz的正弦波,
f
样品
= 833kSPS , 1MSPS
A版
1
B版本
1
70
-80
-80
-78
-78
10
50
20
2.5
待定
分贝分钟
最大分贝
最大分贝
dB典型值
dB典型值
纳秒(典型值)
ps的典型值
兆赫(典型值)
兆赫(典型值)
dB
@ -3分贝
@ -0.1分贝
12
±2
±1
±5
±5
±5
12
±1
±1
±5
±5
±5
V
IN +
- V
IN -
最低位
最低位
最低位
最低位
最低位
最大
最大
最大
最大
最大
保证没有遗漏码为12位。
2× V
REF4
V
CM
= V
REF
V
CM
= V
REF
当轨道
当保持
5 V电源( ± 1 %容差规定
性能)
3 V电源( ± 1 %容差规定
性能)
V
CM3
± V
REF
/2
V
CM3
± V
REF
/2
±1
±1
20
20
5
5
2.5
5
1.25
6
2.5
1.25
±1
15
2.4
0.8
±1
10
μA(最大值)
pF的典型值
pF的典型值
μA(最大值)
pF的典型值
V分钟
V最大
μA(最大值)
pF的最大
V分钟
V最大
μA(最大值)
pF的最大
直流漏电流
V
REF
输入电容
逻辑
输入
输入
输入
输入
输入
高电压,V
INH
低电压,V
INL
目前,我
IN
电容C
IN7
±1
15
2.4
0.8
±1
10
通常情况下10 nA的,V
IN
= 0 V或V
DD
逻辑输出
输出高电压,V
OH
输出低电压,V
OL
浮态泄漏电流
浮态输出电容
7
输出编码
转化率
转换时间
采样/保持捕获时间
8
吞吐率
9
2.8
2.8
0.4
0.4
±10
±10
10
10
二进制补码
16
275
1
833
16
275
1
833
I
来源
= 200A
I
SINK
=200A
SCLK周期888ns有一个18MHz的SCLK
1.07μs用15MHz的SCLK
ns(最大值)
正弦波输入
MSPS最大@ V
DD
= 5V
kSPS的最大
@ V
DD
= 3V
–2–
牧师PRJ
初步的技术数据
AD7450
参数
电源要求
V
DD
I
DD8,10
正常模式(静态)
正常模式(工作)
完全关断模式
功耗
正常模式(工作)
完全掉电
A版
1
3/5
1
2.6
2
1
13
6
5
3
B版本
1
3/5
1
2.6
2
1
13
6
5
3
单位
VMIN /最大
毫安(典型值)
最大mA
最大mA
μA(最大值)
毫瓦MAX
毫瓦MAX
μW最大
μW最大
测试条件/评论
范围: 3 V±10 % ; 5 V± 5 %
V
DD
= 3 V / 5 V SCLK开启或关闭
V
DD
= 5 V F
样品
=1MSPS
V
DD
= 3 V. F
样品
=833kSPS
SCLK开启或关闭
V
DD
V
DD
V
DD
V
DD
=5
=3
=5
=3
V.
V.
V.
V.
f
样品
=1MSPS
f
样品
=833kSPS
SCLK开启或关闭
SCLK开启或关闭
笔记
1
温度范围如下:A ,B版本: -40 ° C至+ 85°C 。
2
参见“术语”部分。
3
共模电压。该输入信号可以在任何选择居中
在图8中指定。
4
由于V的输入范围
IN +
和V
IN-
都是V
REF
,它们是180°的
5
引用是从功能的100mV和5V供电它的范围可以
6
参考功能是从100mV至为3V提供它的范围可以
7
样品测试@ + 25°C ,以确保合规性。
8
见功率与吞吐率部分。
8
T
兑换
+ T
安静
(参见“串行接口部分” )
10
衡量一个中间电平DC输入。
特定网络阳离子如有更改,恕不另行通知。
直流共模电压,只要这个值的范围是从
出的相位,差分电压是2 x垂直
REF
.
达TBDV (见“参考文献部分” ) 。
高达2.2V (见“参考文献部分” ) 。
AD7450 - 时序规范
1,2
参数
f
SCLK
4
( V
DD
= 2.7V至3.3V ,女
SCLK
= 15MHz的,女
S
= 833kHz ,V
REF
= 1.25 V;
V
DD
= 4.75V至5.25V ,女
SCLK
= 18MHz时,女
S
= 1MHz时, V
REF
= 2.5 V;
V
CM 3
= V
REF
; T
A
= T
给T
最大
除非另有说明)。
在T限制
, T
最大
+3V
+5V
10
15
16×吨
SCLK
1.07
50
10
10
20
40
0.4 t
SCLK
0.4 t
SCLK
10
10
45
待定
10
18
16×吨
SCLK
0.88
50
10
10
20
40
0.4 t
SCLK
0.4 t
SCLK
10
10
45
待定
单位
千赫分钟
兆赫最大
微秒最大
ns(最小值)
ns
ns
ns
ns
ns
ns
ns
ns
ns
s
最大
最大
最大
最大
描述
t
兑换
t
安静
t
1
t
2
t
35
t
45
t
5
t
6
t
7
t
86
t
POWER- UP 7
t
SCLK
= 1/f
SCLK
SCLK = 15MHz的, 18MHz的
串行读取和结束之间的最小安静的时间
的下一个下降沿
CS
最低
CS
脉宽
CS
下降沿到SCLK下降沿建立时间
从延迟
CS
下降沿直到SDATA三态禁用
数据访问时间SCLK下降沿后
SCLK高脉冲宽度
SCLK低电平脉冲宽度
SCLK边缘到数据有效保持时间
SCLK下降沿到SDATA三态启用
SCLK下降沿到SDATA三态启用
电源从完全关断时间
笔记
1
在+ 25 ° C样品测试,以确保合规性。所有输入信号均指定tR = tF = 5 ns的10%的规定( 90 %V的
DD
)和定时从1.6伏的电压电平。
2
参见图1和“串行接口”部分。
3
共模电压。
4
马克/空间比SCLK输入是40/60至60/40 。
5
测得的与图2的负载电路并且被定义为所需的输出时间跨越0.8V或2.4V时采用V
DD
= 5 V和时间
输出跨越0.4 V或2.0 V的V
DD
= 3 V.
6
t
8
从采取的数据输出改变0.5 V的测量时间衍生当装入图2的测量num-的电路
误码率,然后外推至移除的充电或放电的50 pF电容的影响。这意味着该时间t
8
在引
定时特征是该部分的真正的总线释放时间,并且独立于总线负载的。
7
见“电时间”部分。
特定网络阳离子如有更改,恕不另行通知。
牧师PRJ
–3–
初步的技术数据
AD7450
t1
CS
吨便利着想RT
t2
t5
1
2
3
4
5
t7
t3
t4
13
SCLK
B
14
t6
15
t8
16
吨QUIET
SDATA
0
0
0
0
DB11
DB10
DB2
DB1
DB0
3-STATE
4前导零
图1.串行接口时序图
绝对最大额定值
1
(T
A
= + 25 ° C除非另有说明)
笔记
1
条件超过上述“绝对最大额定值”,可能会造成永久性的
损坏设备。这是一个压力等级的设备只有和功能操作
在这些或以上的在这个业务部门所列出的条件
特定网络阳离子是不是暗示。暴露在绝对最大额定值条件下,
长时间可能会影响器件的可靠性。
2
高达100 mA以下的瞬态电流不会造成SCR闩锁。
V
DD
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3 V至+7 V
V
IN +
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V到V
DD
+ 0.3 V
V
IN-
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V到V
DD
+ 0.3 V
数字输入电压至GND 。 。 。 0.3 V到V
DD
+ 0.3 V
数字输出电压至GND 。 。 0.3 V到V
DD
+ 0.3 V
V
REF
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V到V
DD
+0.3 V
输入电流到任何引脚除外用品
2
。 。 。 。 ± 10毫安
工作温度范围
商业( A,B版) 。 。 。 。 。 。 。 。 。 -40
o
C至+ 85
o
C
存储温度范围。 。 。 。 。 。 。 。 。 -65
o
C至+150
o
C
结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 150
o
C
SOIC , μSOIC封装,功率耗散。 。 。 。为450mW
JA
热阻抗。 。 。 。 。 。 。 。 。 。 157℃ / W ( SOIC )
205.9 ℃/ W( μSOIC )
JC
热阻抗。 。 。 。 。 。 。 。 。 。 。 56 ℃/ W( SOIC )
43.74 ℃/ W( μSOIC )
焊接温度,焊接
气相( 60秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 215
o
C
朝闻天下( 15秒) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 220
o
C
ESD 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 TBD
200A
IOL
TO
产量
CL
50 pF的
200A
+1.6V
IOH
图2.负载电路的数字输出时序规范
订购指南
模型
AD7450AR
AD7450ARM
AD7450BR
AD7450BRM
EVAL-AD7450CB
2
EVAL -CONTROL BRD2
3
范围
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
-40 ° C至+ 85°C
评估板
控制器板
线性
错误( LSB)的
1
±2
±2
±1
±1
最低位
最低位
最低位
最低位
选项
4
SO-8
RM-8
SO-8
RM-8
品牌信息
AD7450AR
注册会计师
AD7450BR
CPB
笔记
1
在这里线性误差是指积分线性误差。
2
这可以作为一个独立的评估板或与评估板控制器,用于评估/演示相结合。
3
评估板控制器。该板是一个完整的单元,允许一台PC来控制,并与所有ADI公司沟通
评估板在CB标志后缀。
4
S0 = SOIC ; RM = μSOIC
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。虽然
在AD7450具有专用ESD保护电路,永久性的损害可能对设备产生
经受高能量静电放电。因此,适当的ESD防范措施建议
以避免性能下降或功能丧失。
警告!
ESD敏感器件
–4–
牧师PRJ
初步的技术数据
AD7450
引脚功能说明
PIN号
针助记符
功能
1
V
REF
2
3
4
5
6
V
IN +
V
IN-
GND
CS
SDATA
7
8
SCLK
V
DD
参考输入的AD7450 。外部基准必须施加到该输入端。对于
5 V电源,基准为2.5 V( ± 1 % )和3 V电源时,参考
1.25 V( ±1%)为指定的性能。该引脚应去耦至GND用
电容至少0.1μF的。参见“参考章节”了解更多详情。
正端的差分模拟输入。
负端为差分模拟输入。
模拟地。接地参考点上的AD7450的所有电路。所有模拟输入
信号和任何外部参考信号应该被称为该接地电压。
片选。低电平有效逻辑输入。该输入可发起的双重功能
在AD7450转换和帧的串行数据传输。
串行数据。逻辑输出。来自AD7450的转换结果被设置在此
输出为串行数据流。该位同步输出在SCLK的下降沿
输入。该数据流包括四个前导零后跟的12比特转换
它提供了MSB在前的数据。输出编码是2的补数。
串行时钟。逻辑输入。 SCLK提供了用于从部分存取数据的串行时钟。
此时钟输入也被用作时钟源为AD7450的转换过程。
电源输入。 V
DD
为3V ( ±10%)或5 V ( ±5%) 。该电源去耦到
GND接一个0.1μF电容和一个10μF的钽电容。
引脚配置SOIC和μSOIC
VREF
VIN +
VIN -
GND
1
2
3
4
8
VDD
SCLK
S数据
CS
AD7450
顶视图
(不按比例)
7
6
5
牧师PRJ
–5–
查看更多EVAL-AD7450CBPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    EVAL-AD7450CB
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
EVAL-AD7450CB
√ 欧美㊣品
▲10/11+
9009
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
EVAL-AD7450CB
√ 欧美㊣品
▲10/11+
9083
贴◆插
【dz37.com】实时报价有图&PDF
查询更多EVAL-AD7450CB供应信息

深圳市碧威特网络技术有限公司
 复制成功!