4 ADC / DAC 8带PLL ,
192千赫, 24位编解码器
初步的技术数据
特点
PLL生成( 32-192kHz )或直接主时钟
低EMI设计
109分贝DAC / ADC 107分贝动态范围和信噪比
-94dB THD + N
3.3V单电源供电
容忍5V逻辑输入
支持24位和8千赫 - 192 kHz采样率
差分输入ADC
单端或差分DAC输出版本
登录音量控制与"auto , ramp"功能
硬件和软件可控无杂音静音
软件和硬件掉电
右对齐,左对齐,我
2
S和TDM模式
主从模式多达16个通道的输入/输出
48引脚LQFP或64引脚LQFP封装胶
AD1935/AD1936/AD1937/AD1938/AD1939
应用
汽车音响系统
家庭影院系统
机顶盒
数字音效处理器
概述
该AD193X系列是高性能,单芯片编解码器
提供4个ADC,带有差分输入和8个DAC,内置任
采用ADI专利的多位单端或差分输出
Σ- Δ架构。一个SPI或I
2
C端口包括,允许
微控制器来调整音量和许多其它参数。
该AD193X系列工作于3.3V数字电源和模拟电源。
该AD193X是48引脚( SE输出)用或64引脚
(差分输出) LQFP封装。
该AD193X是专为低EMI 。这考虑是
显而易见,在系统和电路设计架构两者。通过
使用机载的PLL从LR时钟导出的主时钟,所述
AD193X省去了单独的高频主
时钟。它也可用于与抑制位时钟。在D- A和
AD转换器采用ADI公司最新的连续时间设计的
体系结构,以进一步降低EMI 。使用3.3V电源,
功率消耗最小化,进一步降低排放。
功能框图
DIGITAL AUDIO
输入/输出
AD193X
串行数据端口
DAC
DAC
ADC
SDATAOUT
SDATAIN
类似物
音频
输入
ADC
ADC
ADC
数字
滤波器
钟
数字
滤波器
&放大器;
卷
控制
DAC
DAC
DAC
DAC
DAC
DAC
类似物
音频
输出
时序管理
&放大器;
控制
(时钟& PLL )
精确
电压
参考
控制端口
SPI / I
2
C
控制数据
输入/输出
图1
REV 。 PRI
信息ADI公司提供的被认为是准确和可靠。
但是,没有责任承担由Analog Devices供其使用,也不对任何
侵犯第三方专利或其他权利,可能导致其使用的。
规格如有变更,恕不另行通知。没有获发牌照以暗示
或者以其他方式在ADI公司的任何专利或专利权。商标
注册商标是其各自公司的财产。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781.329.4700
www.analog.com
传真: 781.326.8703
2005 ADI公司保留所有权利。
AD1935/AD1936/AD1937/AD1938/AD1939
AD193X—SPECIFICATIONS
试验条件下,除非另有说明。
初步的技术数据
所有通道的性能是相同的(不包括通道间增益失配和通道间相位偏差规格) 。
参数
电源电压( AVDD , DVDD )
外壳温度
主时钟
输入信号
输入采样率
测量带宽
字宽
负载电容(数字输出)
负载电流(数字输出)
输入电压HI
输入电压LO
表1
等级
3.3 V
25°C
12.288兆赫( 48千赫F
S
, 256 × f
S
模式)
1.000千赫, 0 dBFS的(满量程) , -1 dBVrms垂直( 0.9Vrms )
48千赫
20赫兹到20千赫兹
24位
50 pF的
±1 mA or 1.5k to ½ DVDD supply
2.0 V
0.8 V
模拟性能
参数
ADC的分辨率(所有ADC )
动态范围( 20 Hz至20 kHz , -60 dB输入)
1
无过滤( RMS)
与A加权滤波器( RMS)
与A加权滤波器(AVG)
总谐波失真+噪声( -1 dBFS的)
1
满量程输入电压(差分)
增益误差
通道间增益不匹配
偏移误差
增益漂移
通道间隔离
共模抑制比, 100mV的RMS , 1千赫
共模抑制比, 100mV的RMS , 20千赫
输入阻抗
输入电容
输入共模偏置电压
动态范围( 20 Hz至20 kHz , -60 dB输入)
1
无过滤( RMS ) ,单端版本
与A加权滤波器( RMS ) ,单端版本
与A加权滤波器(AVG) ,单端版本
无过滤( RMS ) ,差分版本
与A加权滤波器( RMS ) ,差分版本
与A加权滤波器(平均) ,差分版本
总谐波失真+噪声( 0 dBFS的)
1
单端版本
差分版本
满量程输出电压(单端版)
满量程输出电压(差分版)
增益误差
民
典型值
24
102
105
107
–92
1.9
–5.0
–0.1
–10
+5.0
+0.1
+10
最大
单位
位
dB
dB
dB
dB
V有效值
%
dB
mV
PPM /°C的
dB
dB
dB
k
pF
V
dB
dB
dB
dB
dB
dB
dB
dB
V有效值(V PP )
V有效值(V PP )
%
模拟 - 数字转换器
0
100
–110
70
70
14
10
1.5
101
104
106
104
107
109
–92
–94
0.9 (2.5)
1.8 (5.0)
待定
数字 - 模拟转换器
-6%
+6%
1
总谐波失真+噪声和动态范围典型规格为双通道有源,最大/最小值是活动的所有通道。
牧师PRI |页30 2
初步的技术数据
参数
AD1935/AD1936/AD1937/AD1938/AD1939
民
-0.5
典型值
-15
-10
-30
100
0
0.375
95
±0.6
100
1.50
1.50
1.50
30
最大
+0.5
单位
dB
mV
mV
PPM /°C的
dB
度
dB
dB
dB
V
V
V
参考
通道间增益不匹配
失调误差,单端版本
失调误差,微分版
增益漂移
通道间隔离
通道间相位偏差
音量控制步骤
音量控制范围
去加重增益误差
输出阻抗在每个引脚
内部基准电压, FILTR
外部参考电压, FILTR
共模参考输出, CM
表2
0.90
1.80
晶体振荡器
参数
跨
表3
民
典型值
10
最大
单位
毫姆欧
数字I / O
参数
输入电压HI (V
IH
)
输入电压LO (V
IL
)
输入漏电流(I
IH
@ V
IH
= 2.4 V)
输入漏电流(I
IL
@ V
IL
= 0.8 V)
高电平输出电压(V
OH
) I
OH
= 4毫安
低电平输出电压(V
OL
) I
OL
= 4毫安
输入电容
表4
民
2.0
典型值
最大
0.8
10
10
DVDD - 0.5
0.5
5
单位
V
V
A
A
V
V
pF
电源
参数
电压, DVDD
电压AVDD
数字电流
数字电流掉电
数字电流RESET
模拟电流
模拟电流掉电
模拟电流RESET
操作所有用品
操作数字电源
操作模拟电源
断电,所有用品
1 kHz的200 mV的P-P的信号在模拟电源引脚
20千赫200 mV的P-P的信号在模拟电源引脚
表5
民
3.0
3.0
耗材
耗散
电源抑制比
典型值
3.3
3.3
56
待定
待定
74
待定
待定
429
185
244
待定
待定
待定
最大
3.6
3.6
单位
V
V
mA
mA
mA
mA
mA
mA
mW
mW
mW
mW
dB
dB
牧师PRI |第30 3
AD1935/AD1936/AD1937/AD1938/AD1939
温度范围
参数
规格保证
功能保证
存储
民
–40
–40
–65
表6
初步的技术数据
典型值
25
最大
+105
+125
+150
单位
℃的情况下,
° C环境
℃的情况下,
°C
数字滤波器
模式
参数
通带
通带纹波
过渡带
阻带
阻带衰减
群时延
通带
通带纹波
过渡带
阻带
阻带衰减
群时延
通带
通带纹波
过渡带
阻带
阻带衰减
群时延
通带
通带纹波
过渡带
阻带
阻带衰减
群时延
表7
因素
0.4375 f
S
0.5 f
S
0.5625 f
S
民
ADC
抽取
滤波器
所有的模式,
典型值@ 48 kHz的
典型值
21
±0.015
24
27
479
22
最大
79
22.9844/ f
S
0.4535 f
S
0.5 f
S
0.5465 f
S
70
25/ f
S
0.3646 f
S
0.5 f
S
0.6354 f
S
70
11/ f
S
0.3646 f
S
0.5 f
S
0.6354 f
S
70
8/ f
S
42
115
70
±0.1
96
122
521
35
±0.05
48
61
±0.01
24
26
48 kHz模式,
典型值@ 48 kHz的
DAC
插
滤波器
96 kHz模式,
典型值@ 96 kHz的
192 kHz模式,
典型值@ 192千赫
单位
千赫
dB
千赫
千赫
dB
s
千赫
dB
千赫
千赫
dB
s
千赫
dB
千赫
千赫
dB
s
千赫
dB
千赫
千赫
dB
s
时序特定网络阳离子
参数
t
MH
t
ML
t
MCLK
f
MCLK
t
MH
t
ML
t
MCLK
f
MCLK
t
PDR
t
PDRR
SPI端口
t
CCH
t
CCL
t
CCP
MCLK高
MCLK低
MCLK周期
MCLK频率
MCLK高
MCLK低
MCLK周期
MCLK频率
PD / RST低
PD / RST恢复
CCLK高
CCLK低
CCLK周期
牧师PRI |第30 4
主时钟和复位
评论
PLL模式
PLL模式
PLL模式, 256 F
S
参考
PLL模式, 256 F
S
参考
直接512 F
S
模式
直接512 F
S
模式
直接512 F
S
模式
直接512 F
S
模式
重置为有源输出
民
15
15
73
6.9
15
15
36
待定
待定
待定
待定
50
最大
146
13.8
27.6
单位
ns
ns
ns
兆赫
ns
ns
ns
兆赫
ns
t
MCLK
ns
ns
ns
初步的技术数据
参数
f
CCLK
t
CDS
t
鼎晖
t
CLS
t
CLH
t
CLH
t
COE
t
鳕鱼
t
COH
t
COTS
f
SCL
t
SCLH
t
SCLL
t
SCS
I
2
端口C
启动条件
t
SCH
t
DS
t
SCR
t
SCF
t
SDR
t
SDF
t
SCS
t
胸径
t
DBL
f
DB
t
DLS
t
DLH
t
DLS
t
DDS
t
DDH
t
ABH
t
ABL
f
DB
t
ALS
t
ALH
t
ALS
t
ABDD
t
AXDS
t
AXDH
t
DXDD
t
XBH
t
XBL
f
XB
t
DLS
t
DLH
CCLK频率
CDATA设置
CDATA保持
CLATCH设置
CLATCH保持
CLATCH高
COUT启用
COUT延迟
COUT保持
COUT三态
SCL时钟
频率
SCL高电平
SCL低
建立时间
保持时间
数据建立时间
SCL上升时间
SCL下降时间
SDA上升时间
SDA下降时间
建立时间
DBCLK高
DBCLK低
DBCLK频率
DLRCLK设置
DLRCLK保持
DLRCLK歪斜
DSDATA设置
DSDATA保持
ABCLK高
ABCLK低
ABCLK频率
ALRCLK设置
ALRCLK保持
ALRCLK歪斜
ASDATA延迟
AAUXDATA设置
AAUXDATA保持
DAUXDATA延迟
AUXBCLK高
AUXBCLK低
AUXBCLK
频率
AUXLRCLK设置
AUXLRCLK保持
AD1935/AD1936/AD1937/AD1938/AD1939
评论
到CCLK上升
从CCLK上升
到CCLK上升
从CCLK下降
从CCLK下降
从CCLK下降
从CCLK下降
从CCLK下降
民
待定
待定
待定
待定
待定
待定
待定
待定
待定
400
0.6
1.3
0.6
0.6
100
300
300
300
300
0.6
待定
待定
待定
待定
待定
待定
待定
待定
待定
待定
待定
待定
待定
待定
待定
待定
待定
待定
待定
待定
要AUXBCLK上升
从AUXBCLK上升
待定
待定
最大
20
单位
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
千赫
S
S
S
S
ns
ns
ns
ns
ns
S
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
与重复启动
条件
在此期限之后的第一个时钟
产生
停止条件
从模式
DAC的串行端口
主模式
要DBCLK上升
从DBCLK上升
从DBCLK下降
要DBCLK上升
从DBCLK上升
待定
从模式
ADC的串行端口
主模式
要ABCLK上升
从ABCLK上升
从ABCLK下降
从ABCLK下降
要AUXBCLK上升
从AUXBCLK上升
从AUXBCLK下降
待定
待定
辅助接口
表8
牧师PRI |第30 5