ESS技术公司
描述
在ESS技术ES2898 / ES2828
TeleDrive
芯片组
是一种高度集成的解决方案,带来了先进的
调制解调器功能的笔记本电脑,台式机和外接IN-
卡。在ES2898 / ES2828芯片组提供了一个高效
56K ( V.90 )数据/传真解决方案,并增加了两个电话
答录机( TAM)的功能和全双工
免提通话功能。
数据泵算法对ES2898 DSP上运行,同时
有需要推行全回波抵消
全双工免提通话功能。主机CPU被利用来
运行该调制解调器控制器的功能,包括标
AT命令集, V.42bis的数据压缩功能,
1和2类传真,和ITU-T V.80同步访问
支持H.324视频会议应用。该
ES2898 DSP提供了一个集成的PCI总线接口。
的ES2828是伴侣模拟前端(AFE)
芯片的ES2898 。它集成了一个低通,连续 -
时间的抗混叠滤波器, 16位分辨率ADC ,一个16位
数模转换器,一个低通输出重建滤波器,和一个智
总线接口界面的ES2898 。在ES2828
包括两个该操作信号处理通道
所以同步的ADC通道的数据接收
并从DAC通道的数据传输过程中发生
相同的时间间隔。在ES2828还集成了一个
一种AC-Link接口到核心逻辑芯片组,以提供一个
独立MC'97基于主机的V.90 / V.92调制解调器解决方案。
在ES2898 DSP可在工业标准的100
引脚小外形四方扁平封装( LQFP )封装。该
ES2828可在工业标准的48引脚低
外形四方扁平封装( LQFP )封装。
ES2898/ES2828
V.90 PCI调制解调器的DSP解决方案
产品简介
调制解调器的性能
数据模式的功能:
—–
—–
—–
—–
—–
—–
—–
—–
—–
—–
—–
V.90 56kbps的
V.34 33.6 kbps和回退
标准的AT命令集
V.42 ( LAPM )和MNP纠错
的V.42bis / MNP 5数据压缩
3.3V电源, 5V输入容限
ITU -T V.17 , V.21 CH2 , V.27ter和V.29
第3组( TIA / EIA 578 1级和2级)
电话答录机
全双工免提
来电显示
FAX模式功能:
电话功能:
Σ-Δ调制编解码器
可编程的下采样频率和调制解调器
语音应用
ACPI电源管理支持
TIES转义序列
V.80 ( H.324软件栈兼容)
完全符合ACPI标准
微软的Windows
98 / SE / ME / 2000 :
—–
—–
UNIMODEM V
TAPI
微软的Windows NT 4.0
系统框图
图1显示ES2898 / ES2828系统块
图。
CHI总线I / F
PCI总线
接口
ES2898
TeleDrive
4
ES2828
调制解调器AFE
DAA
18.816兆赫
图1 ES2898 / ES2828系统框图
ESS技术公司
SAM0402-050301
1
ES2898 / ES2828产品简介
引脚说明
引脚说明
表1列出了ES2898引脚说明。表2列出了
ES2828引脚说明。
表1 ES2898引脚说明
名字
AD [ 16:31 ]
GND
的C / BE [3:0 ]#
15, 21, 31, 32
VDD
VDD
PERR #
AD [ 0:15 ]
XTALI
16, 18, 46, 48, 77,
83, 85, 93
17
19
23:30, 33:40
42
I
I
PIN号码
1:13, 98, 99, 100
14, 20, 22, 41, 47,
71, 90
I / O
I
—
释义
当ES2898接口PCI总线,这些引脚可以作为AD [ 16:31 ] 。在PCI总线
实现了一个32位的多路地址和数据总线。
地面上。
总线命令/字节使能。这些引脚复用。在总线的地址相
交易时,这些引脚定义了总线命令。在数据阶段,这些引脚用作
字节使能。
数字电源电压, 3.3V 。
当ES2898接口PCI总线,使用一个内部片选和领带CS引脚这
通过上拉10K VDD引脚
电阻器。
奇偶校验错误输出。
当ES2898接口PCI总线,这些引脚可以作为AD [ 15 : 0 ] 。在PCI总线
实现了一个32位的多路地址和数据总线。
ES2898时钟输入。该引脚可通过晶体或振荡器来驱动。当使用一个
晶体, XTALO用作其它晶体引脚。当使用的振荡器中,所述的输出
振荡器连接到XTALI 。内部时钟倍频一倍的频率XTALI 。
工作与XTALI一起时,使用的是晶体。当一个振荡器, XTALO是
悬空。
固定频率的时钟输出。该引脚的频率是一样的晶体输入
DSP的时钟。 D2在时钟停止,并且当ST_CLKOUT位为D3的状态。
用于确定ES2898的操作模式。这些引脚进行采样,在下降沿
复位的边缘和被编码如下:
CON组fi guration
版权所有
版权所有
PCI接口
通用16位主机接口
BSEL1 (引脚45 )
0
0
1
1
BSEL0 (引脚61 )
0
1
0
1
I
O
I / O
I
XTALO
CLKOUT
BSEL1 / BSEL0
43
44
45, 61
O
O
I
FL0
FL1
FL2
49
50
51
O
O
O
在正常操作期间用作标志0输出。
在正常操作期间用作标志1输出,而旁路电路包括在内。会
在掉电模式下激活。
在正常操作期间用作标记2输出,并且还可以用来提供一个密码
通过复位到ES2828 。为了使设备复位后,写了一个逻辑0 。 FL2进行
复位信号为ES2828 。
通用可编程双向标志引脚。这些引脚可用于对接
带电话或其它装置中,执行这样的功能,如电话摘机时,电话挂机,
环,呼叫者ID等的PF [0]被专门设计成支持环功能。
数字供电电压。如果采用5V输入ES2898的接口,此引脚为5V 。否则,领带
该引脚为3.3V 。
串行EEPROM的数据输入。
串行EEPROM芯片选择。
串行EEPROM的串行数据输出。
串行EEPROM时钟。
其中2个串行时钟输入。这个时钟可以由ES2898或由生成
ES2828.
PF [7 :0]的
52, 53, 54, 55, 56,
57, 58, 59
60
62
63
64
65
66
I / O
VDD(5V)
SEDO
秒
垂盆
SECLK
SCLK1
I
I
O
O
O
I / O
ESS技术公司
SAM0402-050301
3
ES2898 / ES2828产品简介
引脚说明
表1 ES2898引脚说明(续)
名字
RFS1
TFS1
DR1
DT1
SCLK0
RFS0
TFS0
DR0
DT0
TEST / PF9
RING_IN
V
AUX
PME #
VAUXP
PIN号码
67
68
69
70
72
73
74
75
76
78
79
80
81
82
84
86
87
I / O
I / O
I / O
I
O
I / O
I / O
I / O
I
O
I
I
I
O
I
I
O
I / O
释义
接收串行端口1.可产生内部或外部框架。该信号是
置一个时钟之前的数据被发送的DR1引脚。
可以内部或外部产生两种传输帧串行端口1 。
数据接收引脚用于串行端口1 。
数据传输引脚用于串行端口1 。
其中2个串行时钟输入。这个时钟可以由ES2898或由生成
ES2828.
接收串行端口0可以产生内部或外部框架。该信号是
置一个时钟之前的数据被发送的DR0引脚。
可以内部或外部产生两种传输帧的串行端口0 。
数据接收引脚的串口0 。
数据传输引脚串行端口0 。
设备的测试过程中使用。通过4.7K此引脚与地
电阻器。
用于环过程中检测输入
D3
冷
状态驱动器恢复为默认开机
状态。
电源设备实现的过程中
D3
冷
需要通过PCI电源管理状态
接口特定网络连接的阳离子。
PME #输出。
V
AUX
支持检测输入。 V
AUXP
引脚驱动为高电平,表示ACPI支持与
D3
冷
状态。不支持驱动为低电平时。
PCI总线的输入时钟。功能PCI CLK引脚,工作频率为33兆赫。
中断A.用来请求从PCI总线中断。
奇偶引脚。 PAR是地址段之后的稳定和有效的一个时钟。对于数据的阶段, PAR是
之后无论是IRDY #稳定有效的一个时钟被断言在写交易或TRDY #是
断言在读事务。
周期帧。架#被驱动通过当前主指示的开始和持续时间
一个访问。架#被认定,以表明一个总线事务的开始。当FRAME #为
无效状态,该事务是在最后的数据相或已经完成。
引发准备。 IRDY #被用于一起选择与TRDY #和指示总线主控的能力
完成事务的当前数据段。在写事务, IRDY #表示
有效数据出现在AD [ 16:31 ]和AD [ 0:15 ] 。在读事务, IRDY #
说明主人准备接受数据。等待周期被插入,直到两个IRDY #和
TRDY #被断言在一起。
停止。 STOP #指示当前的目标是要求主停止当前
交易。
目标做好了准备。 TRDY #被用于一起选择与IRDY #和指示总线主控的能力
完成事务的当前数据段。在写事务, TRDY #指示
有效数据出现在AD [ 16时31 ]和AD [ 0点一刻。在读事务, TRDY #
说明主人准备接受数据。等待周期插入,直到两个TRDY #和
IRDY #被断言在一起。
初始化设备选择。 IDSEL作为芯片配置过程中选择读取和写入
交易。
设备选择。当积极地驱动, DEVSEL #表示该驱动装置中已解码的其
解决由于当前访问的对象。作为输入, DEVSEL #表示是否有任何
总线上的设备已经被选择。
低电平ES2898复位输入。
DAA电源控制输出。
CLK
INTA #
PAR
FRAME #
89
I / O
IRDY #
91
I / O
停止#
TRDY #
92
95
I / O
O
IDSEL
DEVSEL #
96
97
O
O
RESET#
DAA_PM
88
94
I
O
4
SAM0402-050301
ESS技术公司
ES2898 / ES2828产品简介
表2 ES2828引脚说明
名字
DPBX
ACLINK / GPIO_B
DVDD
AGND
AUX +
AUX-
RXIN +
RXIN-
AVDD
VCM
VCBP
VREF
VRBP
TX +
PIN号码
1
2
3, 23, 29
4:6, 18
7
8
9
10
11
12
13
14
15
16
I / O
I
I / O
P
I
I
I
I
I
I
O
I
O
I
O
数字PBX检测。
默认CHI总线模式(内部下拉) 。高拉为AC-Link模式。
3.3V数字电源。
模拟地。
编解码器的模拟辅助差分正输入端。 DC电平为:VCM和满量程输入
任0.22 Vp-p的±5%或1.1 Vp-p的±5%,根据增益设置。
编解码器的模拟辅助差分负输入端。 DC电平为:VCM和满量程输入
任0.22 Vp-p的±5%或1.1 Vp-p的±5%,根据增益设置。
编解码器的模拟差分正输入。 DC电平为:VCM和满量程输入可以是0.22
Vp-p的±5%或1.1 Vp-p的±5%,根据增益设置。
编解码器的模拟差分负输入。 DC电平为:VCM和满量程输入可以是
0.22 Vp-p的±5%或1.1 Vp-p的±5%,根据增益设置。
模拟5.0V电源。
共模电压旁路1.拥有一系列2.16V ± 5 % 。绕道VCBP与0.1 μF
陶瓷贴片电容器并联的10 μF钽电容。
接地引脚VCM 。
电压基准旁路。有一系列的1.2356V ± 5 % 。绕道VRBP与0.1 μF的陶瓷
片式电容器并联的10 μF钽电容。
接地引脚VREF 。
编解码器的正面模拟输出。 DC电平是Vcm的,和满量程交流输出可以是2.8V
第±5%或1.4V第±5%,根据增益设置。最大承重为1K
,
并联
20 pF对于调制解调器应用。对于音频应用的低阻抗负载时,最大
无失真( THD <-60 DB )电流为10 mA rms的。
编解码器的负模拟输出。 DC电平是Vcm的,和满量程交流输出可以是2.8V
第±5%或1.4V第±5%,根据增益设置。最大承重为1K
,
并联
20 pF对于调制解调器应用。对于音频应用的低阻抗负载时,最大
无失真( THD <-60 DB )电流为10 mA rms的。
编解码器的共模基准电压输出。 2.16V ±5%,最大电流± 500
A,
最大
容性负载20 pF的。
编解码器,数字输入模式控制。
数字地。
编解码器, Σ- Δ调制器的测试端口输出使能。
串行端口输入(默认值) 。
无V串口输出
AUX
支持。
串口时钟输出。同时输入必须是TTL兼容的,应该能够处理的3.3V的输入。
串行口帧同步。
3.3V时钟输出。
24.576 MHz的晶体振荡器的输出。
24.576 MHz的晶体振荡器的输入。
复位。
释义
TX-
17
O
VCMX
HCT
DGND
CTST
SI
SO
SC
FS
CKO
XTALO
XTALI
RST #
19
20
21, 44
22
24
25
26
27
28
30
31
32
O
I
P
I
I
O
I / O
O
O
O
I
I
ESS技术公司
SAM0402-050301
5
ESS技术公司
描述
在ESS技术ES2898 / ES2828
TeleDrive
芯片组
是一种高度集成的解决方案,带来了先进的
调制解调器功能的笔记本电脑,台式机和外接IN-
卡。在ES2898 / ES2828芯片组提供了一个高效
56K ( V.90 )数据/传真解决方案,并增加了两个电话
答录机( TAM)的功能和全双工
免提通话功能。
数据泵算法对ES2898 DSP上运行,同时
有需要推行全回波抵消
全双工免提通话功能。主机CPU被利用来
运行该调制解调器控制器的功能,包括标
AT命令集, V.42bis的数据压缩功能,
1和2类传真,和ITU-T V.80同步访问
支持H.324视频会议应用。该
ES2898 DSP提供了一个集成的PCI总线接口。
的ES2828是伴侣模拟前端(AFE)
芯片的ES2898 。它集成了一个低通,连续 -
时间的抗混叠滤波器, 16位分辨率ADC ,一个16位
数模转换器,一个低通输出重建滤波器,和一个智
总线接口界面的ES2898 。在ES2828
包括两个该操作信号处理通道
所以同步的ADC通道的数据接收
并从DAC通道的数据传输过程中发生
相同的时间间隔。在ES2828还集成了一个
一种AC-Link接口到核心逻辑芯片组,以提供一个
独立MC'97基于主机的V.90 / V.92调制解调器解决方案。
在ES2898 DSP可在工业标准的100
引脚小外形四方扁平封装( LQFP )封装。该
ES2828可在工业标准的48引脚低
外形四方扁平封装( LQFP )封装。
ES2898/ES2828
V.90 PCI调制解调器的DSP解决方案
产品简介
调制解调器的性能
数据模式的功能:
—–
—–
—–
—–
—–
—–
—–
—–
—–
—–
—–
V.90 56kbps的
V.34 33.6 kbps和回退
标准的AT命令集
V.42 ( LAPM )和MNP纠错
的V.42bis / MNP 5数据压缩
3.3V电源, 5V输入容限
ITU -T V.17 , V.21 CH2 , V.27ter和V.29
第3组( TIA / EIA 578 1级和2级)
电话答录机
全双工免提
来电显示
FAX模式功能:
电话功能:
Σ-Δ调制编解码器
可编程的下采样频率和调制解调器
语音应用
ACPI电源管理支持
TIES转义序列
V.80 ( H.324软件栈兼容)
完全符合ACPI标准
微软的Windows
98 / SE / ME / 2000 :
—–
—–
UNIMODEM V
TAPI
微软的Windows NT 4.0
系统框图
图1显示ES2898 / ES2828系统块
图。
CHI总线I / F
PCI总线
接口
ES2898
TeleDrive
4
ES2828
调制解调器AFE
DAA
18.816兆赫
图1 ES2898 / ES2828系统框图
ESS技术公司
SAM0402-050301
1
ES2898 / ES2828产品简介
引脚说明
引脚说明
表1列出了ES2898引脚说明。表2列出了
ES2828引脚说明。
表1 ES2898引脚说明
名字
AD [ 16:31 ]
GND
的C / BE [3:0 ]#
15, 21, 31, 32
VDD
VDD
PERR #
AD [ 0:15 ]
XTALI
16, 18, 46, 48, 77,
83, 85, 93
17
19
23:30, 33:40
42
I
I
PIN号码
1:13, 98, 99, 100
14, 20, 22, 41, 47,
71, 90
I / O
I
—
释义
当ES2898接口PCI总线,这些引脚可以作为AD [ 16:31 ] 。在PCI总线
实现了一个32位的多路地址和数据总线。
地面上。
总线命令/字节使能。这些引脚复用。在总线的地址相
交易时,这些引脚定义了总线命令。在数据阶段,这些引脚用作
字节使能。
数字电源电压, 3.3V 。
当ES2898接口PCI总线,使用一个内部片选和领带CS引脚这
通过上拉10K VDD引脚
电阻器。
奇偶校验错误输出。
当ES2898接口PCI总线,这些引脚可以作为AD [ 15 : 0 ] 。在PCI总线
实现了一个32位的多路地址和数据总线。
ES2898时钟输入。该引脚可通过晶体或振荡器来驱动。当使用一个
晶体, XTALO用作其它晶体引脚。当使用的振荡器中,所述的输出
振荡器连接到XTALI 。内部时钟倍频一倍的频率XTALI 。
工作与XTALI一起时,使用的是晶体。当一个振荡器, XTALO是
悬空。
固定频率的时钟输出。该引脚的频率是一样的晶体输入
DSP的时钟。 D2在时钟停止,并且当ST_CLKOUT位为D3的状态。
用于确定ES2898的操作模式。这些引脚进行采样,在下降沿
复位的边缘和被编码如下:
CON组fi guration
版权所有
版权所有
PCI接口
通用16位主机接口
BSEL1 (引脚45 )
0
0
1
1
BSEL0 (引脚61 )
0
1
0
1
I
O
I / O
I
XTALO
CLKOUT
BSEL1 / BSEL0
43
44
45, 61
O
O
I
FL0
FL1
FL2
49
50
51
O
O
O
在正常操作期间用作标志0输出。
在正常操作期间用作标志1输出,而旁路电路包括在内。会
在掉电模式下激活。
在正常操作期间用作标记2输出,并且还可以用来提供一个密码
通过复位到ES2828 。为了使设备复位后,写了一个逻辑0 。 FL2进行
复位信号为ES2828 。
通用可编程双向标志引脚。这些引脚可用于对接
带电话或其它装置中,执行这样的功能,如电话摘机时,电话挂机,
环,呼叫者ID等的PF [0]被专门设计成支持环功能。
数字供电电压。如果采用5V输入ES2898的接口,此引脚为5V 。否则,领带
该引脚为3.3V 。
串行EEPROM的数据输入。
串行EEPROM芯片选择。
串行EEPROM的串行数据输出。
串行EEPROM时钟。
其中2个串行时钟输入。这个时钟可以由ES2898或由生成
ES2828.
PF [7 :0]的
52, 53, 54, 55, 56,
57, 58, 59
60
62
63
64
65
66
I / O
VDD(5V)
SEDO
秒
垂盆
SECLK
SCLK1
I
I
O
O
O
I / O
ESS技术公司
SAM0402-050301
3
ES2898 / ES2828产品简介
引脚说明
表1 ES2898引脚说明(续)
名字
RFS1
TFS1
DR1
DT1
SCLK0
RFS0
TFS0
DR0
DT0
TEST / PF9
RING_IN
V
AUX
PME #
VAUXP
PIN号码
67
68
69
70
72
73
74
75
76
78
79
80
81
82
84
86
87
I / O
I / O
I / O
I
O
I / O
I / O
I / O
I
O
I
I
I
O
I
I
O
I / O
释义
接收串行端口1.可产生内部或外部框架。该信号是
置一个时钟之前的数据被发送的DR1引脚。
可以内部或外部产生两种传输帧串行端口1 。
数据接收引脚用于串行端口1 。
数据传输引脚用于串行端口1 。
其中2个串行时钟输入。这个时钟可以由ES2898或由生成
ES2828.
接收串行端口0可以产生内部或外部框架。该信号是
置一个时钟之前的数据被发送的DR0引脚。
可以内部或外部产生两种传输帧的串行端口0 。
数据接收引脚的串口0 。
数据传输引脚串行端口0 。
设备的测试过程中使用。通过4.7K此引脚与地
电阻器。
用于环过程中检测输入
D3
冷
状态驱动器恢复为默认开机
状态。
电源设备实现的过程中
D3
冷
需要通过PCI电源管理状态
接口特定网络连接的阳离子。
PME #输出。
V
AUX
支持检测输入。 V
AUXP
引脚驱动为高电平,表示ACPI支持与
D3
冷
状态。不支持驱动为低电平时。
PCI总线的输入时钟。功能PCI CLK引脚,工作频率为33兆赫。
中断A.用来请求从PCI总线中断。
奇偶引脚。 PAR是地址段之后的稳定和有效的一个时钟。对于数据的阶段, PAR是
之后无论是IRDY #稳定有效的一个时钟被断言在写交易或TRDY #是
断言在读事务。
周期帧。架#被驱动通过当前主指示的开始和持续时间
一个访问。架#被认定,以表明一个总线事务的开始。当FRAME #为
无效状态,该事务是在最后的数据相或已经完成。
引发准备。 IRDY #被用于一起选择与TRDY #和指示总线主控的能力
完成事务的当前数据段。在写事务, IRDY #表示
有效数据出现在AD [ 16:31 ]和AD [ 0:15 ] 。在读事务, IRDY #
说明主人准备接受数据。等待周期被插入,直到两个IRDY #和
TRDY #被断言在一起。
停止。 STOP #指示当前的目标是要求主停止当前
交易。
目标做好了准备。 TRDY #被用于一起选择与IRDY #和指示总线主控的能力
完成事务的当前数据段。在写事务, TRDY #指示
有效数据出现在AD [ 16时31 ]和AD [ 0点一刻。在读事务, TRDY #
说明主人准备接受数据。等待周期插入,直到两个TRDY #和
IRDY #被断言在一起。
初始化设备选择。 IDSEL作为芯片配置过程中选择读取和写入
交易。
设备选择。当积极地驱动, DEVSEL #表示该驱动装置中已解码的其
解决由于当前访问的对象。作为输入, DEVSEL #表示是否有任何
总线上的设备已经被选择。
低电平ES2898复位输入。
DAA电源控制输出。
CLK
INTA #
PAR
FRAME #
89
I / O
IRDY #
91
I / O
停止#
TRDY #
92
95
I / O
O
IDSEL
DEVSEL #
96
97
O
O
RESET#
DAA_PM
88
94
I
O
4
SAM0402-050301
ESS技术公司
ES2898 / ES2828产品简介
表2 ES2828引脚说明
名字
DPBX
ACLINK / GPIO_B
DVDD
AGND
AUX +
AUX-
RXIN +
RXIN-
AVDD
VCM
VCBP
VREF
VRBP
TX +
PIN号码
1
2
3, 23, 29
4:6, 18
7
8
9
10
11
12
13
14
15
16
I / O
I
I / O
P
I
I
I
I
I
I
O
I
O
I
O
数字PBX检测。
默认CHI总线模式(内部下拉) 。高拉为AC-Link模式。
3.3V数字电源。
模拟地。
编解码器的模拟辅助差分正输入端。 DC电平为:VCM和满量程输入
任0.22 Vp-p的±5%或1.1 Vp-p的±5%,根据增益设置。
编解码器的模拟辅助差分负输入端。 DC电平为:VCM和满量程输入
任0.22 Vp-p的±5%或1.1 Vp-p的±5%,根据增益设置。
编解码器的模拟差分正输入。 DC电平为:VCM和满量程输入可以是0.22
Vp-p的±5%或1.1 Vp-p的±5%,根据增益设置。
编解码器的模拟差分负输入。 DC电平为:VCM和满量程输入可以是
0.22 Vp-p的±5%或1.1 Vp-p的±5%,根据增益设置。
模拟5.0V电源。
共模电压旁路1.拥有一系列2.16V ± 5 % 。绕道VCBP与0.1 μF
陶瓷贴片电容器并联的10 μF钽电容。
接地引脚VCM 。
电压基准旁路。有一系列的1.2356V ± 5 % 。绕道VRBP与0.1 μF的陶瓷
片式电容器并联的10 μF钽电容。
接地引脚VREF 。
编解码器的正面模拟输出。 DC电平是Vcm的,和满量程交流输出可以是2.8V
第±5%或1.4V第±5%,根据增益设置。最大承重为1K
,
并联
20 pF对于调制解调器应用。对于音频应用的低阻抗负载时,最大
无失真( THD <-60 DB )电流为10 mA rms的。
编解码器的负模拟输出。 DC电平是Vcm的,和满量程交流输出可以是2.8V
第±5%或1.4V第±5%,根据增益设置。最大承重为1K
,
并联
20 pF对于调制解调器应用。对于音频应用的低阻抗负载时,最大
无失真( THD <-60 DB )电流为10 mA rms的。
编解码器的共模基准电压输出。 2.16V ±5%,最大电流± 500
A,
最大
容性负载20 pF的。
编解码器,数字输入模式控制。
数字地。
编解码器, Σ- Δ调制器的测试端口输出使能。
串行端口输入(默认值) 。
无V串口输出
AUX
支持。
串口时钟输出。同时输入必须是TTL兼容的,应该能够处理的3.3V的输入。
串行口帧同步。
3.3V时钟输出。
24.576 MHz的晶体振荡器的输出。
24.576 MHz的晶体振荡器的输入。
复位。
释义
TX-
17
O
VCMX
HCT
DGND
CTST
SI
SO
SC
FS
CKO
XTALO
XTALI
RST #
19
20
21, 44
22
24
25
26
27
28
30
31
32
O
I
P
I
I
O
I / O
O
O
O
I
I
ESS技术公司
SAM0402-050301
5