MAX 7000B
可编程逻辑
设备
数据表
2001年10月版。 3.1
功能...
I
I
高性能2.5 V CMOS EEPROM为基础的可编程逻辑
内置第二代多阵列矩阵器件(PLD )
( MAX
)结构(见
表1)
–
与流行的5.0 -V MAX 7000S和3.3 -V引脚兼容
MAX 7000A器件系列
–
高密度可编程逻辑器件,从600到10,000可用门
–
3.5 ns的引脚对引脚的逻辑延误超过计数器频率
的303.0兆赫
先进的2.5 -V在系统可编程( ISP )
–
通过内置的IEEE标准方案。 1149.1联合测试行动
拥有先进的引脚锁定功能组(JTAG )接口
–
增强的ISP算法更快的编程
–
ISP_Done位,以确保完整的编程
–
期间,在系统编程的上拉电阻上的I / O引脚
–
ISP电路,符合IEEE标准。 1532
f
有关在系统可编程5.0 -V MAX 7000S或3.3V的信息
MAX 7000A器件,请参见
MAX 7000可编程逻辑器件系列
数据表
或
MAX 7000A可编程逻辑器件系列数据手册。
表1. MAX 7000B设备功能
特征
可用门
宏单元
逻辑阵列模块
最大用户I / O
引脚
t
PD
(纳秒)
t
SU
(纳秒)
t
前苏联
(纳秒)
t
CO1
(纳秒)
f
CNT
(兆赫)
EPM7032B
600
32
2
36
3.5
2.1
1.0
2.4
303.0
EPM7064B
1,250
64
4
68
3.5
2.1
1.0
2.4
303.0
EPM7128B
2,500
128
8
100
4.0
2.5
1.0
2.8
243.9
EPM7256B
5,000
256
16
164
5.0
3.3
1.0
3.3
188.7
EPM7512B
10,000
512
32
212
5.5
3.6
1.0
3.7
163.9
Altera公司。
A-DS-MAX7000B-3.1
1
MAX 7000B可编程逻辑器件数据手册
...详细信息
特点
I
I
I
I
系统级特性
–
多电压
TM
I / O接口,使设备的核心以2.5 V运行,
而I / O引脚与3.3 V , 2.5 V和1.8 V逻辑兼容
水平
–
可编程节电模式为50 %或更高的功率
减少每个宏单元
–
快速输入设置时间从我提供的专用路径/ O
PIN码以宏蜂窝寄存器
–
支持先进的I / O标准,包括SSTL -2和
SSTL -3,和GTL +
–
在I / O引脚总线保持选项
–
PCI兼容
–
总线型架构,包括可编程转换速率
控制
–
漏极开路输出选项
–
可编程安全位保护的专有设计
–
内置的边界扫描测试的电路符合
IEEE标准。 1149.1
–
支持热插拔操作
–
可编程的接地引脚
先进的架构特点
–
可编程互连阵列( PIA)的连续路由
结构快速,可预测的性能
–
可配置的扩展乘积项分配,允许最多
每32宏单元乘积项
–
可编程宏单元寄存器与个别清晰,预置,
时钟和时钟使能控制
–
可选反转2个全局时钟信号
–
可编程上电状态的宏单元寄存器
–
610个管脚或逻辑驱动的输出使能信号
先进的封装选项
–
引脚数从44到256的各种薄型四方扁平的
包( TQFP ) ,塑料四方扁平封装( PQFP ) ,球栅阵列
( BGA ) ,节省空间的FINELINE BGA
TM
, 0.8毫米的超
FINELINE BGA和塑料J形引脚芯片载体( PLCC )封装
–
与同其他MAX 7000B器件引脚兼容
包
先进的软件支持
–
软件设计支持和自动布局布线
通过Altera的MAX + PLUS提供
对于II开发系统
基于Windows的PC和Sun SPARC工作站和HP 9000
系列700/800工作站
2
Altera公司。
MAX 7000B可编程逻辑器件数据手册
–
–
通过提供额外的设计输入和仿真支持
EDIF 2 0 0 3 0 0网表文件,参数化图书馆
模块( LPMS ) , Verilog HDL语言,VHDL和其他接口,
从厂家流行的EDA工具,如Cadence公司,
典范逻辑, Mentor Graphics公司,的OrCAD , Synopsys公司,
Synplicity公司和VeriBest
编程支持Altera的主编程装置
( MPU ) , MasterBlaster
TM
串行/通用串行总线( USB)的
通信电缆,并ByteBlasterMV
TM
并口
从三阶下载电缆,以及编程硬件
党的制造商和任何果酱
TM
STAPL文件(的.jam ) ,果酱针对字节
代码文件( .jbc )或串行矢量格式文件(的.svf )功能的IN-
电路测试仪
一般
描述
MAX 7000B器件的高密度,高性能的设备的基础上
Altera的第二代MAX结构。制造与先进
CMOS技术,基于EEPROM的MAX 7000B设备与操作
2.5 V电源电压,并提供600万可用门, ISP ,
引脚至引脚延时快3.5纳秒,与反速度高达303.0兆赫。
SEE
表2中。
表2. MAX 7000B速度等级
设备
-3
EPM7032B
EPM7064B
EPM7128B
EPM7256B
EPM7512B
注意事项:
(1)
联系Altera营销最多最新可用的设备速度信息
档次。
注(1)
速度等级
-4
-5
v
v
-7
v
v
v
v
v
v
v
v
v
v
-10
v
v
v
在MAX 7000B架构支持100 % TTL仿真和高
的SSI , MSI , LSI和逻辑功能密度集成。它可以轻松集成
多台设备,从好朋友,的GAL ,并22V10s马赫和
PLSI设备。 MAX 7000B器件提供了广泛的
包,包括PLCC , BGA , FINELINE BGA , 0.8mm的超FINELINE
BGA , PQFP , TQFP和TQFP封装。看
表3中。
Altera公司。
3
MAX 7000B可编程逻辑器件数据手册
表3. MAX 7000B最大用户I / O引脚
设备
44引脚44引脚
PLCC TQFP
48-Pin
TQFP
49-Pin
0.8-mm
超
FINELINE
BGA
(3)
36
41
41
注(1)
100-
针
TQFP
100-Pin
FINELINE
BGA
(4)
144-
针
TQFP
169引脚208-
0.8-mm
针
超
PQFP
FINELINE
BGA
(3)
256-
针
BGA
256-Pin
FINELINE
BGA
(4)
(2)
EPM7032B
EPM7064B
EPM7128B
EPM7256B
EPM7512B
注意事项:
(1)
(2)
(3)
36
36
36
36
36
40
68
84
84
84
68
84
100
120
120
100
141
141
164
176
212
100
164
212
(4)
当IEEE标准。 1149.1 ( JTAG )接口用于系统内编程和边界扫描测试,四个I / O
销成为JTAG管脚。
联系Altera最多最新的可用器件封装选项的信息。
所有的0.8毫米超FINELINE BGA封装的引脚兼容通过SameFrame
TM
引脚输出功能。因此,
设计者可以设计一个电路板,以支持多种设备,提供跨越密度的柔性迁移路径
和引脚数。设备迁移是由Altera开发工具的全面支持。看
在“ SameFrame引出脚”
第14页
了解更多详情。
所有FINELINE BGA封装的引脚兼容通过SameFrame引脚输出功能。因此,设计人员可以
设计一个电路板,以支持多种设备,提供跨越密度和引脚数量的柔性迁移路径。
设备迁移是由Altera开发工具的全面支持。看
第14页的“ SameFrame引出脚”
了解更多
详细信息。
MAX 7000B器件采用CMOS EEPROM单元来实现逻辑
功能。用户可配置的最大7000B架构容纳
各种独立的组合和时序逻辑功能。
该装置可被重新编程为快速和有效的迭代
在设计开发和调试的周期,并且可以编程
和擦除高达100倍。
MAX 7000B器件包含32到512个宏单元,它们被组合成
16个宏单元组,即逻辑阵列模块(LAB ) 。每个宏单元
具有可编程和/固定或阵列和一个可配置寄存器
独立的可编程时钟,时钟使能,清除和预置
功能。要建立复杂的逻辑功能,每个宏单元可
补充这两种可共享扩展乘积项和高
高速并行扩展器产品方面,提供多达32个乘积项
每个宏单元。
4
Altera公司。
MAX 7000B可编程逻辑器件数据手册
MAX 7000B器件提供可编程的速度/功率优化。
设计速度的关键部分可以在高速/全功率运行,
而其余部分在降低高速/低功耗运行。这
速度/功耗优化功能使设计人员能够配置一个
以上的宏来操作多达降低50 %的功耗,而只需要添加
标称时序延迟。 MAX 7000B器件还提供一个选项,
降低了输出缓冲器的压摆率,减少噪声的瞬态
在非高速关键信号的切换。所有的输出驱动器
MAX 7000B器件可以为3.3 V设定, 2.5 V或1.8 V和所有输入引脚
是3.3 V , 2.5 V和1.8 V电压,使MAX 7000B设备是
在混合电压系统中使用。
MAX 7000B器件由Altera开发系统,它支持
是集成的软件包,提供原理图,文,包括VHDL ,
Verilog HDL语言,以及Altera硬件描述语言( AHDL ) -
和波形设计输入,编译和逻辑综合,仿真
和定时分析和器件编程。 Altera的软件提供
EDIF 2 0 0 3 0 0 , LPM , VHDL , Verilog HDL语言,和其他接口
从其他业界更多的设计输入和仿真支持
标准的PC和UNIX工作站为基础的EDA工具。 Altera的软件
在基于Windows的个人电脑,以及太阳SPARC工作站和HP 9000运行
系列700/800工作站。
f
实用
描述
有关开发工具的更多信息,请参阅
MAX + PLUS II
可编程逻辑开发系统&软件数据表
和
的Quartus可编程逻辑开发系统&软件的数据表。
在MAX 7000B架构包括以下内容:
I
I
I
I
I
的LAB
宏单元
扩展乘积项(共享和并联)
PIA
I / O控制块
在MAX 7000B架构包括四个专用输入,可以
作为通用输入或高速,全局控制信号
(时钟,清除和两个输出使能信号),对每个宏单元和I / O的
引脚。
图1
示出的最大值MAX 7000B设备的体系结构。
Altera公司。
5