EL9115
数据表
2008年2月8日
FN7441.4
三重模拟视频延迟线
的EL9115是三模拟延时线,它允许歪斜
任意三个信号之间的补偿。这部分是完美的
用于补偿由一个典型的CAT-5引入的歪斜
电缆上的每一对不同的电长度。
的EL9115可以步骤为2ns的上升被编程为62ns
总延迟每个通道上。
特点
62ns总延迟
2ns的延迟增量步
从± 5V电源供电
高达122MHz带宽
低功耗
20 Ld的QFN ( 5mmx5mm )封装
PKG 。
DWG 。 #
订购信息
部分
数
EL9115IL
EL9115IL-T7*
部分
记号
9115IL
9115IL
包
无铅可(符合RoHS )
20 Ld的5mmx5mm QFN L20.5x5C
20 Ld的5mmx5mm QFN L20.5x5C
20 Ld的5mmx5mm QFN L20.5x5C
20 Ld的5mmx5mm QFN L20.5x5C
(无铅)
20 Ld的5mmx5mm QFN L20.5x5C
(无铅)
20 Ld的5mmx5mm QFN L20.5x5C
(无铅)
应用
斜度控制RGB
模拟波束形成
EL9115IL - T13 * 9115IL
EL9115ILZ
(注)
9115ILZ
引脚
EL9115
( 20 LD 5X5 QFN )
顶视图
18 TESTG
19 TESTR
17 TESTB
16 VSPO
15 ROUT
14 GNDO
热
PAD
13痛风
12 VSMO
11 BOUT
CENABLE 7
NSENABLE 8
SCLOCK 10
6斌
SDATA 9
EL9115ILZ -T7 * 9115ILZ
(注)
EL9115ILZ - T13 * 9115ILZ
(注)
*请参阅TB347对卷筒规格的详细信息。
注意:这些Intersil无铅产品采用塑料包装
特殊的无铅材料制成,模塑料/晶片的附属
材料和100 %雾锡板加退火 - E3终止
完成,这是符合RoHS标准,既锡铅和兼容
无铅焊接操作。 Intersil无铅产品MSL
分类,可达到或超过无铅峰值回流温度
IPC / JEDEC J STD- 020对无铅要求。
VSP 1
RIN 2
GND 3
GIN 4
VSM 5
暴露压出板应连接到-5V
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或1-888-468-3774
|
Intersil公司(和设计)是Intersil Americas Inc.公司的注册商标。
版权所有Intersil公司美洲2004-2006年2008年版权所有
提及的所有其他商标均为其各自所有者的财产。
20 X2
EL9115
绝对最大额定值
(T
A
= +25°C)
电源电压(V
S
+到V
S
-) . . . . . . . . . . . . . . . . . . . . . . . . . . . .12V
最大输出电流。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 ± 60毫安
存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 - 65 ° C至+ 150°C
热信息
无铅回流焊曲线。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。下面。见链接
http://www.intersil.com/pbfree/Pb-FreeReflow.asp
工作条件
工作结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 + 135℃
工作环境温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 - 40 ° C至+ 85°C
注意:不要达到或接近上市较长时间的最高收视率运行。暴露于这样的条件可能不利地影响了产品的可靠性和
导致不在保修范围内的故障。
重要提示:为最小/最大规格的所有参数都得到保证。典型值仅供参考。除非另有说明,所有的测试
是在特定的温度,并且脉冲测试,因此:T已
J
= T
C
= T
A
DC电气规格
参数
V+
V-
G_0
G_M
克22 F
DG_m0
DG_f0
DG_fm
V
IN
V
OUT
I
B
R
IN
V
OS_0
V
OS_M
V
OS_F
Z
OUT
V
SA
+ = V
A
+ = +5V, V
SA
- = V
A
- = -5V ,T
A
= + 25 ℃,暴露的芯片板= -5V ,除非另有规定。
条件
民
+4.5
-4.5
X2 = 5V ,负载150Ω
1.81
1.66
1.52
-7.5
-13.5
-10.0
增益下降到90%的标称
X2 = + 5V为150Ω负载
-0.7
-5
1
10
X2 = + 5V , 75 + 75Ω负载
-200
-200
-200
芯片使能= + 5V
芯片使能= 0V
4.5
-150
-140
-130
4.8
1
-38
-53
75
-10.5
-13
10
87
-8.6
-11.6
11.8
0.9
1.6
30
1.25
0.8
1.15
1.6
115
-7
-10
15.5
mA
mA
mA
V
V
60
60
60
5.1
1.89
1.84
1.79
-2.5
-6.0
-2.6
典型值
最大
+5.5
-5.5
2.04
2.04
2.04
2.5
2.5
4.0
1.3
1.6
5
%
%
%
V
V
A
MΩ
mV
mV
mV
Ω
MΩ
dB
dB
mA
mA
mA
单位
V
V
描述
正电源电压范围
负电源电压范围
增益零延迟
增益中秋节延迟
获得完全延迟
差异增益, 0至半山
差异增益, 0为全
差异增益,中秋节为全
输入电压范围
输出电压范围
输入偏置电流
输入阻抗
输出偏移0延迟
输出偏移全延迟
输出偏移延迟中旬
输出阻抗
+ PSRR
-PSRR
I
SP
I
SM
I
SMO
I
SPO
Δ
I
SP
正电源抑制
负电源抑制
电源电流(注1 )
电源电流(注1 )
电源电流(注1 )
电源电流(注1 )
电源电流(注1 )
电源电流(注1 )
输出驱动电流
逻辑高
逻辑低
X2 = + 5V为75 + 75Ω负载
X2 = + 5V为75 + 75Ω负载
芯片使能= + 5V电流V
SP
芯片使能= + 5V电流V
SM
芯片使能= + 5V电流V
SMO
芯片使能= + 5V电流V
SPO
增加我
SP
每延迟单位阶跃
芯片使能在V = 0V电流
SP
10Ω负载, 0.5V驱动, X2 = 5V
切换高门槛
切换门槛低
I
SP OFF
I
OUT
L
HI
L
LO
注意:
1.所有的电源电流与延迟R =为0ns ,G =延迟中旬,B =全延迟测量。
2
FN7441.4
2008年2月8日
EL9115
AC电气规格
参数
BW -3dB
BW 0.1分贝
SR
t
R
- t
F
V
过度
故障
THD
X
t
V
N
d
t
t
最大
D
ELDT
t
PD
t
最大
T_en_ck
3dB带宽
0.1分贝带宽
压摆率
瞬态响应时间
电压过冲
开关毛刺
总谐波失真
敌对串音
输出噪声
延迟增量
最大延迟
延迟的Diff通道间
传播延迟
最大s_clock频率
串口之间最小间隔
启用和时钟
测量输入到输出
最大编程时钟速度
检查使低边后可出现
前面的(忽略)的时钟和高达t_en_ck
前一个(希望)时钟T_en_ck 。时钟
边缘内的T_en_ck发生的使
边缘具有不确定的效果。
10
8.5
V
SA
+ = V
A
+ = +5V, V
SA
- = V
A
- = -5V ,T
A
= + 25 ℃,暴露的芯片板= -5V ,除非另有规定。
条件
为0ns延迟时间
为0ns延迟时间
为0ns延迟时间
20 %至80% ,对于所有的延迟, 1V步
对于任何延迟,响应1V阶跃输入
经过去年s_clock边解决时间O / P
1V
P-P
10MHz的正弦波,通过+ 0.2V的偏置
中期延迟设置
刺激G,测量在1MHz R / B
增益X2 ,在75Ω负载测量
1.75
55
民
典型值
122
60
400
2.5
5
100
-50
-80
2.5
2
62
1.6
9.8
11
10
2.25
70
-40
10
最大
单位
兆赫
兆赫
V / μs的
ns
%
ns
dB
dB
mV
RMS
ns
ns
%
ns
兆赫
ns
描述
引脚说明
引脚数
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
散热垫
引脚名称
VSP
凛
GND
杜松子酒
VSM
箱子
CENABLE
NSENABLE
SDATA
SCLOCK
布特
VSMO
痛风
GNDO
大败
VSPO
TESTB
TESTG
TESTR
X2
引脚说明
+ 5V延迟电路和输入放大器
红色通道输入,参考GND
0V延迟电路供电
绿色通道的输入,参考GND
-5V输入放大器
蓝色通道的输入,裁判GND
芯片使能逻辑+ 5V使芯片
启用串行输入;启用低
数据到寄存器中;逻辑阈值1.2V
时钟输入数据;逻辑;写在下降沿数据
蓝声道输出,参考GND
O
-5V的输出缓冲器
绿色通道输出,参考GND
O
输入和输出缓冲器0V参考
红色通道输出,参考GND
O
+ 5V的输出缓冲器
蓝色通道相位检测器输出
绿色通道的相位检测器输出
红色信道相位检测器输出
集增益为2倍,如果输入高;否则X1
必须连接到-5V
3
FN7441.4
2008年2月8日
EL9115
典型性能曲线
延迟=为0ns
-3dB@122MHz
延迟=为0ns
延迟= 62ns
延迟= 62ns
-3dB@80MHz
延迟器10 ,20,30 , 40和50ns的
延迟器10 ,20,30 , 40和50ns的
图1.增益与频率
图2.增益与频率
DELAY TIME ( NS )
DELAY TIME ( NS )
延迟
图3.典型的直流偏移VS DELAY TIME ( X2 =喜)
图4.典型的直流偏移VS DELAY TIME ( X2 =低)
DELAY TIME ( NS )
DELAY TIME ( NS )
图5. RISE时间与延迟时间
图6.秋季时间与延迟时间
4
FN7441.4
2008年2月8日
EL9115
典型性能曲线
(续)
VOUT = 1Vptp
3通道
DELAY TIME ( NS )
图7.失真与频率
图8.正电源电流与延迟时间
X2 Hi_62ns延迟
X2 Hi_62ns延迟
X2 Hi_0ns延迟
X2 Low_62ns延迟
X2 Hi_0ns延迟
X2 Low_62ns延迟
X2 Low_0ns延迟
X2 Low_0ns延迟
图9.我
供应
+ VS V
供应
+
图10.我
供应
- VS V
供应
-
1.2
功耗( W)
JEDEC JESD51-3低有效热
系数测试板
JEDEC JESD51-7高效热
系数测试板 - QFN暴露
DIEPAD焊接到PCB PER JESD51-5
4.5
4.0
功耗( W)
1.0
833mW
0.8
0.6
0.4
0.2
0
0
25
50
75 85 100
125
150
环境温度( ℃)
QF
θ
N
JA
= 1 20
50
°C
/W
3.5
3.0
2.5
2.0
1.5
1.0
0.5
0
0
3.125W
θ
QF
N2
0
40
°C
/W
JA
=
25
50
75 85 100
125
150
环境温度( ℃)
图11.包装功耗VS AMBIENT
温度
图12.包装功耗VS AMBIENT
温度
5
FN7441.4
2008年2月8日
EL9115
数据表
2006年10月12日
FN7441.3
三重模拟视频延迟线
的EL9115是三模拟延时线,它允许歪斜
任意三个信号之间的补偿。这部分是完美的
用于补偿由一个典型的CAT-5引入的歪斜
电缆上的每一对不同的电长度。
的EL9115可以步骤为2ns的上升被编程为62ns
总延迟每个通道上。
特点
62ns总延迟
2ns的延迟增量步
从± 5V电源供电
高达122MHz带宽
低功耗
20 Ld的QFN封装( 5× 5mm)封装
PKG 。
DWG 。 #
订购信息
部分
数
EL9115IL
EL9115IL-T7
EL9115IL-T13
EL9115ILZ
(见注)
EL9115ILZ-T7
(见注)
部分
记号
9115IL
9115IL
9115IL
9115ILZ
磁带&
REEL
-
7”
13”
-
包
无铅加退火有(符合RoHS )
20 Ld的QFN
MDP0046
(采用5mm x 5mm )
20 Ld的QFN
MDP0046
(采用5mm x 5mm )
20 Ld的QFN
MDP0046
(采用5mm x 5mm )
MDP0046
20 Ld的QFN
(采用5mm x 5mm )
(无铅)
MDP0046
20 Ld的QFN
(采用5mm x 5mm )
(无铅)
MDP0046
20 Ld的QFN
(采用5mm x 5mm )
(无铅)
应用
斜度控制RGB
模拟波束形成
引脚
EL9115
( 20 LD 5X5 QFN )
顶视图
18 DELAYG
19 DELAYR
17 DELAYB
EL9115ILZ - T13 9115ILZ
(见注)
13”
VSP 1
RIN 2
GND 3
GIN 4
VSM 5
CENABLE 7
NSENABLE 8
SCLOCK 10
6斌
SDATA 9
热
PAD
16 VSPO
15 ROUT
14 GNDO
13痛风
12 VSMO
11 BOUT
9115ILZ
7”
注: Intersil无铅加退火产品采用特殊的无铅
材料套;模塑料/晶片的附属材料和100 %
雾锡板终止完成,这是符合RoHS标准,
既锡铅和无铅焊接操作兼容。 Intersil公司
无铅产品分类MSL在无铅峰值回流
气温达到或超过的无铅要求
IPC / JEDEC J STD- 020 。
暴露压出板应连接到-5V
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或1-888-468-3774
|
Intersil公司(和设计)是Intersil Americas Inc.公司的注册商标。
版权所有Intersil公司美洲2004-2006 。版权所有
提及的所有其他商标均为其各自所有者的财产。
20 X2
EL9115
绝对最大额定值
(T
A
= +25°C)
电源电压(V
S
+到V
S
-) . . . . . . . . . . . . . . . . . . . . . . . . . . . .12V
最大输出电流。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 ± 60毫安
存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 - 65 ° C至+ 150°C
工作结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 + 135℃
工作环境温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 - 40 ° C至+ 85°C
注意:如果运行条件超过上述“绝对最大额定值” ,可能对器件造成永久性损坏。这是一个应力只评级和操作
器件在这些或以上的本规范的业务部门所标明的任何其他条件不暗示。
重要提示:为最小/最大规格的所有参数都得到保证。典型值仅供参考。除非另有说明,所有的测试
是在特定的温度,并且脉冲测试,因此:T已
J
= T
C
= T
A
DC电气规格
参数
V+
V-
G_0
G_M
克22 F
DG_m0
DG_f0
DG_fm
V
IN
V
OUT
I
B
R
IN
V
OS_0
V
OS_M
V
OS_F
Z
OUT
V
SA
+ = V
A
+ = +5V, V
SA
- = V
A
- = -5V ,T
A
= + 25 ℃,暴露的芯片板= -5V ,除非另有规定。
条件
民
+4.5
-4.5
X2 = 5V ,负载150Ω
1.81
1.66
1.52
-7.5
-13.5
-10.0
增益下降到90%的标称
X2 = + 5V为150Ω负载
-0.7
-5
1
10
X2 = + 5V , 75 + 75Ω负载
-200
-200
-200
芯片使能= + 5V
芯片使能= 0V
4.5
-150
-140
-130
4.8
1
-38
-53
75
-10.5
-13
10
87
-8.6
-11.6
11.8
0.9
1.6
30
1.25
0.8
1.15
1.6
115
-7
-10
15.5
mA
mA
mA
V
V
60
60
60
5.1
1.89
1.84
1.79
-2.5
-6.0
-2.6
典型值
最大
+5.5
-5.5
2.04
2.04
2.04
2.5
2.5
4.0
1.3
1.6
5
%
%
%
V
V
A
M
mV
mV
mV
M
dB
dB
mA
mA
mA
单位
V
V
描述
正电源电压范围
负电源电压范围
增益零延迟
增益中秋节延迟
获得完全延迟
差异增益, 0 - 中秋节
差异增益, 0 - 全
差异增益,半山 - 全
输入电压范围
输出电压范围
输入偏置电流
输入阻抗
输出偏移0延迟
输出偏移全延迟
输出偏移延迟中旬
输出阻抗
+ PSRR
-PSRR
I
SP
I
SM
I
SMO
I
SPO
I
SP
正电源抑制
负电源抑制
电源电流(注1 )
电源电流(注1 )
电源电流(注1 )
电源电流(注1 )
电源电流(注1 )
电源电流(注1 )
输出驱动电流
逻辑高
逻辑低
X2 = + 5V为75 + 75Ω负载
X2 = + 5V为75 + 75Ω负载
芯片使能= + 5V电流V
SP
芯片使能= + 5V电流V
SM
芯片使能= + 5V电流V
SMO
芯片使能= + 5V电流V
SPO
增加我
SP
每延迟单位阶跃
芯片使能在V = 0V电流
SP
10Ω负载, 0.5V驱动, X2 = 5V
切换高门槛
切换门槛低
I
SP OFF
I
OUT
L
HI
L
LO
注意:
1.所有的电源电流测量枝条延迟R =为0ns ,G =延迟中旬,B =全延迟。
2
FN7441.3
2006年10月12日
EL9115
AC电气规格
参数
BW -3dB
BW 0.1分贝
SR
T
R
- T
F
V
过度
故障
THD
X
T
V
N
d
T
T
最大
D
ELDT
t
PD
T
最大
T_en_ck
3 dB带宽
0.1分贝带宽
压摆率
瞬态响应时间
电压过冲
开关毛刺
总谐波失真
敌对串音
输出噪声
延迟增量
最大延迟
延迟的Diff通道间
传播延迟
最大s_clock频率
串口之间最小间隔
启用和时钟。
测量输入到输出
最大编程时钟速度
检查使低边后可出现
以前( igored )时钟和高达T_en_ck
前一个(希望)时钟T_en_ck 。时钟
边缘内的T_en_ck发生的使
边缘具有ncertain效果。
10
8.5
V
SA
+ = V
A
+ = +5V, V
SA
- = V
A
- = -5V ,T
A
= + 25 ℃,暴露的芯片板= -5V ,除非另有规定。
条件
为0ns延迟时间
为0ns延迟时间
为0ns延迟时间
20 % - 80 % ,所有的延迟, 1V步
对于任何延迟,响应1V阶跃输入
经过去年s_clock边解决时间O / P
1V
P-P
10MHz的正弦波,通过+ 0.2V的偏置
中期延迟设置
刺激G,测量在1MHz R / B
增益X2 ,在75Ω负载测量
1.75
55
民
典型值
122
60
400
2.5
5
100
-50
-80
2.5
2
62
1.6
9.8
11
10
2.25
70
-40
10
最大
单位
兆赫
兆赫
V / μs的
ns
%
ns
dB
dB
毫伏RMS
ns
ns
%
ns
兆赫
ns
描述
引脚说明
引脚数
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
散热垫
引脚名称
VSP
凛
GND
杜松子酒
VSM
箱子
CENABLE
NSENABLE
SDATA
SCLOCK
布特
VSMO
痛风
GNDO
大败
VSPO
TESTB
TESTG
TESTR
X2
引脚说明
+ 5V延迟电路和输入放大器
红色通道输入,参考GND
0V延迟电路供电
绿色通道的输入,参考GND
-5V输入放大器
蓝色通道的输入,裁判GND
芯片使能逻辑+ 5V使芯片
启用串行输入;启用低
数据到寄存器中;逻辑阈值1.2V
时钟输入数据;逻辑;写在下降沿数据
蓝声道输出,参考GND
O
-5V的输出缓冲器
绿色通道输出,参考GND
O
输入和输出缓冲器0V参考
红色通道输出,参考GND
O
+ 5V的输出缓冲器
蓝色通道相位检测器输出
绿色通道的相位检测器输出
红色信道相位检测器输出
集增益为2倍,如果输入高;否则X1
必须连接到-5V
3
FN7441.3
2006年10月12日
EL9115
典型性能曲线
延迟=为0ns
-3dB@122MHz
延迟=为0ns
延迟= 62ns
-3dB@80MHz
延迟器10 ,20,30 , 40和50ns的
延迟= 62ns
延迟器10 ,20,30 , 40和50ns的
图1.增益与频率
图2.增益与频率
DELAY TIME ( NS )
DELAY TIME ( NS )
延迟
图3.典型的直流偏移VS DELAY TIME ( X2 =喜)
图4.典型的直流偏移VS DELAY TIME ( X2 =低)
DELAY TIME ( NS )
DELAY TIME ( NS )
图5. RISE时间与延迟时间
图6.秋季时间与延迟时间
4
FN7441.3
2006年10月12日
EL9115
典型性能曲线
(续)
VOUT = 1Vptp
3通道
DELAY TIME ( NS )
图7.失真与频率
图8. POSITVE电源电流与延迟时间
X2 Hi_62ns延迟
X2 Hi_62ns延迟
X2 Hi_0ns延迟
X2 Low_62ns延迟
X2 Hi_0ns延迟
X2 Low_62ns延迟
X2 Low_0ns延迟
X2 Low_0ns延迟
图9.我
供应
+ VS V
供应
+
图10.我
供应
- VS V
供应
-
1.2
功耗( W)
JEDEC JESD51-3低有效热
系数测试板
JEDEC JESD51-7高效热
系数测试板 - QFN暴露
DIEPAD焊接到PCB PER JESD51-5
4.5
4
功耗( W)
1
833mW
0.8
0.6
0.4
0.2
0
0
25
50
75 85 100
125
150
环境温度( ℃)
QF
θ
N2
JA
=
0
15
0°
C/
W
3.5
3
2.5
2
1.5
1
0.5
0
0
3.125W
θ
QF
N2
40 0
°C
/W
JA
=
25
50
75 85 100
125
150
环境温度( ℃)
图11.包装功耗VS AMBIENT
温度
图12.包装功耗VS AMBIENT
温度
5
FN7441.3
2006年10月12日
EL9115
数据表
2005年9月8日
FN7441.2
三重模拟视频延迟线
的EL9115是三模拟延时线,它允许歪斜
任意三个信号之间的补偿。这部分是完美的
用于补偿由一个典型的CAT-5引入的歪斜
电缆上的每一对不同的电长度。
的EL9115可以步骤为2ns的上升被编程为62ns
总延迟每个通道上。
特点
62ns总延迟
2ns的延迟增量步
从± 5V电源供电
高达122MHz带宽
低功耗
20引脚QFN封装( 5× 5mm)封装
订购信息
产品型号
EL9115IL
EL9115IL-T7
EL9115IL-T13
EL9115ILZ
(见注)
EL9115ILZ-T7
(见注)
EL9115ILZ-T13
(见注)
包
20引脚QFN封装
(采用5mm x 5mm )
20引脚QFN封装
(采用5mm x 5mm )
20引脚QFN封装
(采用5mm x 5mm )
20引脚QFN封装
(采用5mm x 5mm )
(无铅)
20引脚QFN封装
(采用5mm x 5mm )
(无铅)
20引脚QFN封装
(采用5mm x 5mm )
(无铅)
磁带&
REEL
-
7”
13”
-
PKG 。 DWG 。 #
MDP0046
MDP0046
MDP0046
MDP0046
无铅加退火有(符合RoHS )
应用
斜度控制RGB
模拟波束形成
引脚
EL9115
[ 20引脚QFN封装( 5mm x 5mm的) ]
顶视图
18 DELAYG
19 DELAYR
17 DELAYB
13”
MDP0046
VSP 1
RIN 2
GND 3
GIN 4
VSM 5
CENABLE 7
NSENABLE 8
SCLOCK 10
6斌
SDATA 9
热
PAD
16 VSPO
15 ROUT
14 GNDO
13痛风
12 VSMO
11 BOUT
7”
MDP0046
20 X2
注: Intersil无铅加退火产品采用特殊的无铅
材料套;模塑料/晶片的附属材料和100 %
雾锡板终止完成,这是符合RoHS标准,
既锡铅和无铅焊接操作兼容。 Intersil公司
无铅产品分类MSL在无铅峰值回流
气温达到或超过的无铅要求
IPC / JEDEC J STD- 020 。
暴露压出板应连接到-5V
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或1-888-468-3774
|
Intersil公司(和设计)是Intersil Americas Inc.公司的注册商标。
版权所有Intersil公司美洲2004年, 2005年版权所有
提及的所有其他商标均为其各自所有者的财产。
EL9115
绝对最大额定值
(T
A
= 25°C)
电源电压(V
S
+到V
S
-) . . . . . . . . . . . . . . . . . . . . . . . . . . . .12V
最大输出电流。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 ± 60毫安
存储温度范围。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 - 65 ° C至+ 150°C
工作结温。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 + 135℃
工作环境温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 - 40 ° C至+ 85°C
注意:如果运行条件超过上述“绝对最大额定值” ,可能对器件造成永久性损坏。这是一个应力只评级和操作
器件在这些或以上的本规范的业务部门所标明的任何其他条件不暗示。
重要提示:为最小/最大规格的所有参数都得到保证。典型值仅供参考。除非另有说明,所有的测试
是在特定的温度,并且脉冲测试,因此:T已
J
= T
C
= T
A
DC电气规格
参数
V+
V-
G_0
G_M
克22 F
DG_m0
DG_f0
DG_fm
V
IN
V
OUT
I
B
R
IN
V
OS_0
V
OS_M
V
OS_F
Z
OUT
V
SA
+ = V
A
+ = +5V, V
SA
- = V
A
- = -5V ,T
A
= 25 ℃,暴露的芯片板= -5V ,除非另有规定。
条件
民
+4.5
-4.5
X2 = 5V ,负载150Ω
1.81
1.66
1.52
-7.5
-13.5
-10.0
增益下降到90%的标称
X2 = + 5V为150Ω负载
-0.7
-5
1
10
X2 = + 5V , 75 + 75Ω负载
-200
-200
-200
芯片使能= + 5V
芯片使能= 0V
4.5
-150
-140
-130
4.8
1
-38
-53
75
-10.5
-13
10
87
-8.6
-11.6
11.8
0.9
1.6
30
1.25
0.8
1.15
1.6
115
-7
-10
15.5
mA
mA
mA
V
V
60
60
60
5.1
1.89
1.84
1.79
-2.5
-6.0
-2.6
典型值
最大
+5.5
-5.5
2.04
2.04
2.04
2.5
2.5
4.0
1.3
1.6
5
%
%
%
V
V
A
M
mV
mV
mV
M
dB
dB
mA
mA
mA
单位
V
V
描述
正电源电压范围
负电源电压范围
增益零延迟
增益中秋节延迟
获得完全延迟
差异增益, 0 - 中秋节
差异增益, 0 - 全
差异增益,半山 - 全
输入电压范围
输出电压范围
输入偏置电流
输入阻抗
输出偏移0延迟
输出偏移全延迟
输出偏移延迟中旬
输出阻抗
+ PSRR
-PSRR
I
SP
I
SM
I
SMO
I
SPO
I
SP
正电源抑制
负电源抑制
电源电流(注1 )
电源电流(注1 )
电源电流(注1 )
电源电流(注1 )
电源电流(注1 )
电源电流(注1 )
输出驱动电流
逻辑高
逻辑低
X2 = + 5V为75 + 75Ω负载
X2 = + 5V为75 + 75Ω负载
芯片使能= + 5V电流V
SP
芯片使能= + 5V电流V
SM
芯片使能= + 5V电流V
SMO
芯片使能= + 5V电流V
SPO
增加我
SP
每延迟单位阶跃
芯片使能在V = 0V电流
SP
10Ω负载, 0.5V驱动, X2 = 5V
切换高门槛
切换门槛低
I
SP OFF
I
OUT
L
HI
L
LO
注意:
1.所有的电源电流测量枝条延迟R =为0ns ,G =延迟中旬,B =全延迟。
2
FN7441.2
2005年9月8日
EL9115
AC电气规格
参数
BW -3dB
BW 0.1分贝
SR
T
R
- T
F
V
过度
故障
THD
X
T
V
N
d
T
T
最大
D
ELDT
t
PD
T
最大
T_en_ck
3 dB带宽
0.1分贝带宽
压摆率
瞬态响应时间
电压过冲
开关毛刺
总谐波失真
敌对串音
输出噪声
延迟增量
最大延迟
延迟的Diff通道间
传播延迟
最大s_clock频率
串口之间最小间隔
启用和时钟。
测量输入到输出
最大编程时钟速度
检查使低边后可出现
以前( igored )时钟和高达T_en_ck
前一个(希望)时钟T_en_ck 。时钟
边缘内的T_en_ck发生的使
边缘具有ncertain效果。
10
8.5
V
SA
+ = V
A
+ = +5V, V
SA
- = V
A
- = -5V ,T
A
= 25 ℃,暴露的芯片板= -5V ,除非另有规定。
条件
为0ns延迟时间
为0ns延迟时间
为0ns延迟时间
20 % - 80 % ,所有的延迟, 1V步
对于任何延迟,响应1V阶跃输入
经过去年s_clock边解决时间O / P
1V
P-P
10MHz的正弦波,通过+ 0.2V的偏置
中期延迟设置
刺激G,测量在1MHz R / B
增益X2 ,在75Ω负载测量
1.75
55
民
典型值
122
60
400
2.5
5
100
-50
-80
2.5
2
62
1.6
9.8
11
10
2.25
70
-40
10
最大
单位
兆赫
兆赫
V / μs的
ns
%
ns
dB
dB
毫伏RMS
ns
ns
%
ns
兆赫
ns
描述
引脚说明
引脚数
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
散热垫
引脚名称
VSP
凛
GND
杜松子酒
VSM
箱子
CENABLE
NSENABLE
SDATA
SCLOCK
布特
VSMO
痛风
GNDO
大败
VSPO
TESTB
TESTG
TESTR
X2
引脚说明
+ 5V延迟电路和输入放大器
红色通道输入,参考GND
0V延迟电路供电
绿色通道的输入,参考GND
-5V输入放大器
蓝色通道的输入,裁判GND
芯片使能逻辑+ 5V使芯片
启用串行输入;启用低
数据到寄存器中;逻辑阈值1.2V
时钟输入数据;逻辑;写在下降沿数据
蓝声道输出,参考GND
O
-5V的输出缓冲器
绿色通道输出,参考GND
O
输入和输出缓冲器0V参考
红色通道输出,参考GND
O
+ 5V的输出缓冲器
蓝色通道相位检测器输出
绿色通道的相位检测器输出
红色信道相位检测器输出
集增益为2倍,如果输入高;否则X1
必须连接到-5V
3
FN7441.2
2005年9月8日
EL9115
典型性能曲线
延迟=为0ns
-3dB@122MHz
延迟=为0ns
延迟= 62ns
-3dB@80MHz
延迟器10 ,20,30 , 40和50ns的
延迟= 62ns
延迟器10 ,20,30 , 40和50ns的
图1.增益与频率
图2.增益与频率
DELAY TIME ( NS )
DELAY TIME ( NS )
延迟
图3.典型的直流偏移VS DELAY TIME ( X2 =喜)
图4.典型的直流偏移VS DELAY TIME ( X2 =低)
DELAY TIME ( NS )
DELAY TIME ( NS )
图5. RISE时间与延迟时间
图6.秋季时间与延迟时间
4
FN7441.2
2005年9月8日
EL9115
典型性能曲线
VOUT = 1Vptp
3通道
DELAY TIME ( NS )
图7.失真与频率
图8. POSITVE电源电流与延迟时间
X2 Hi_62ns延迟
X2 Hi_62ns延迟
X2 Hi_0ns延迟
X2 Low_62ns延迟
X2 Hi_0ns延迟
X2 Low_62ns延迟
X2 Low_0ns延迟
X2 Low_0ns延迟
图9.我
供应
+ VS V
供应
+
JEDEC JESD51-3低有效热
系数测试板
图10.我
供应
- VS V
供应
-
JEDEC JESD51-7高效热
系数测试板 - QFN暴露
DIEPAD焊接到PCB PER JESD51-5
1.2
功耗( W)
4.5
4
功耗( W)
1
833mW
0.8
0.6
0.4
0.2
0
QF
θ
N2
JA
=
0
15
0°
C/
W
3.5 3.125W
3
2.5
2
1.5
1
0.5
θ
JA
=
QF
N2
40 0
°C
/W
0
25
50
75 85 100
125
150
0
0
25
50
75 85 100
125
150
环境温度( ℃)
环境温度( ℃)
图11.包装功耗VS AMBIENT
温度
图12.包装功耗VS AMBIENT
温度
5
FN7441.2
2005年9月8日