数据表
128MB SDRAM S.O.DIMM
EBS12UC6APS ( 16M字
×
64位, 1行)
描述
该EBS12UC6APS是16M的话
×
64位,1个银行
同步动态RAM小型双列直插
内存模块( S.O.DIMM ) ,装4件
256M位的SDRAM ( EDS2516APTA )的TSOP封
封装。该模块提供了高密度,大
的存储器中的一个小的空间量,而无需使用
表面安装技术。
脱钩
电容器被安装在电源线噪声
减少。
特点
有8个字节S.O.DIMM完全兼容: JEDEC
标准大纲
144针插座型小外形双列直插式内存
模块( S.O.DIMM )
PCB高度: 31.75毫米( 1.25inch )
引线间距: 0.80毫米
3.3V电源
时钟频率: 100MHz的/ 133MHz的(最大)
LVTTL接口
数据总线宽度:
×
64非ECC
单脉冲/ RAS
4银行可以同时操作和
独立地
突发读/写操作和突发读/写单
操作能力
可编程的脉冲串长度(BL) : 1,2, 4,8,整页
爆序列的2个版本
顺序
交错
可编程/ CAS延迟(CL) :2,3
通过DQMB字节控制
刷新周期: 8192刷新周期/ 64ms的
刷新2变化
自动刷新
自刷新
一号文件E0224E20 (版本2.0 )
发布日期2001年11月(K )日本
网址: http://www.elpida.com
C
尔必达内存方面, 2001年公司
EBS12UC6APS
PD系列矩阵
第一个字节
0
1
2
3
4
5
6
7
8
9
函数来描述
所使用的模块的字节数
生产厂家
总SPD内存大小
内存类型
行地址数位
列地址数位
银行的数量
模块数据宽度
模块的数据宽度(续)
模块接口信号电平
SDRAM的周期时间在CL = 3
(最高/ CAS延迟)
( -7A / 7AL , -75 / 75L )
(-80/80L)
10
位7位6位5位4位3位2位1位0的十六进制值
1
0
0
0
0
0
0
0
0
0
1
0
0
0
0
0
0
1
0
0
1
0
1
1
0
0
0
0
0
0
0
0
0
0
0
0
1
0
1
1
0
0
0
0
0
0
0
0
0
0
0
0
1
0
0
1
0
0
0
0
0
0
0
0
0
0
0
0
1
1
0
1
0
0
0
0
0
0
0
0
0
0
0
0
1
0
1
0
0
0
1
0
0
0
0
0
0
0
0
0
1
0
1
0
0
0
1
0
1
0
1
1
0
0
0
0
0
0
0
0
0
0
0
0
0
1
0
0
0
0
0
1
0
0
0
0
0
1
0
0
0
1
1
0
0
0
0
0
1
0
1
0
0
0
0
0
0
1
1
1
0
0
0
1
1
0
1
0
0
1
1
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
0
0
0
1
0
1
0
0
0
1
0
0
0
0
0
1
0
0
0
0
1
1
1
0
0
1
1
0
0
0
0
0
0
0
1
1
0
0
1
1
0
0
1
0
0
0
0
1
0
80H
08H
04H
0DH
09H
01H
40H
00H
01H
75H
80H
54H
60H
00H
82H
10H
00H
01H
8FH
04H
06H
01H
01H
00H
0EH
75H
A0H
54H
60H
00H
0FH
14H
15ns
20ns
7.5ns
10ns
5.4ns
6ns
评论
128字节
256字节
SDRAM
13
9
1
64位
0
LVTTL
7.5ns
8ns
5.4ns
6ns
无。
7.8s
×
16
无。
1 CLK
1,2,4,8,F
4
2,3
0
0
从时钟在CL SDRAM存取= 3
(最高/ CAS延迟)
0
( -7A / 7AL , -75 / 75L )
(-80/80L)
0
0
1
0
0
0
1
0
0
0
0
0
0
0
1
11
12
13
14
15
16
17
18
19
20
21
22
23
模块配置类型
刷新率/类型
SDRAM宽度
错误检查SDRAM的宽度
SDRAM器件的属性:
最小时钟延时返回,用于─
回到随机列地址
SDRAM器件的属性:
突发长度支持
SDRAM器件属性:数
SDRAM器件银行
SDRAM器件的属性:
/ CAS延时
SDRAM器件的属性:
/ CS延时
SDRAM器件的属性:
/ WE等待时间
SDRAM的设备属性
SDRAM的设备属性:一般
SDRAM的周期时间在CL = 2
(第二最高/ CAS延迟)
(-7A/7AL)
(-75/75L, -80/80L)
24
从时钟在CL SDRAM存取= 2
0
(第二最高/ CAS延迟)
(-7A/7AL)
(-75/75L, -80/80L)
0
0
最小行预充电时间
(-7A/7AL)
(-75/75L, -80/80L)
0
0
25至26
27
数据表E0224E20 (版本2.0 )
4
EBS12UC6APS
第一个字节
28
函数来描述
行主动到行主动分钟
( -7A / 7AL , -75 / 75L )
(-80/80L)
/ RAS到/ CAS延时分钟
(-7A/7AL)
(-75/75L, -80/80L)
最小/ RAS脉冲宽度
( -7A / 7AL , -75 / 75L )
(-80/80L)
位7位6位5位4位3位2位1位0的十六进制值
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
0
1
1
0
0
0
0
0
1
1
1
0
1
0
0
0
1
0
0
0
0
1
1
1
1
0
0
1
0
1
0
1
0
1
0
0
1
1
0
0
1
0
1
1
1
1
1
0
1
0
1
0
1
0
0
0
0
1
0
0
0
1
0
0
0
1
1
1
1
0
1
0
1
1
1
0
0
1
0
0
0
1
0
0
0
0
0
0
0
0
1
0
1
0
1
0
0
0
0
0
0
0
0
0
0
0
0
0
1
0
0
1
1
0
1
0
1
0
1
0
0
1
0
0
0
1
0
0
0
0
0
0
1
0
0
0
0FH
10H
0FH
14H
2DH
30H
20H
15H
20H
08H
10H
15H
20H
08H
10H
00H
12H
78H
B9H
FAH
在FEh
00H
评论
15ns
16ns
15ns
20ns
45ns
48ns
128MB
1.5ns
2ns
0.8ns
1ns
1.5ns
2ns
0.8ns
1ns
29
30
31
32
模块每家银行的密度
地址和命令信号输入
建立时间
( -7A / 7AL , -75 / 75L )
(-80/80L)
地址和命令信号输入
保持时间
( -7A / 7AL , -75 / 75L )
(-80/80L)
数据信号输入建立时间
( -7A / 7AL , -75 / 75L )
(-80/80L)
数据信号输入保持时间
( -7A / 7AL , -75 / 75L )
(-80/80L)
33
34
35
36至61
62
63
超信息
SPD数据进行修订的代码
校验和字节0到62
(-7A/7AL)
(-75/75L)
(-80/80L)
1.2
64
65至71
72
73 90
91至92
93 94
95至98
制造商的JEDEC的ID代码
制造商的JEDEC的ID代码
生产地点
制造商零件编号
修改代码
生产日期
装配序列号
尔必达内存
99到125制造商的具体数据
126
127
版权所有(英特尔规范
频)
版权所有(英特尔规范/ CAS #
潜伏期的支持)
0
1
1
1
1
0
0
0
0
0
1
1
0
1
0
1
64H
C7H
100MHz
数据表E0224E20 (版本2.0 )
5