初步数据表
注册256MB DDR2 SDRAM DIMM
EBE25RC8AAFA
( 32M字
×
72位,1个等级)
描述
该EBE25RC8AAFA是一个32M的话
×
72位, 1级
DDR2 SDRAM模组,安装9个DDR2的
SDRAM封装在FBGA封装。读取和写入
操作都在CK的交叉点处执行
和/ CK 。这种高速数据传输来实现
由4位预取流水线结构。数据
选通( DQS和/ DQS)无论是读取和写入都
可用于高速和可靠的数据总线设计。
通过设置扩展模式寄存器中,芯片上的延迟
锁定环(DLL ),可以设置允许或禁止。这
模块提供了高密度安装,而无需使用
表面贴装技术。去耦电容
安装在所述模块基板的每个的FBGA旁边。
注意:不要推组件或降
为了模块,以避免机械故障,
这可能会导致电气缺陷。
特点
240针插座型双列直插式内存模块
( DIMM )
PCB高度: 30.0毫米
引线间距: 1.0毫米
LEAD -FREE
1.8V电源
数据传输速率: 533Mbps / 400Mbps的(最大)
1.8 V ( SSTL_18兼容)I / O
双倍数据速率的架构:每两次数据传输
时钟周期
双向数据选通( DQS和/ DQS )是
发送/与数据接收的,要使用的
在接收器采集数据
DQS是边沿与读取数据对齐的;中心
与写入的数据一致
差分时钟输入( CK和/ CK )
DLL对齐DQ和DQS转换与CK
TRANSITIONS
命令中输入的每个正CK边缘;数据
参考DQS的两个边缘
四大银行内部的并发操作
(组成)
数据掩码(DM)写入数据
突发长度: 4,8
/ CAS延迟(CL) : 3 ,4,5
自动预充电选项为每个突发访问
自动刷新和自刷新模式
7.8μs平均周期刷新间隔
通过可编程附加延迟中科院发布
更好的命令和数据总线效率
片外驱动器阻抗调整和在复模机
终止更好的信号质量
/ DQS可以用于单端数据选通被禁用
手术
1件PLL时钟驱动器, 1个寄存器驱动器
和1个串行EEPROM ( 2K位EEPROM ),用于
检测( PD )
EO
一号文件E0470E11 ( 1.1版)
发布日期2006年2月(K )日本
网址: http://www.elpida.com
L
本产品成为了EOL于2005年4月。
Elpida
内存方面,公司2004年至2006年
od
Pr
uc
t
EBE25RC8AAFA
订购信息
数据速率
Mbps的(最大)
533
400
400
部件
1
JEDEC速度斌*
( CL - tRCD的-TRP )
DDR2-533 ( 4-4-4 )
DDR2-400 ( 3-3-3 )
DDR2-400 ( 4-4-4 )
240针DIMM
(无铅)
金
联系
PAD
产品型号
EBE25RC8AAFA-5C-E
EBE25RC8AAFA-4A-E
EBE25RC8AAFA-4C-E
包
安装设备
EDE2508AASE-5C
EDE2508AASE -5C , -4A
EDE2508AASE -5C , -4A , -4℃
注:1,模块/ CAS延迟=成分CL + 1
销刀豆网络gurations
正面
1针
64针65针
120针
EO
PIN号
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
引脚名称
VREF
VSS
DQ0
DQ1
VSS
/DQS0
DQS0
VSS
DQ2
DQ3
VSS
DQ8
DQ9
VSS
/DQS1
DQS1
VSS
/ RESET
NC
VSS
DQ10
DQ11
VSS
DQ16
DQ17
VSS
/DQS2
121针
背面
184针185针
240针
PIN号
61
62
引脚名称
A4
VDD
A2
VDD
VSS
VSS
VDD
PIN号
121
122
123
124
125
126
127
引脚名称
VSS
DQ4
DQ5
VSS
DM0/DQS9
NU / / DQS9
VSS
PIN号
181
182
183
184
185
186
187
引脚名称
VDD
A3
A1
VDD
CK0
/CK0
VDD
A0
VDD
BA1
VDD
/ RAS
/CS0
VDD
ODT0
NC
VDD
VSS
DQ36
初步数据表E0470E11 ( 1.1版)
L
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
od
Pr
NC
128
DQ6
188
189
VDD
A10
129
DQ7
VSS
130
190
BA0
131
DQ12
191
VDD
/ WE
132
DQ13
VSS
192
133
193
/ CAS
VDD
NC
134
DM1/DQS10
NU / / DQS10
VSS
194
135
195
136
196
NC
137
NC
197
VDD
VSS
138
NC
198
139
VSS
199
DQ32
DQ33
VSS
/DQS4
DQS4
VSS
DQ34
DQ35
140
141
142
143
144
145
146
147
DQ14
200
DQ15
VSS
201
202
DQ20
203
DQ21
VSS
204
205
DM2/DQS11
NU / / DQS11
206
207
uc
DQ37
VSS
DM4/DQS13
NU / / DQS13
VSS
DQ38
t
DQ39
VSS
2
EBE25RC8AAFA
引脚说明
引脚名称
A0到A12
A10 ( AP)
BA0 , BA1
DQ0到DQ63
CB0到CB7
/ RAS
/ CAS
/ WE
功能
地址输入
行地址
列地址
自动预充电
银行选择地址
数据输入/输出
校验位(数据输入/输出)
行地址选通命令
列地址选通命令
写使能
芯片选择
时钟使能
时钟输入
差分时钟输入
输入和输出数据选通
输入掩码
时钟输入串行PD
数据输入/输出的串行的PD
串行地址输入
电源内部电路
电源串行EEPROM
输入参考电压
A0到A12
A0到A9
EO
/CS0
CKE0
CK0
/CK0
DM0到DM8
SCL
SDA
SA0到SA2
VDD
VDDSPD
VREF
VSS
ODT0
/ RESET
NC
NU
DQS0到DQS17 , / DQS0到/ DQS17
注:1,复位引脚连接到PLL的两个OE和复位进行注册。
初步数据表E0470E11 ( 1.1版)
L
od
Pr
地
ODT控制
复位引脚(力注册和PLL投入低) *
无连接
1
不可用
uc
t
4