DSP56F826说明
16个专用的通用I / O( GPIO )引脚
三十( 30 )共享的通用I / O( GPIO )引脚
计算机正常操作(COP )看门狗定时器
两个外部中断引脚
外部复位引脚用于硬件复位
JTAG /片上仿真(一次 )的不显眼,处理器速度无关调试
软件编程,锁相环基于频率合成器,用于DSP核心时钟
在制造高密度EMOS与5V宽容, TTL兼容的数字输入
节模块的一个时间
能源信息
双电源供电, 3.3V和2.5V
等待和多站模式下可用
1.2 DSP56F826说明
该DSP56F826是DSP56800内核为基础的系列数字信号处理器(DSP )的一员。它
结合,在单个芯片中, DSP的处理能力和微控制器的与功能上
一套灵活的外设,以创建通用应用的极具成本效益的解决方案。
因为它的成本低,配置灵活和紧凑的程序代码,所述DSP56F826是良好
适合于许多应用。该DSP56F826包括许多外设都是特别有用
应用程序,如:噪声抑制, ID标签读取器,声/亚音速探测器,安全接入设备,
远程抄表,声音报警器, POS终端,功能手机。
该DSP56800内核基于哈佛式建筑由三个执行单元操作
并联,使每个指令周期多达六个操作。微处理器编程风格
模型和优化的指令集使率直代高效,紧凑的代码为
DSP和MCU应用。该指令集也是C高效/ C ++编译器,能够迅速实现
开发优化控制应用。
该DSP56F826支持从内部或外部存储器执行程序。两个数据操作数
可以从每个指令周期的片上数据RAM进行访问。该DSP56F826还提供了两个
外部专用中断线,以及高达46通用输入/输出(GPIO )线,这取决于
外设配置。
该DSP56F826 DSP控制器包括程序闪存31.5K字( 16位)和数据的2K字
闪存(每个可编程通过JTAG口) ,512字的程序RAM ,以及数据的4K字
内存。它也支持从外部存储器执行程序。
该DSP56F826共bootflash中的2K字,便于客户列入现场结合
可用于编程的主要程序和数据闪存编程软件程序
区。程序和数据闪存,可独立批量擦除或擦除的页大小
256个字。所述的bootflash存储器也可以是舱壁或页擦除。
该DSP控制器还提供了一整套标准的可编程外设,包括1
同步串行接口( SSI ),一个串行外设接口( SPI ) ,选项中选择第二个SPI
两个串行通信接口(的SCI )和一个四定时器。在SSI ,SPI和定时器四可
用作通用输入/输出端口(GPIO )如果不需要一个计时器功能。
DSP56F826初步的技术数据
3