飞思卡尔半导体公司
数据表:技术数据
文档编号: DSP56366
第3.1版, 1/2007
DSP56366
24位音频数字信号处理器
1
概观
目录
1
2
3
4
5
6
A
概述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 1-1
信号/连接说明。 。 。 。 。 。 。 。 。 2-1
规格。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 3-1
包装。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 4-1
设计考虑。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 5-1
订购信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 6-1
功耗基准。 。 。 。 。 。 。 。 A- 1
该DSP56366支持数字音频应用
需要声场处理,声学均衡,
和其他数字音频算法。该DSP56366用途
高性能,单时钟每周期DSP56300
可编程CMOS数字信号的核心家庭
处理器(DSP )与所述音频信号
飞思卡尔交响乐团DSP的处理能力
家庭,如图
图1-1 。
这种设计提供了一种
在飞思卡尔广受欢迎的2倍的性能提升
56000幻彩系列DSP ,同时保留代码
兼容性。显著增强建筑
包括一个桶形移位器, 24位寻址,指令
高速缓冲存储器和直接存储器存取(DMA) 。该
DSP56366提供每秒120万条指令
( MIPS )使用内部120 MHz的时钟频率为3.3 V.
本文件包含的新产品信息。在此说明和信息,如有变更,恕不另行通知。
飞思卡尔半导体公司, 2000年, 2001年, 2002年, 2003年, 2004年, 2005年, 2006年, 2007年。
版权所有。
概观
数据表约定
本数据手册使用以下约定:
横线
“断言”
“无效”
示例:
用于指示信号拉低时处于活动状态(例如,在RESET引脚有效
当低)。
意味着一个高真(高电平有效)信号为高或低真(低电平有效)信号为低
意味着一个高真(高电平有效)信号为低或低真(低电平有效)信号为高
信号/符号
针
针
针
针
逻辑状态
真
假
真
假
信号状态
断言
拉高
断言
拉高
电压*
V
IL
/ V
OL
V
IH
/ V
OH
V
IH
/ V
OH
V
IL
/ V
OL
注意:
*值V
IL
, V
OL
, V
IH
和V
OH
个别产品的规格定义。
8
4
6
1
2
16
5
内存扩展区
三重
定时器
DAX
( SPDIF的Tx 。 )
之间
脸
主持人
之间
脸
ESAI
之间
脸
石
之间
脸
ESAI_1
PIO_EB
节目
RAM / INSTR 。
缓存
3K ×24
程序ROM
40K ×24
引导ROM
192 x 24
X内存
内存
13K X 24
只读存储器
32K ×24
Y存储器
内存
7K X 24
只读存储器
8K ×24
PM_EB
外设
扩区
地址
GENERATION
单位
六个通道
DMA单元
YAB
XAB
PAB
DAB
XM_EB
YM_EB
外
地址
公共汽车
开关
DRAM &
SRAM总线
接口
&放大器;
我 - 缓存
18
地址
24-BIT
DSP56300
CORE
10
控制
DDB
YDB
国内
数据
公共汽车
开关
XDB
PDB
GDB
外
数据总线
开关
24
数据
动力
Mngmnt
PLL
时钟
发电机
节目
打断
调节器
节目
解码
调节器
节目
地址
发电机
数据ALU
24X24 + 56->56位MAC
两个56位
蓄能器
桶式移位器
JTAG
一旦
4
EXTAL
RESET
PINIT / NMI
MODA / IRQA
MODB / IRQB
的MoDC / IRQC
MODD / IRQD
24位总线
图1-1 DSP56366框图
DSP56366技术数据,第3.1版
1-2
飞思卡尔半导体公司
概观
1.1
1.1.1
特点
DSP56300模块化机箱
120每秒百万条指令( MIPS)与在3.3V的120 MHz的时钟。
目标代码兼容的56K核心。
数据ALU为24 ×24位乘法累加器和一个56位的桶形移位器。 16位算术
支持。
程序控制与位置无关的代码,支持和指令高速缓存的支持。
六通道DMA控制器。
基于PLL的时钟具有宽范围的频率乘法(1至4096 ) ,预分频器因子的
( 1到16)和功率节省的时钟分频器(2
i
中:i = 07) 。降低时钟噪声。
内部地址追踪支持和OnCE硬件/软件调试。
JTAG端口。
非常低功耗CMOS设计,全静态设计,工作频率降低到直流。
停止并等待低功耗待机模式。
1.1.2
片上存储器配置
7Kx24位Y数据RAM和8Kx24位y - ROM的数据。
13Kx24位X数据RAM和32Kx24位X数据光盘。
40Kx24位程序ROM 。
3Kx24位程序RAM和192x24位引导ROM 。程序RAM的1K可以用作
指令缓存或程序ROM修补。
Y数据RAM和5Kx24位X数据RAM 2Kx24位可以切换到程序RAM
导致最多的程序RAM 10Kx24位。
1.1.3
片外存储器扩展
外部存储器扩展端口。
片外扩展至数据存储2 16M ×24位字。
片外扩展,最高可达程序内存16M ×24位字。
同时无缝连接SRAM和DRAM 。
1.1.4
外围模块
串行音频接口( ESAI ) :最多4个接收器和多达6个发射器,主站或从站。我
2
S,索尼,
AC97 ,网络和其它可编程协议。
串行音频接口I ( ESAI_1 ) :最多4个接收器和多达6个发射器,主站或从站。我
2
S,
索尼, AC97 ,网络和其它可编程协议
该ESAI_1股四个数据引脚ESAI和ESAI_1不支持HCKR和
HCKT (高频时钟)
DSP56366技术数据,第3.1版
飞思卡尔半导体公司
1-3
概观
串行主机接口( SHI) : SPI和I
2
协议,多主机的能力, 10个字接收FIFO ,
8 , 16和24位字的支持。
字节宽并行主机接口( HDI08 )与DMA的支持。
三重定时器模块( TEC ) 。
数字音频发射器( DAX ) : 1串行发送器能够支持SPDIF , IEC958 ,
CP- 340及AES / EBU数字音频格式。
未使用的外设引脚(SHI除外)可被编程为GPIO线。
1.1.5
包装
144引脚塑料LQFP封装。
1.2
文档
表1-1
列出了提供的DSP56366的完整描述,并且是需要的文件
与零件设计正确。文档可从当地的飞思卡尔销售商,飞思卡尔
半导体销售办事处,飞思卡尔文学配送中心,或通过飞思卡尔的DSP家
互联网(的来源为最新的信息)的页面。
表1-1 DSP56366文档
文件名称
DSP56300系列手册
DSP56366用户手册
DSP56366产品简介
DSP56366技术数据表
(本文档)
IBIS模型
描述
在56300 -系列架构的详细描述和
在24位内核处理器和指令集
的详细描述,存储器,外围设备,并
接口
附图说明芯片的
电气和时序规范;引脚和封装
说明
输入输出缓冲信息规范。
订单号
DSP56300FM
DSP56366UM
DSP56366P
DSP56366
对于软件或模拟
车型,与销售人员联系或
去www.freescale.com 。
DSP56366技术数据,第3.1版
1-4
飞思卡尔半导体公司
2
2.1
SIGNAL /连接描述
SIGNAL分组
的DSP56366的输入和输出信号被组织成官能团,其列于
表2-1
并示于
图2-1 。
该DSP56366是从3.3 V电源供电;然而,一些输入可以承受5 V的特
通知此功能被添加到这些输入端的信号的描述。
表2-1 DSP56366功能信号的分组
功能群
电源(V
CC
)
接地( GND )
时钟和PLL
地址总线
数据总线
总线控制
中断和模式控制
HDI08
石
ESAI
ESAI_1
数字音频发射器( DAX )
定时器
JTAG /一旦端口
1
2
3
4
5
数
信号的
20
18
3
18
端口A
1
24
10
5
端口B
2
16
5
端口C
3
端口E
4
端口D
5
12
6
2
1
4
详细
描述
表2-2
表2-3
表2-4
表2-5
表2-6
表2-7
表2-8
表2-9
表2-10
表2-11
表2-12
表2-13
表2-14
表2-15
端口A是外部存储器接口端口,其中所述外部地址总线,数据总线和控制信号。
端口B信号是其中复用的HDI08信号的GPIO端口信号。
端口C的信号是其中复用的ESAI信号的GPIO端口信号。
端口E信号是其中复用的ESAI_1信号的GPIO端口信号。
端口D信号是其中复用的DAX信号的GPIO端口信号。
DSP56366技术数据,第3.1版
飞思卡尔半导体公司
2-1
飞思卡尔半导体公司
技术参数
DSP56362/D
第3版, 02/2004
24位音频数字
信号处理器
飞思卡尔半导体公司...
摩托罗拉设计的DSP56362 ,以支持需要数字音频压缩数字音频应用
和减压,声场处理,声学均衡和其它数字音频算法。该
DSP56362采用可编程的高性能,单时钟每周期DSP56300内核系列
结合的音频信号处理能力的CMOS数字信号处理器(DSP)
摩托罗拉交响乐团 DSP系列,如图
图1 。
这种设计提供了两方面的性能
增加了DSP的摩托罗拉流行的Symphony系列,同时保持代码兼容。显著
架构的改进包括一个桶形移位器, 24位寻址,指令缓存和直接
存储器存取(DMA) 。 DSP56362的使用提供了一个内部每秒100万条指令( MIPS )
在3.3 V 100 MHz的时钟
2
16
12
5
程序RAM /
X数据
指令
内存
Y数据的
缓存
5632
×
24
内存
3072
×
24
只读存储器
5632
×
24
程序ROM
6144
×
24
只读存储器
30K
×
24
6144
×
24
引导ROM
192
×
24
三重
定时器
DAX
( SPDIF )
主持人
接口
ESAI
石
内存
扩张
区域
PIO_EB
PM_EB
XM_EB
地址
GENERATION
单位
六通道
DMA单元
YAB
XAB
PAB
DAB
YM_EB
外设
扩区
外
地址
公共汽车
开关
18
地址
24-Bit
DSP56300
CORE
DDB
YDB
XDB
PDB
GDB
DRAM / SRAM
公共汽车
11
接口
&放大器;
我 - 高速缓存控制
控制
国内
数据
公共汽车
开关
EXTAL
外
数据总线
开关
24
数据
时钟
发电机
PLL
节目
打断
调节器
节目
解码
调节器
MODA / IRQA
MODB / IRQB
的MoDC / IRQC
MODD / IRQD
节目
地址
发电机
CLKOUT
数据ALU
24
×
24 + 56
→
56位MAC地址
两个56位累加器
56位桶式移位器
动力
Mngmnt 。
6
JTAG
一旦
RESET
PINIT / NMI
AA0456G
图1 DSP56362框图
本文件包含的新产品信息。在此说明和信息,如有变更,恕不另行通知。
IMOTOROLA
DSP56362超前信息
欲了解更多有关该产品,
转到: www.freescale.com
飞思卡尔半导体公司
SIGNAL /连接描述。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 1-1
规格。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 2-1
包装。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 3-1
设计注意事项。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 4-1
订购信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 5-1
功率消耗基准。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 A- 1
IBIS模型。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 B-1
INDEX 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 INDEX -I
飞思卡尔半导体公司...
提供技术援助:
电话:
电子邮件:
互联网:
1-800-521-6274
dsphelp@dsp.sps.mot.com
http://www.motorola-dsp.com
数据表约定
本数据手册使用以下约定:
横线
“断言”
“无效”
示例:
用于指示信号的情况下被置于低电平(例如处于活动状态,则复位
引脚为低电平有效。 )
意味着一个高真(高电平有效)信号为高或低真(低电平有效)
信号为低
意味着一个高真(高电平有效)信号为低或低真(低电平有效)
信号为高
信号/符号
针
针
针
针
注意:
逻辑状态
真
假
真
假
信号状态
断言
拉高
断言
拉高
电压*
V
IL
/V
OL
V
IH
/V
OH
V
IH
/V
OH
V
IL
/V
OL
*值V
IL
, V
OL
, V
IH
和V
OH
个别产品的规格定义。
!!
DSP56362超前信息
欲了解更多有关该产品,
转到: www.freescale.com
摩托罗拉
飞思卡尔半导体公司
概观
特点
多模,多声道解码器的软件功能
–
–
–
杜比数字和杜比定向逻辑
MPEG2 5.1
DTS
低音管理
飞思卡尔半导体公司...
–
数字音频后处理功能
–
–
–
–
3D虚拟环绕声
卢卡斯电影公司THX5.1
声场处理
均衡
数字信号处理芯
–
–
–
–
100 MIPS具有100 MHz的时钟频率为3.3 V ±5 %
与DSP56000内核兼容的目标代码
高度并行的指令集
数据算术逻辑单元(ALU)
–
–
全流水线24 ×24位并行乘法累加器( MAC )
56位并行桶形移位器(快速移位和归一化;比特流生成和
解析)
有条件的ALU指令
在软件控制下的24位或16位运算的支持
位置无关代码( PIC )的支持
针对DSP应用(包括直接抵消)优化的寻址模式
片上的指令高速缓冲存储器控制器
片上存储器,可扩展的硬件堆栈
嵌套的硬件DO循环
快速自动返回中断
六个DMA通道,支持内部和外部访问
一维,二维和三维转移(包括循环缓冲)
节目控制单元(PCU )
直接存储器访问( DMA)的
摩托罗拉
DSP56362超前信息
欲了解更多有关该产品,
转到: www.freescale.com
1