飞思卡尔半导体公司
目录(续)
段
数
标题
第5节
端口B
页面
数
5.1
简介。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 5-3
5.2
通用I / O组态。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 5-4
5.2.1
编程通用I / O 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 5-5
5.2.2
端口B通用I / O时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 5-8
5.3
主机接口( HI ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 5-10
5.3.1
主机接口 - DSP CPU的观点。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 5-11
5.3.2
编程模型 - DSP CPU的观点。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 5-12
5.3.2.1
主机控制寄存器( HCR ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-14
5.3.2.1.1
HCR主机接收中断使能( HRIE )位0 。 。 。 。 。 。 。 。 。 。 。 .5-14
5.3.2.1.2
HCR主机发送中断使能( HTIE )第1位。 。 。 。 。 。 。 。 。 。 。 .5-14
5.3.2.1.3
HCR host命令中断使能( HCIE )第2位。 。 。 。 。 。 。 。 。 .5-14
5.3.2.1.4
HCR主机旗2 ( HF2 )第3位。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-14
5.3.2.1.5
HCR主机旗3 ( HF3 )第4位。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-15
5.3.2.1.6
HCR保留控制(位5 ,图6和7)。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-15
5.3.2.2
主机状态寄存器( HSR ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-15
5.3.2.2.1
HSR主机接收数据满( HRDF )位0 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-15
5.3.2.2.2
HSR主机发送数据空( HTDE )第1位。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-15
5.3.2.2.3
HSR主机命令挂起( HCP )第2位。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-16
5.3.2.2.4
HSR主机标志0 ( HF0 )第3位。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-16
5.3.2.2.5
HSR主机标志1 ( HF1 )位4 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-16
5.3.2.2.6
HSR保留状态(位5和6)。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-17
5.3.2.2.7
HSR DMA状态( DMA )第7位。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-17
5.3.2.3
主机接收数据寄存器( HRX ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-17
5.3.2.4
主机发送数据寄存器( HTX ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-17
5.3.2.5
寄存器的内容复位后。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-17
5.3.2.6
主机接口DSP CPU中断。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-18
5.3.2.7
主机端口使用注意事项 - DSP侧。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-18
5.3.3
主机接口 - 主机处理器观点。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 5-19
5.3.3.1
编程模型 - 主机处理器观点。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-20
5.3.3.2
中断控制寄存器( ICR ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-20
5.3.3.2.1
ICR接收请求允许( RREQ )位0 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-22
5.3.3.2.2
ICR发送请求启用( TREQ )第1位。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-22
5.3.3.2.3
ICR保留位(第2位) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-23
5.3.3.2.4
ICR主机标志0 ( HF0 )第3位。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-23
5.3.3.2.5
ICR的主机标志1 ( HF1 )位4 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-23
5.3.3.2.6
ICR主机模式控制( HM1和HM0位)位5和6 。 。 。 。 。 .5-23
5.3.3.2.7
ICR位初始化( INIT )第7位。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-24
5.3.3.3
命令向量寄存器( CVR ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .5-26
飞思卡尔半导体公司...
vi
欲了解更多有关该产品,
转到: www.freescale.com
目录
摩托罗拉