摩托罗拉
半导体
技术参数
24位通用
数字信号处理器
订购此文件
由DSP56001 / D
DSP56001
针脚栅格阵列( PGA )
可在一个88引脚的陶瓷
通孔包。
陶瓷四方扁平封装( CQFP )
该DSP56001是摩托罗拉家族中的一员
可在一个132引脚,占地面积小,
HCMOS ,低功耗,通用数字信号
表面贴装封装。
处理器。该DSP56001拥有完整512个字
速度,片上程序RAM(PRAM ),存储器,二
塑料四方扁平封装( PQFP )
256字的数据RAM中,两名预编程数据
可在一个132引脚,占地面积小,
ROM和专用的片上引导硬件为按照
表面贴装封装。
麻省理工用户程序方便装载到亲
克RAM 。这是因为该方案是现成的,货架的一部分
内存是用户可编程的。处理器的核心由并行操作的三个执行单元 - 该数据的ALU ,
地址生成单元,程序控制器。该DSP56001具有MCU式的片上外设,程序和数据
存储器,以及一个存储器扩展端口。主控式的编程模型和指令集使编写高效的COM
协议的代码,简单明了。
关于高吞吐量的DSP56001使得它非常适合于通信,高速控制,数字处理,计算机
和音频应用。这有利于该吞吐量的主要特点是:
速度
精确
排比
每秒( MIPS ) 16500000说明了33 MHz的时钟时, DSP56001能执行
1024点复数快速傅立叶变换in1.98毫秒( 66240个时钟周期) 。
数据通路是24位宽,从而提供动态范围144分贝;中间结果
在56位累加器举行的范围可以超过336分贝。
数据ALU ,地址运算单元和程序控制器并行操作,这样的IN-
梁支预取,一个24×24位乘法,一个56位加法,两个数据移动和2个地址
指针更新使用的三种类型的算术运算(线性,模数,或反向进位)中的一个可以是
在一个指令周期内执行。这使得并行的四系无限脉冲重
sponse (IIR)滤波器部分,仅在四个周期中执行,理论最小值为单个
乘法器结构。
除了三个独立的执行单元,所述DSP56001具有六个片上存储器,
3片式的MCU外设(串行通信接口,同步串行接口
面,以及主机接口) ,一个时钟发生器和7总线( 3地址和4的数据) , mak-
荷兰国际集团的整体系统功能完整,功能强大,而且成本非常低,功耗低,
紧凑。
三阶段的指令流水线是基本上不可见的程序员从而允许
用汇编语言或高级语言等简单的程序开发
作为ANSI C.
62个指令助记符是MCU ,就像从编程微处理器的制造转型
处理机来编程DSP56001数字信号处理器尽可能容易。该orthog-
onal语法支持的并行执行单元的控制。此语法提供了12808830昼夜温差
使用62指令助记符指令同的变化。无开销DO指令
和重复( REP )指令使编写直线的代码已经过时了。
该DSP56001是相同的DSP56000除了它具有512x24位芯片方案
RAM中的,而不是程序ROM 3.75K ;一个32x24位的引导ROM加载程序RAM
从任一字节宽的存储器映射的ROM或经由主机接口;和片上的X和Y
ROM中的数据已经被预先设定为阳性亩和A律,以线性膨胀表和
一个完整的,四象限正弦波表,分别。
由于CMOS器件中, DSP56001是天生功耗非常低;然而,其他三个特征可以
降低功率消耗,以一个非常低的水平。
- WAIT指令切断的DSP56001的中央处理部的时钟。
- STOP指令停止内部振荡器。
- 功率线性增加(大约)与频率;因此,降低了时钟频率
降低功耗。
积分
隐形管道
指令集
DSP56000/DSP56001
兼容性
低功耗
本文件包含的新产品信息。在此说明和信息,如有变更,恕不另行通知。
MOTOROLA INC。, 1992年
第3版
1998年5月4日