DS99R421 5-43 MHz的FPD -Link的LVDS ( 3数据+ 1个时钟),以单一嵌入式时钟直流平衡
LVDS转换器
2008年1月8日
DS99R421
5-43 MHz的FPD -Link的LVDS ( 3数据+ 1时钟)单
嵌入式时钟直流平衡的LVDS转换器
概述
该DS99R421将一个FPD -Link的输入, 4个非DC
平衡的LVDS ( 3 LVDS数据+ LVDS时钟)加3过
采样的低速控制位为单路LVDS直流平
高级串行数据流具有嵌入式时钟信息。这
单一的串行数据流简化了传输的24位总线
单个差分对PCB走线和电缆通过消除
荷兰国际集团的3个平行的LVDS数据之间的偏移的问题
输入和LVDS时钟路径。它通过叙事节省了系统成本
赛艇4 LVDS对,以1 LVDS对,反过来减少PCB
层,电缆宽度,连接器的尺寸和引脚。
该DS99R421采用了单一的串行LVDS信号
在高速I / O 。嵌入式时钟的LVDS提供了一种低
功耗和低噪音的环境,可靠地传输数据
通过串行传输路径。通过优化该转换器
在工作频率范围的输出边沿速率EMI为进一
疗法降低。
此外,该器件具有预加重以提高信号
在使用有损电缆更长的距离。内部DC的天平
高级编码用于支持交流耦合在互连
nects 。
特点
■
5兆赫, 43兆赫嵌入式时钟&直流平衡数据
变速器(共21 LVDS数据位加3低速
LVCMOS的数据比特)
■
用户可调预加重驱动力通过
对LVDS输出,并且能够驱动多达外部电阻
10米屏蔽双绞线电缆
■
支持AC耦合数据传输
■
100
集成终端电阻的LVDS输入
■
断电控制
■
可@SPEED BIST到DS90UR124验证链接
■
■
■
■
■
■
■
■
廉正
所有的LVCMOS输入&控制引脚有内部下拉
在OS施密特触发器输入[ 2 : 0 ] ,以尽量减少亚稳态
条件。
通过DEN输出三态
片内滤波器的PLL
电源电压范围3.3V ± 10 %
汽车级温度范围-40 ° C至+ 105°C
超过8kV的ESD容差大
符合ISO 10605 ESD和AEC- Q100合规
框图
30011301
图1.框图
TRI- STATE是美国国家半导体公司的注册商标。
2008美国国家半导体公司
300113
www.national.com
DS99R421
绝对最大额定值
(注1 )
如果是用于军事/航空航天特定网络版设备是必需的,
请向美国国家半导体销售办事处/
经销商咨询具体可用性和规格。
电源电压(V
DD
)
-0.3V至+ 4V
LVCMOS输入电压
-0.3V到(V
DD
+0.3V)
LVCMOS输出电压
-0.3V到(V
DD
+0.3V)
LVDS接收器输入电压
-0.3V至+ 3.9V
LVDS驱动器输出电压
-0.3V至+ 3.9V
LVDS输出短路持续时间
10毫秒
结温
+150°C
储存温度
-65 ° C至+ 150°C
焊接温度
(焊接, 4秒)
+260°C
最大封装功耗容量
包德的评价:
1/θ
JA
° C / W以上+ 25°C
DS99R421 - 36L LLP
θ
JA
θ
JC
37.6 ( 4L *); 83.7 ( 2L * ) ° C / W
3.1 ( 2 / 4L * ) ° C / W
* JEDEC
ESD额定值( HBM )
ESD额定值( ISO10605 )
R
D
= 2 kΩ的,C
S
=三百三分之一百五十○ pF的
接触放电
DOUT¤
空气放电
DOUT¤
≥
± 8千伏
DS99R421满足
ISO10605
± 10千伏
± 25千伏
推荐工作
条件
电源电压(V
DD
)
经营自由的空气
温度(T
A
)
输入时钟速率
RxCLKIN ±
电源噪声(V
DDP -P
)
接收器输入范围
民
3.0
40
5
0
喃
3.3
+25
最大
3.6
+105
单位
V
°C
43
兆赫
100mV的
P-P
V
DD
V
电气特性
在推荐,除非另有规定工作电源和温度范围内。
符号
V
IH
V
IL
V
CL
I
IN
V
TH
+
V
TH
V
H
V
TH
V
TL
|V
ID
|
V
CM
I
IN
参数
高电平输入电压
低电平输入电压
输入钳位电压
输入电流
高电平输入电压
高电平输入电压
滞后电压
V
TH
+ – V
TH
LVDS差分输入:
RxIN0 ± , RxIN1 ± , RxIN2 ± ,
RxCLKIN ±
I
CL
= -18毫安
V
IN
= 0V或3.6V
操作系统[2:0 ]
(施密特触发输入)
10
2.0
0.8
200
400
600
条件
引脚/频率。
PWDNB ,书房, VODSEL ,
BISTEn
民
2.0
GND
0.9
典型值
最大
V
DD
0.8
1.5
+10
单位
V
V
V
A
V
V
mV
LVCMOS &施密特触发器输入DC规格
LVDS DC规格
差别阈限高V
CM
= 1.2V
电压
差阈值低
电压
差分输入电压
摇摆
共模电压
输入电流
V
IN
= +2.4V,
V
DD
= 3.6V
V
IN
= 0V,
V
DD
= 3.6V
+100
100
100
0.525
10
-10
1.2
600
V
DD
(V
ID
/2)
+10
+10
mV
mV
mV
mV
A
A
3
www.national.com
DS99R421
符号
V
OD
参数
条件
引脚/频率。
LVDS差分输出:
DOUT¤
民
380
650
典型值
500
900
10
最大
630
1150
50
1.5
50
单位
mV
mV
mV
V
mV
差分输出电压
T
= 100
(图10 )
VODSEL = L
R
T
= 100
VODSEL = H
ΔV
OD
V
OS
ΔV
OS
I
OS
差分输出电压
T
= 100
不平衡
输出电压偏移
输出电压偏移
区别
输出短路
当前
R
T
= 100
PRE = H (关闭)
R
T
= 100
PRE = H (关闭)
DOUT ± = 0V
VODSEL = L
PRE = H (关闭)
DOUT ± = 0V
VODSEL = H
PRE = H (关闭)
2
1.0
1.2
5
8
mA
7
13
mA
I
OZ
TRI- STATE输出电流PWDNB = 0V ,
DOUT ± = 0V或V
DD
(输入时不切换)
内部输入终端
阻力
RXIN :
横跨RXIN (2: 0)+ & RXIN
(2: 0) - ,以及跨
RxCLKIN + & RxCLKIN-
F = 43 MHz的
R
T
= 100
棋盘图案
PRE = 6 KΩ
(
图3)
PWDNB = 0V
(输入时不切换)
10
±1
+10
A
R
T
90
105
130
转换器电源电流
I
DD
总电源电流
(包括负载电流)
电源电流电源 -
下
95
130
mA
I
DDTZ
2
50
A
接收器输入时序要求
在推荐,除非另有规定工作电源和温度范围内。
符号
t
RCIH
t
RCIL
参数
接收器时钟输入高电平时间
接收器时钟输入低电平时间
条件
参考上升沿
RxCLKIN
参考上升沿
RxCLKIN
民
0.35T
典型值
0.57T
0.43T
0.65T
最大
单位
ns
ns
接收器输入开关特性
在推荐,除非另有规定工作电源和温度范围内。
符号
RITOL -L
RITOL -R
参数
接收器输入公差左
(图7,8 )
(注8 , 10 )
接收器输入公差
右
(图7,8 )
(注8 , 10 )
单位间隔
(注8)
条件
引脚/频率。
5兆赫, 43兆赫
5兆赫, 43兆赫
0.3
5兆赫, 43兆赫
的1/ 7日
RxCLKIN
UI
民
典型值
最大
0.3
单位
UI
UI
ns
www.national.com
4
DS99R421
输入时序对于OS的要求[2 :0]的
在推荐,除非另有规定工作电源和温度范围内。
符号
F
OS
[2:0]
参数
最大频率
限制操作系统的[2:0 ]
条件
引脚/频率。
操作系统[2:0 ]
民
典型值
最大
F
RxCLKIN
/ 5
单位
兆赫
输入到输出的开关特性
在推荐,除非另有规定工作电源和温度范围内。
符号
RCTCD
PDD
参数
RXCLK IN至DOUT延迟
(图5) ,
(注9 )
关机延迟
条件
引脚/频率。
5兆赫, 43兆赫
5兆赫, 43兆赫
民
4T + 1.0
典型值
4T + 5.0
最大
4T + 10.0
1
单位
ns
s
串行输出开关特性
在推荐,除非另有规定工作电源和温度范围内。
符号
t
LLHT
t
LHLT
t
PLT
参数
LVDS低到高的转变时间
LVDS高向低转换时间
PLL锁定时间
条件
R
T
= 100,
C
L
= 10 pF到GND
(图4)
5兆赫, 43兆赫
5兆赫, 43兆赫
(对于理想)
5兆赫, 43兆赫
0.78
1 / 28
DOUT
民
典型值
0.3
0.3
最大
0.5
0.5
10
单位
ns
ns
ms
UI
ns
TxOUT_E_O TxOUT_Eye_Opening
(注8 , 11 )
(图9 )
UI
单位间隔
(注8)
注1 :
“绝对最大额定值”,表示以后可能会损坏设备的限制,包括不可操作性的设备可靠性和退化
和/或性能。该设备和/或无退化的绝对最大额定值或其他条件以外的那些指示的功能操作
推荐工作条件是不是暗示。推荐工作条件表示条件该设备是功能和
设备不应该超出这样的条件下操作。
注2 :
根据上市推荐工作条件电气特性表列出了保证的性能规格除非另有修改
或由电气特性条件和/或Notes规定。典型规格仅估计,并不能保证。
注3 :
典型值在3.3V最可能的参数规范,TA = 25摄氏度,并在推荐工作条件的产品时
表征,并不能保证。
注4 :
电流进入器件引脚被定义为正。电流输出器件管脚的定义为负。电压参考地,除了V
OD
, ΔV
OD
,
V
TH
和V
TL
这是差分电压。
注5 :
规范由特性保证,而不是在生产测试。
注6 :
规格为设计保证,而不是在生产测试。
注7 :
总的互连抖动预算(T
JIT
)指定由互连假定发射机和接收机是的SerDes电路中加入所允许的抖动。
注8 :
用户界面 - 单位间隔,相当于一个理想的序列化的数据位宽度。在UI缩放与频率。
为输入时,它为1/ 7的输入时钟周期。例如43兆赫= 23.26纳秒。这1 / 7是3.32纳秒。这是1的用户界面输入的在43兆赫。
对于输出,它是输入时钟周期的1/ 28 。例如43兆赫= 23.26纳秒。这1 / 28为831 ps的。这是1的用户界面的输出在43兆赫。
注9 :
时钟单元符号(T )定义为1 / ( RxCLKIN的线路速率) 。
注10 :
接收机输入容限被定义为在接收器输入端的有效数据采样区域。这个余量考虑到发射机的脉冲位置
(最小值和最大值)和接收器输入建立时间和保持时间(内部数据采样窗口 - RSPos ) 。该保证金可用于LVDS互连歪斜,符号间
干扰(既取决于电缆的类型/长度) ,和时钟抖动。
注11 :
TxOUT_E_O由预加重值的影响。
5
www.national.com