DS92LV2411/DS92LV2412
DS92LV2411串行引脚说明
引脚名称
DI [ 7:0]
DI [ 15:8]
DI [ 23:16]
CI1
针#
I / O类型
描述
LVCMOS并行接口
34 , 33 , 32 , 29 ,我, LVCMOS并行接口数据输入引脚
28 , 27 , 26 , 25W /下拉对于8位红色显示: DI7 = R7 - MSB , DI0 = R0 - LSB 。
42 , 41 , 40 , 39 ,我, LVCMOS并行接口数据输入引脚
38 , 37 , 36 35 W /下拉对于8位绿色显示: DI15 = G7 - MSB , DI8 = G0 - LSB 。
2, 1, 48, 47,
我, LVCMOS并行接口数据输入引脚
46 , 45 , 44 43 W /下拉对于8位蓝色显示: DI23 = B7 - MSB , DI16 = B0 - LSB 。
5
我, LVCMOS控制信号输入
W /下拉式显示器/视频应用:
CI1 =数据使能输入
控制信号的脉冲宽度必须为3个时钟周期或更长的时间将被发送时,控制
信号滤波器使能器(CONFIG [1:0 ] = 01) 。有对最小没有限制
当控制信号过滤器被禁用的过渡脉冲( CONFIG [ 1 : 0 ] = 00) 。
控制信号滤波的信号被限制在每130个时钟2跃迁不管
设置。
我, LVCMOS控制信号输入
W /下拉式显示器/视频应用:
Cl 2 =水平同步输入
控制信号的脉冲宽度必须为3个时钟周期或更长的时间将被发送时,控制
信号滤波器使能器(CONFIG [1:0 ] = 01) 。有对最小没有限制
当控制信号过滤器被禁用的过渡脉冲( CONFIG [ 1 : 0 ] = 00) 。
控制信号滤波的信号被限制在每130个时钟2跃迁不管
设置。
我, LVCMOS控制信号输入
W /下拉式显示器/视频应用:
Cl 3 =垂直同步输入
CI3被限制在每130个时钟周期1的过渡。因此,最小脉冲宽度允许
是130个时钟周期宽。
我, LVCMOS时钟输入
W /下拉锁存器/数据选通边缘由RFB引脚设置。
我, LVCMOS掉电模式输入
W /下拉PDB = 1 ,丝氨酸启用(正常工作) 。
请参考应用信息部分“户户通电要求和PDB针” 。
PDB = 0 ,丝氨酸被断电
当丝氨酸处于掉电状态时,所述驱动器输出(DOUT +/- )都是逻辑高时,
PLL被关闭, IDD最小化。控制寄存器进行
复位。
我, LVCMOS差分驱动器输出电压选择
W /下拉VODSEL = 1 ,慢性粒细胞白血病VOD为± 420 mV时, 840 MVP -P (典型值) - 长电缆/德EMPH应用
VODSEL = 0 , CML VOD为± 280 mV时, 560 MVP -P (典型值) - 短电缆(无德EMPH ) ,低
功率模式。
这也可以通过I2C寄存器控制。
I,模拟
W /拉
去加重控制
德EMPH =开(浮) - 禁用
为了使去加重,通过寄存器从这个引脚配合的电阻到GND或控制。
SEE
表3中。
这也可以通过I 2 C寄存器的访问控制。
CI2
3
CI3
4
CLKIN
10
控制和配置
PDB
21
VODSEL
24
DE- EMPH
23
RFB
11
我, LVCMOS时钟输入锁存器/数据选通脉冲边沿选择
瓦特/下拉RFB = 1,并行接口的数据和控制信号被锁存时钟上升沿。
RFB = 0,并行接口的数据和控制信号被锁存时钟下降沿。
这也可以通过I 2 C寄存器的访问控制。
www.national.com
4