添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符D型号页 > 首字符D的型号第256页 > DS92LV2411
DS92LV2411 / DS92LV2412 5-50MHz 24位通道链接II串行器和解串
初步
DS92LV2411/DS92LV2412
2010年5月25日
5-50MHz 24位通道链接II串行器和解串
概述
该DS92LV2411 (串行) / DS92LV2412 (解串器)
芯片组转换并行24位LVCMOS数据接口
与嵌入一个高速CML串行接口
时钟信息。这种单一的串行数据流可以消除偏差
时钟和数据之间的问题,降低了连接器的尺寸和
互联的费用,用于传送24位或更小,母线过
的FR-4印刷电路板的底板,差动或哄钙
统计局。
除了在24位数据总线的接口,该
DS92LV2411 / 12还具有慢的3位控制总线
高速信号。这允许实现视频和显示
具有高达24比特每像素( RGB888 ) ,或应用程序的EM
床上用品的压缩视频格式音频信息。
可编程发送去加重,接收均衡,
片上加扰和DC平衡允许长途
传输损耗电缆和背板。该
DS92LV2412自动锁定至输入的数据没有
外部参考时钟或特殊的同步模式,可提供
易“即插即走”或“热插拔”操作。 EMI最小化
通过使用低电压差分信号的,接收器驱动器
强度控制和扩频时钟功能。
该DS92LV2411 / 12芯片组是可编程的,虽然一个I2C
接口以及通过销。内置的全速BIST
特征验证链路完整性和可用于制
诊断。
该DS92LV2411提供48引脚LLP和
DS92LV2412是在一个60引脚的LLP封装。 DE-两个
恶习工作在-40 °的整个工业温度范围内
C至+ 85°C 。
特点
24位数据, 3比特的控制,5 - 50 MHz时钟
应用有效载荷高达1.2 Gbps的
交流耦合的互连:STP长达10米或哄20+米
1.8V或3.3V LVCMOS兼容的I / O接口
在Ser和辅集成终端
全速BIST模式和报告引脚
通过可配置的引脚或I2C兼容的串行控制总线
掉电模式下的功耗降至最低
>8千伏HBM ESD额定值
串行器 - DS92LV2411
支持扩频时钟( SSC )上的投入
数据扰频器,可降低EMI
交流耦合直流平衡编码器
可选的输出电压V
OD
和可调去加重
解串器 - DS92LV2412
随机数据锁定;没有参考时钟
可调输入接收器均衡
LOCK (实时连接状态)报告脚
可选的扩频时钟发生器( SSCG )
输出摆率控制( OS) ,以降低EMI
应用
嵌入式视频和显示
医学影像
工厂自动化
办公自动化系统 - 打印机,扫描仪
安全和视频监控
通用数据通信
应用图
30065327
三州
是美国国家半导体公司的注册商标。
2010美国国家半导体公司
300653
www.national.com
DS92LV2411/DS92LV2412
方框图
30065328
30065329
订购信息
NSID
DS92LV2411SQ
DS92LV2411SQX
DS92LV2412SQ
DS92LV2412SQX
包装说明
48引脚的LLP , 7.0× 7.0 ×0.8毫米,节距为0.5mm
48引脚的LLP , 7.0× 7.0 ×0.8毫米,节距为0.5mm
60引脚的LLP , 9.0× 9.0 ×0.8毫米,节距为0.5mm
60引脚的LLP , 9.0× 9.0 ×0.8毫米,节距为0.5mm
QUANTITY
待定
1000
待定
1000
规格
NOPB
NOPB
NOPB
NOPB
包ID
SQA48A
SQA48A
SQA60B
SQA60B
www.national.com
2
DS92LV2411/DS92LV2412
DS92LV2411引脚图
30065319
串行器 - DS92LV2411 - 顶视图
3
www.national.com
DS92LV2411/DS92LV2412
DS92LV2411串行引脚说明
引脚名称
DI [ 7:0]
DI [ 15:8]
DI [ 23:16]
CI1
针#
I / O类型
描述
LVCMOS并行接口
34 , 33 , 32 , 29 ,我, LVCMOS并行接口数据输入引脚
28 , 27 , 26 , 25W /下拉对于8位红色显示: DI7 = R7 - MSB , DI0 = R0 - LSB 。
42 , 41 , 40 , 39 ,我, LVCMOS并行接口数据输入引脚
38 , 37 , 36 35 W /下拉对于8位绿色显示: DI15 = G7 - MSB , DI8 = G0 - LSB 。
2, 1, 48, 47,
我, LVCMOS并行接口数据输入引脚
46 , 45 , 44 43 W /下拉对于8位蓝色显示: DI23 = B7 - MSB , DI16 = B0 - LSB 。
5
我, LVCMOS控制信号输入
W /下拉式显示器/视频应用:
CI1 =数据使能输入
控制信号的脉冲宽度必须为3个时钟周期或更长的时间将被发送时,控制
信号滤波器使能器(CONFIG [1:0 ] = 01) 。有对最小没有限制
当控制信号过滤器被禁用的过渡脉冲( CONFIG [ 1 : 0 ] = 00) 。
控制信号滤波的信号被限制在每130个时钟2跃迁不管
设置。
我, LVCMOS控制信号输入
W /下拉式显示器/视频应用:
Cl 2 =水平同步输入
控制信号的脉冲宽度必须为3个时钟周期或更长的时间将被发送时,控制
信号滤波器使能器(CONFIG [1:0 ] = 01) 。有对最小没有限制
当控制信号过滤器被禁用的过渡脉冲( CONFIG [ 1 : 0 ] = 00) 。
控制信号滤波的信号被限制在每130个时钟2跃迁不管
设置。
我, LVCMOS控制信号输入
W /下拉式显示器/视频应用:
Cl 3 =垂直同步输入
CI3被限制在每130个时钟周期1的过渡。因此,最小脉冲宽度允许
是130个时钟周期宽。
我, LVCMOS时钟输入
W /下拉锁存器/数据选通边缘由RFB引脚设置。
我, LVCMOS掉电模式输入
W /下拉PDB = 1 ,丝氨酸启用(正常工作) 。
请参考应用信息部分“户户通电要求和PDB针” 。
PDB = 0 ,丝氨酸被断电
当丝氨酸处于掉电状态时,所述驱动器输出(DOUT +/- )都是逻辑高时,
PLL被关闭, IDD最小化。控制寄存器进行
复位。
我, LVCMOS差分驱动器输出电压选择
W /下拉VODSEL = 1 ,慢性粒细胞白血病VOD为± 420 mV时, 840 MVP -P (典型值) - 长电缆/德EMPH应用
VODSEL = 0 , CML VOD为± 280 mV时, 560 MVP -P (典型值) - 短电缆(无德EMPH ) ,低
功率模式。
这也可以通过I2C寄存器控制。
I,模拟
W /拉
去加重控制
德EMPH =开(浮) - 禁用
为了使去加重,通过寄存器从这个引脚配合的电阻到GND或控制。
SEE
表3中。
这也可以通过I 2 C寄存器的访问控制。
CI2
3
CI3
4
CLKIN
10
控制和配置
PDB
21
VODSEL
24
DE- EMPH
23
RFB
11
我, LVCMOS时钟输入锁存器/数据选通脉冲边沿选择
瓦特/下拉RFB = 1,并行接口的数据和控制信号被锁存时钟上升沿。
RFB = 0,并行接口的数据和控制信号被锁存时钟下降沿。
这也可以通过I 2 C寄存器的访问控制。
www.national.com
4
DS92LV2411/DS92LV2412
引脚名称
CONFIG
[1:0]
针#
13, 12
I / O类型
描述
我, LVCMOS 00 :控制信号滤波器无效
W /下拉01 :控制信号使能滤波器
10 :反向兼容模式与DS90UR124或DS99R124Q接口
11 :反向兼容模式与DS90C124接口
I,模拟
我, LVCMOS
I2C串行控制总线的设备ID地址选择 - 可选
接地电阻和10 kΩ的上拉至1.8V的电源轨。看
表10 。
I2C串行控制总线时钟输入 - 可选
SCL需要一个外部上拉电阻到V
DDIO
.
ID [ X]
SCL
SDA
BISTEn
6
8
9
31
I / O , LVCMOS I2C串行控制总线数据输入/输出 - 可选
漏极开路SDA需要一个外部上拉电阻V
DDIO
.
我, LVCMOS BIST模式 - 可选
W /下拉BISTEN = 0 , BIST被禁用(正常工作)
BISTEN = 1, BIST使能
我, LVCMOS
版权所有
- 配合低
瓦特/下拉
O, CML
O, CML
非反相输出。
输出必须是交流耦合与0.1 μF电容。
反相输出。
输出必须是交流耦合与0.1 μF电容。
逻辑电源, 1.8 V± 5 %
PLL电源, 1.8 V± 5 %
TX高速逻辑电源, 1.8 V± 5 %
输出驱动器电源, 1.8 V± 5 %
LVCMOS I / O电源,
1.8 V± 5%或3.3 V± 10 %
DAP是大的金属接触的底侧上,位于该事务所的中心
封装。
连接到接地平面
(GND)的具有至少9的通孔。
RES [2 :0]的
18, 16, 15
通道链接II - CML串行接口
DOUT +
DOUT-
20
19
电源和接地
VDDL
VDDP
VDDHS
VDDTX
VDDIO
GND
7
14
17
22
30
DAP
动力
动力
动力
动力
动力
注: 1 = HIGH , 0 L =低
在VDD (V
DDN
和V
DDIO
)供应坡道应大于1.5毫秒单调上升较快。如果再慢1.5毫秒,然后电容器
在需要的PDB引脚,以确保PDB到达后,所有的VDD纷纷落户到推荐的工作电压。
5
www.national.com
查看更多DS92LV2411PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    DS92LV2411
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:1229871090 复制
电话:400-15695632345
联系人:薛女士
地址:宣州区麒麟大道11号-102
DS92LV2411
德州仪器
24+
1002
MODULE
全新原装现货原盒原标实拍欢迎询价
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
DS92LV2411
√ 欧美㊣品
▲10/11+
8081
贴◆插
【dz37.com】实时报价有图&PDF
查询更多DS92LV2411供应信息

深圳市碧威特网络技术有限公司
 复制成功!