DS92LV1023E 30-66 MHz的10位总线LVDS串行器
2005年4月
DS92LV1023E
30-66 MHz的10位总线LVDS串行器
概述
该DS92LV1023E是300 660 Mb / s的串行器用于高
在FR- 4高速单向串行数据传输
印刷电路板背板和铜的平衡
电缆。它把一个10位宽的并行LVCMOS / LVTTL
数据总线到一个单一的高速总线LVDS串行数据
物流与嵌入式时钟。这个单一的串行数据流
简化了PCB设计,并缩小降低PCB成本
数据路径,这反过来降低了PCB的大小和数目
层。单一的串行数据流也降低了电缆
尺寸,连接器的数量,并消除了时钟至数据
和数据到数据偏斜。
该DS92LV1023E可以很好地处理任何国家Semicon-
其规定的范围内导体的总线LVDS 10位解串器
频率运行范围内。它具有出色的ESD亲
tection ,在时钟引脚可选的边沿触发和高阻抗
ANCE输出在掉电模式。
该DS92LV1023E被设计为与流过PI-
NOUT并提供节省空间的28引脚SSOP
封装。
特点
n
30-66 MHz单10 : 1串行器与300-660 Mb / s的
吞吐量
n
强大的总线LVDS串行数据传输
对于特殊的抗噪性和低的嵌入式时钟
EMI
n
& GT ;
在总线LVDS输出引脚10千伏HBM ESD保护
n
保证过渡的每一个数据传输周期
n
低功耗
& LT ;
250毫瓦(典型值)
@
66兆赫
n
单差分对消除多通道偏移
n
流通引脚排列,便于PCB布局
n
时钟可编程边沿触发
n
在驱动器输出高阻抗,当电源关闭
n
总线LVDS串行输出额定负载27Ω
n
小型28引线SSOP封装
方框图
20131801
三州
是美国国家半导体公司的注册商标。
2005美国国家半导体公司
DS201318
www.national.com
DS92LV1023E
方框图
(续)
应用
20131802
功能说明
该DS92LV1023E是一个10位的串行装置,它的─
GETHER与兼容解串器(即DS92LV1224 )
形成了设计, FR-4印制传输数据的芯片组
电路板背板和平衡的铜电缆在
时钟速度从30到66兆赫。
该芯片组有三种操作活动状态:完成初始化
化,数据传输,并重新同步;和两个被动
状态:掉电和TRI- STATE
.
以下各节描述每个操作和被动
状态。
用户的应用决定了SYNC1的控制权,
同步2针。一个建议是直接反馈回路
从锁销。在任何情况下,串行器
这两个SYNC输入后返回停止发送SYNC模式
低。
当解串器检测到的边缘过渡的公交车
LVDS输入,它会尝试锁定到嵌入式时钟
信息。当解串器锁定到总线LVDS
时钟, LOCK输出将变低。当LOCK为低电平时,该
解串器输出代表输入的总线LVDS数据。
数据传输
初始化之后,将串行器将接受来自输入数据
DIN0 - DIN9 。串行器采用TCLK输入锁存器
输入的数据。该TCLK_R /女引脚选择哪条边的
串行用来选通输入数据。 TCLK_R / F高
选择上升沿的时钟数据和低选择
下降沿。如果其中的SYNC输入高5 * TCLK
周期,在DIN0 - DIN9数据时钟,不论忽略
边缘。
确定后时钟沿来使用,一开始和停止
位,内部追加,帧中的寄存器中的数据位。
起始位始终为高电平,停止位始终为低电平。
起始位和停止位功能的嵌入式时钟位
在串行数据流。
串行传输串行数据和时钟位( 10 + 2
位)从串行数据输出(DO
±
)在TCLK的12倍
频率。例如,如果TCLK是66兆赫时,串行速率是
66 ×12 = 792兆比特每秒。由于只有10位是
从输入数据,串行“有效载荷”率是10倍
TCLK频率。例如,如果TCLK = 66 MHz的中,对有效
负载数据速率是66 ×10 = 660 Mbps的。数据源
提供TCLK和必须在30兆赫到66的范围内
MHz的名义。
串行输出( DO
±
)可以驱动一个点 - 对 - 点CON-
nection或在有限的多点或多点的背板。
输出数据传输时使能引脚( DEN )是
高, PWRDN =高, SYNC1和SYNC2低。
当DEN驱动为低电平时,串行输出引脚将进入
三态。
当解串器同步到串行的
LOCK引脚为低电平。解串器锁定在嵌入式
初始化
这两种设备的初始化数据传输之前必须发生
任务开始。初始化指的同步
串行器和解串PLL的本地时钟,这可能
是相同的或不同的。事后,同步
解串器串行发生。
第1步:当你申请V
CC
这两个串行和/或Dese-
rializer ,各自的输出输入三态
和导通
芯片上电电路,禁止内部电路。当V
CC
达到V
CC
行( 2.5V)在各装置中的锁相环开始锁相
荷兰国际集团到本地时钟。对于串行,本地时钟是
发送时钟(TCLK )由源ASIC或其他提供
装置。为解串器,你必须申请一个本地时钟
该REFCLK引脚。
串行输出保持在三态,而PLL
锁的TCLK 。锁定到TCLK后,串行器
现在已准备好发送的数据或同步模式,这取决于
的SYNC1和SYNC2输入或数据流的水平。
由串行发送的SYNC模式包括六个一
和六个零开关在所述输入时钟速率。
需要注意的是解串器LOCK输出将保持高位
而其锁相环锁定到输入的数据,或到SYNC模式
上的输入。
步骤2:解串器, PLL必须同步到Seri-
串行化器来完成初始化。解串器将锁定
非重复的数据模式。然而,在传输
同步模式使解串器锁定到Seri-
在指定的时间内串行化器的信号。看
图7 。
www.national.com
2
DS92LV1023E
数据传输
(续)
时钟,并使用它来恢复序列化的数据。 ROUT数据
是当LOCK为低电平有效。否则ROUT0 - ROUT9是
无效的。
该ROUT0 - ROUT9引脚使用RCLK引脚作为参考
到的数据。在RCLK边缘的极性是由控制
RCLK_R / F输入。
ROUT ( 0-9 ) ,锁和RCLK输出将驱动最多
三CMOS输入门( 15 pF负载)与66 MHz的时钟。
同步
当解串器PLL锁定到嵌入式时钟
边,解串器LOCK管脚断言低。如果Dese-
rializer失锁,锁销输出会高,
输出(包括RCLK )将进入三态。
用户的系统监视锁销来检测丢失
同步。一旦检测到,则系统可以安排
脉冲序列化SYNC1或SYNC2引脚重新同步。
多个同步方法是可能的。一
建议是使用以提供一个反馈环
LOCK管脚自身来控制序列化的同步请求
( SYNC1和SYNC2 ) 。提供了用于mul-双SYNC引脚
tiple控制在多点应用。发送同步巳
燕鸥重新同步是可取的,当锁定时间
一个特定的时间内是至关重要的。然而,在解串器
可以锁定到随机数据,这将在下面讨论
部分。
时钟位。我们指的是这样一种图案为重复
多过渡, RMT 。发生这种情况时,一个以上的低收入
高的跳变发生在一个时钟周期中通过多个
周期。发生这种情况时的任何位,除了DIN 9中,被保持在一个
低状态和相邻位被高举,创建0-1
过渡。在最坏的情况下,该解串器能够成为
锁定到该数据模式,而不是时钟。电路
在DS92LV1224内可以检测到的可能性
“假锁”的存在。该电路由detect-实现这一
荷兰国际集团用于计时位一个以上的潜在位置。上
检测,该电路将防止输出的锁
成为有效,直到潜在的“假锁”模式
变化。假锁定检测电路,预计该数据将
最终改变,使解串器失去锁
中的数据模式,然后继续搜索在时钟位
串行数据流。 RMT的图形表示
所示
图1 。
请注意, RMT只适用于位
DIN0-DIN8.
断电
当没有数据传输时,您可以使用掉电
状态。该串行器和解串使用掉电
状态,低功耗的睡眠模式,以降低功耗消耗
化。解串器进入掉电时,你开车
PWRDN和REN低。串行进入掉电
当你驾驶PWRDN低。在掉电时, PLL停止
和输出enterTRI状态时,它禁用负载电流
租,并降低电源电流为毫安范围内。对
退出掉电,必须推动PWRDN引脚为高电平。
前串行之间有效的数据交换
解串器,则必须重新初始化并重新同步DE-
虎钳给对方。串行初始化需要510
TCLK周期。解串器将初始化和确认LOCK
高,直到锁定到总线LVDS时钟发生。
随机锁定初始化和
同步
初始化和重新同步的方法描述
在各自的部分是建立最快的方法
该串行器和解串器之间的联系。不过,
该DS92LV1224而不能够达到锁定到数据流
要求串行发送特殊的同步模式。这
允许DS92LV1224在“开环”运行应用程序
系统蒸发散。同样重要的是解串器的支持能力
热插入到正在运行的背板。在开环或
热插入的情况下,我们假定数据流基本上是
随机的。因此,由于锁定时间有所不同,由于数据
流的特性,我们不可能预知确切的锁
时间。在“随机”锁定时间的主要制约因素是
输入的数据和之间的初始相位关系
REFCLK当解串器上电。如上述
下段,包含在数据流中的数据
也可以影响锁定时间。
如果一个特定的模式是重复的,在解串器,可以输入
“误锁定” - 虚假识别数据模式作为
三州
该串行器进入三态时, DEN引脚驱动
低。这使得两个驱动器输出引脚( DO +和DO- )到
三态。当你开车DEN高,串行回报
到以前的状态,只要所有其他控制引脚保持
静态( SYNC1 , SYNC2 , PWRDN , TCLK_R / F) 。
当你开车的任引脚为低电平时,解串器进入
三态。因此,接收器的输出引脚
( ROUT0 - ROUT9 )和RCLK将进入三态。该
LOCK输出仍然有效,反映了PLL的状态。
3
www.national.com
DS92LV1023E
订购信息
NSID
DS92LV1023EMQ
功能
串行器
包
MSA28
20131824
20131826
DIN0保持为低电平, DIN1高举创建一个RMT模式
DIN8持有低DIN9高举创建一个RMT模式
20131825
DIN4持有低DIN5高举创建一个RMT模式
看到的总线LVDS串行输出图1. RMT模式
www.national.com
4
DS92LV1023E
绝对最大额定值
(注1 )
如果是用于军事/航空航天特定网络版设备是必需的,
请向美国国家半导体销售办事处/
经销商咨询具体可用性和规格。
电源电压(V
CC
)
LVCMOS / LVTTL输入
电压
总线LVDS驱动器输出
电压
总线LVDS输出短路
电路持续时间
结温
储存温度
焊接温度
(焊接, 4秒)
@
25°C套餐:
28L SSOP
θ
ja
θ
jc
ESD额定值
HBM ( 1.5kOhm ,100pF电容)
所有引脚
总线LVDS引脚
MM
10.3毫瓦/ C以上
+25C
97C/W
27C/W
-0.3V至+ 4V
-0.3V到(V
CC
+0.3V)
-0.3V至+ 3.9V
10ms
+150C
-65 ° C至+ 150°C
+260C
& GT ;
7kV
& GT ;
10kV
& GT ;
250V
推荐工作
条件
民
电源电压(V
CC
)
经营自由的空气
温度(T
A
)
电源噪声电压
(V
CC
)
3.0
40
喃
3.3
+25
最大
3.6
+85
单位
V
C
最大封装功耗容量
28L SSOP
套餐降额:
1.27 W
100毫伏
P-P
电气特性
在推荐,除非另有规定工作电源和温度范围内。
符号
V
IH
V
IL
V
CL
I
IN
V
OD
V
OD
V
OS
V
OS
I
OS
I
OZ
I
OX
C
O
I
CCD
I
CCXD
参数
高电平输入电压
低电平输入电压
输入钳位电压
输入电流
输出电压差
(DO +) - ( DO- )
输出电压差
不平衡
失调电压
偏移电压不平衡
输出短路电流
三态输出电流
关闭电源输出电流
单端输出电容
串行电源电流
最坏的情况下
D0 = 0V , DIN =高, PWRDN和DEN =
2.4V
PWRDN或DEN = 0.8V , DO = 0V或VCC
VCC = 0V , DO = 0V或3.6V
任何BLVDS输出引脚与GND
RL = 27Ω
图2
F = 30 MHz的
F = 66MHz的
42
75
47
30
100
1.05
1.1
4.8
56
I
CL
= -18毫安
V
IN
= 0V或3.6V
RL = 27Ω ,
图11
15
条件
民
2.0
GND
-0.86
典型值
最大
V
CC
0.8
1.5
+15
单位
V
V
V
A
串行器LVCMOS / LVTTL DC规格(适用于DIN0-9 , TCLK , PWRDN , TCLK_R /楼SYNC1 , SYNC2 , DEN )
±
1
串行器LVDS总线直流规格(适用于引脚DO +和DO- )
200
290
35
1.3
35
90
+30
+100
7.5
60
90
500
mV
mV
V
mV
mA
A
A
pF
mA
mA
A
±
1
±
1
串行器的电源电流(适用于针DVCC和AVCC )
串行电源电流掉电PWRDN = 0.8V
5
www.national.com